隨著嵌入式技術(shù)和網(wǎng)絡(luò)技術(shù)的發(fā)展和應(yīng)用,充分結(jié)合兩種技術(shù)優(yōu)勢的遠程數(shù)據(jù)采集終端正在不斷地被研究和開發(fā)。本文即是此背景下,綜合以往遠程數(shù)據(jù)采集終端的優(yōu)缺點,對基于ARM的遠程數(shù)據(jù)采集智能終端予以研究和實現(xiàn),該終端具備GPRS和INTERNET兩種接入方式。可通過RS232或A/D模塊采集用戶終端設(shè)備數(shù)據(jù)信息;在GPRS接入方式下使用GPRS無線數(shù)據(jù)終端通過GPRS網(wǎng)絡(luò)接入互聯(lián)網(wǎng),在INTERNET接入方式下則直接接入互聯(lián)網(wǎng);接入后則可向遠程控制中心上傳用戶終端據(jù)信息。本文研制的遠程數(shù)據(jù)采集終端可廣泛地應(yīng)用包括環(huán)保數(shù)據(jù)采集在內(nèi)的多種數(shù)據(jù)遠程采集場合。 本文主要做了以下研究工作: 1、對硬件資源進行了外圍擴展,對S3C44BOX處理器芯片的外圍硬件進行了擴展設(shè)計,使之具備了滿足使用需求的最小系統(tǒng)硬件資源。包括外圍存儲、LCD、鍵盤、以太網(wǎng)卡和GPRSi匿信模塊等。 2、運用多任務(wù)操作系統(tǒng)可以有效的組織并行任務(wù)的處理,本文對μc/os-Ⅱ操作系統(tǒng)進行了移植,對原有μc/os-Ⅱ操作系統(tǒng)的搶占式調(diào)度機制進行了改造,使之成為整體搶占,局部輪詢的調(diào)度機制;使之較好地滿足了實際要求。 3、無論采用GPRS方式還是INTERNET方式,設(shè)備終端與INTERNET實現(xiàn)通信都必須具備相應(yīng)的協(xié)議。本文實現(xiàn)了TCP/IP有關(guān)網(wǎng)絡(luò)協(xié)議棧的建立,對協(xié)議進行了簡化設(shè)計,實現(xiàn)了兩種方式的接入,滿足了嵌入式終端的要求。 4、為了使終端具備較好的人機交互能力,構(gòu)建了嵌入式圖形界面,實現(xiàn)了LCD圖形顯示和鍵盤輸入控制的交互功能。 通過以上工作,建立了一個功能齊全,實時可靠,基于嵌入式系統(tǒng)的遠程數(shù)據(jù)采集終端。
標(biāo)簽: ARM 遠程數(shù)據(jù) 采集終端
上傳時間: 2013-07-17
上傳用戶:ljmwh2000
多路電壓采集系統(tǒng)一、實驗?zāi)康模保煜た删幊绦酒珹DC0809,8253的工作過程,掌握它們的編程方法。2.加深對所學(xué)知識的理解并學(xué)會應(yīng)用所學(xué)的知識,達到在應(yīng)用中掌握知識的
上傳時間: 2013-06-30
上傳用戶:cursor
隨著科學(xué)技術(shù)水平的不斷提高,在科研和生產(chǎn)過程中為了更加真實的反映被測對象的性質(zhì),對測試系統(tǒng)的性能要求越來越高。傳統(tǒng)的測試裝置,由于傳輸速度低或安裝不便等問題已不能滿足科研和生產(chǎn)的實際需要。USB技術(shù)的出現(xiàn)很好的解決了上述問題。USB總線具有支持即插即用、易于擴展、傳輸速率高(USB2.0協(xié)議下為480Mbps)等優(yōu)點,已逐漸得到廣泛的應(yīng)用。 本課題研究并設(shè)計了一套基于USB2.0的數(shù)據(jù)采集系統(tǒng)。論文首先詳細介紹了USB總線協(xié)議,然后從系統(tǒng)的總體結(jié)構(gòu)、硬件電路、軟件程序以及系統(tǒng)性能檢測等幾個方面,詳細闡述了系統(tǒng)的設(shè)計思想和實現(xiàn)方案。系統(tǒng)采用雙12位A/D轉(zhuǎn)換器,提供兩條模擬信號通道,可以同時采集雙路信號,最高的采樣率為200KHz。USB接口芯片采用Cypress公司的CY7C68013。論文詳細介紹了其在SlaveFIFO接口模式下的電路設(shè)計和程序設(shè)計。系統(tǒng)應(yīng)用FPGA芯片作系統(tǒng)的核心控制,控制系統(tǒng)的數(shù)據(jù)采集和與USB接口芯片的數(shù)據(jù)交換,并產(chǎn)生其中的邏輯控制信號和時序信號。同時應(yīng)用FPGA芯片作系統(tǒng)的核心控制可提高了系統(tǒng)穩(wěn)定性、減小設(shè)備的體積。系統(tǒng)的軟件設(shè)計,主要包括FPGA芯片中的邏輯、時序控制程序、8051固件程序、客戶應(yīng)用程序及其驅(qū)動程序。客戶端選擇了微軟的Visual Studio6.0 C++作開發(fā)平臺,雖然增加了復(fù)雜程度,但是軟件執(zhí)行效率及重用性均得到提高。 最后,應(yīng)用基于USB2.0的數(shù)據(jù)采集系統(tǒng)測試標(biāo)準(zhǔn)信號及電木的導(dǎo)熱系數(shù),以驗證測試系統(tǒng)的可靠信與準(zhǔn)確性。
標(biāo)簽: FPGA USB 接口 數(shù)據(jù)采集
上傳時間: 2013-04-24
上傳用戶:鳳臨西北
隨著城市居民住房的發(fā)展,樓房用表需求量不斷增大,傳統(tǒng)的把多個電能表掛在一起的計量方式越來越顯出它的弊端;即體積大,成本高,工程造價高,不利于新型住房的集中用電管理。多用戶、多功能智能電表不僅能很好地解決上述問題,還能實現(xiàn)很多智能化的功能。 多用戶多功能智能電能表可同時計量48戶居民的用電量。該電能表采用2塊LPC2294控制,以完成數(shù)據(jù)的通信和采集;采用2塊ARM,以減輕CUP的負擔(dān),提高系統(tǒng)的多功能化和智能化。相對于單用戶電表,多用戶電表有多達32路以上通道,采用同一系統(tǒng)進行分時處理,該系統(tǒng)采用12位A/D轉(zhuǎn)換芯片AD8364,能保證數(shù)據(jù)采集的精度和速度。上位機還能實現(xiàn)與銀聯(lián)系統(tǒng)聯(lián)網(wǎng),可遠程控制用戶的用電。多用戶、多功能電能表在靈活性、多功能化、智能化、精度等方面都有優(yōu)勢。
上傳時間: 2013-04-24
上傳用戶:葉山豪
人體血液成份的無創(chuàng)檢測是生物醫(yī)學(xué)領(lǐng)域尚未攻克的前沿課題之一,動態(tài)光譜法在理論上克服了其它檢測方法難以逾越的障礙——個體差異和測量條件對檢測結(jié)果的影響。實現(xiàn)動態(tài)光譜檢測,其關(guān)鍵在于采集多波長的光電容積脈搏波信號,并對其進行處理。針對動態(tài)光譜檢測中信號微弱、信噪比低、處理數(shù)據(jù)量大的特點,本文設(shè)計了基于FPGA和面陣CCD攝像頭的動態(tài)光譜數(shù)據(jù)采集與預(yù)處理系統(tǒng),提高檢測精度,采集出滿足動態(tài)光譜信號提取要求的光電脈搏波;并對動態(tài)光譜頻域提取法的核心算法FFT的FPGA實現(xiàn)進行研究。 課題提出用高靈敏度的面陣CCD攝像頭替代常規(guī)光柵光譜儀中的光電接收器,實現(xiàn)對多波長的光電容積脈搏波的檢測。結(jié)合面陣CCD的二維圖像特點,采用信號累加法去除噪聲,提高信號的信噪比。 創(chuàng)新性的提出一種不同于以往的信號累加方法——將處于同一行的視頻信號在采樣過程中直接累加,然后再進行傳輸和存儲。不同于幀累加和異行累加,這種同行累加方式不但大大的提高了信號的信噪比,同時減小了數(shù)據(jù)的傳輸速度和傳輸量,降低了對存儲器容量的要求,改善了動態(tài)光譜信號檢測系統(tǒng)的性能。 針對面陣CCD攝像頭輸出的復(fù)合視頻信號的特點,設(shè)計視頻信號解調(diào)電路,得到高速、高精度的數(shù)字視頻信號和準(zhǔn)確的視頻同步信號,用于后續(xù)的視頻信號采集與處理。 根據(jù)動態(tài)光譜信號檢測和視頻信號采集的要求,選擇可編程邏輯器件FPGA作為硬件平臺,設(shè)計并實現(xiàn)了基于FPGA和面陣CCD攝像頭的光電脈搏波采集與預(yù)處理系統(tǒng)。該系統(tǒng)實現(xiàn)了視頻信號的精確定位,通過光譜信號的高速同行累加,實現(xiàn)了光電脈搏波信號的高精度檢測。系統(tǒng)采用基于FPGA的Nios II嵌入式處理器系統(tǒng),通過對其應(yīng)用程序的開發(fā),可靠的實現(xiàn)了數(shù)據(jù)的采集、傳輸和存儲,提高了系統(tǒng)的集成度,降低了開發(fā)成本。 為實現(xiàn)動態(tài)光譜信號的頻域提取,研究了基于FPGA的FFT實現(xiàn)方案,對各關(guān)鍵模塊進行設(shè)計,為動態(tài)光譜信號的進一步處理打下良好的基礎(chǔ)。 最后,通過實驗證明了系統(tǒng)數(shù)據(jù)采集的正確性和信號預(yù)處理的可行性,得到了符合動態(tài)光譜信號提取要求的脈搏波信號。
標(biāo)簽: 動態(tài) 光譜數(shù)據(jù)采集 預(yù)處理
上傳時間: 2013-04-24
上傳用戶:cknck
用fpga+usb顯現(xiàn)的4通道800K的數(shù)據(jù)采集方案。
上傳時間: 2013-08-10
上傳用戶:moshushi0009
文中設(shè)計了一種基于無線傳輸?shù)亩帱c溫度采集系統(tǒng),通過溫度傳感器采集溫度信號,使用無線傳感器通訊,結(jié)合單片機來處理并通過上位機進行顯示,實現(xiàn)了溫度采集、多點測量和上位機實時檢測的功能。該檢測系統(tǒng)使用簡單、方便,對于提高工業(yè)自動化水平和環(huán)境溫度測量具有重大意義。
上傳時間: 2013-11-10
上傳用戶:luke5347
isoad系列產(chǎn)品實現(xiàn)傳感器和主機之間的信號安全隔離和高精度數(shù)字采集與傳輸,廣泛應(yīng)用于rs-232/485總線工業(yè)自動化控制系統(tǒng),4-20ma / 0-10v信號測量、監(jiān)視和控制,小信號的測量以及工業(yè)現(xiàn)場信號隔離及長線傳輸?shù)冗h程監(jiān)控場合。通過軟件的配置,可接入多種傳感器類型,包括電流輸出型、電壓輸出型、以及熱電偶等等。 產(chǎn)品內(nèi)部包括電源隔離,信號隔離、線性化,a/d轉(zhuǎn)換和rs-485串行通信等模塊。每個串口最多可接256只iso ad系列模塊,通訊方式采用ascii 碼字符通訊協(xié)議或modbus rtu通訊協(xié)議,其指令集兼容于adam模塊,波特率可由用戶設(shè)置,能與其他廠家的控制模塊掛在同一rs-485總線上,便于主機編程。 isoad系列產(chǎn)品是基于單片機的智能監(jiān)測和控制系統(tǒng),所有用戶設(shè)定的校準(zhǔn)值,地址,波特率,數(shù)據(jù)格式,校驗和狀態(tài)等配置信息都儲存在非易失性存儲器eeprom里。 isoad系列產(chǎn)品按工業(yè)標(biāo)準(zhǔn)設(shè)計、制造,信號輸入 / 輸出之間隔離,可承受3000vdc隔離電壓,抗干擾能力強,可靠性高。工作溫度范圍- 45℃~+80℃。
標(biāo)簽: 20 mA D轉(zhuǎn)換 模擬信號
上傳時間: 2013-11-23
上傳用戶:comer1123
摘要: 介紹了時鐘分相技術(shù)并討論了時鐘分相技術(shù)在高速數(shù)字電路設(shè)計中的作用。 關(guān)鍵詞: 時鐘分相技術(shù); 應(yīng)用 中圖分類號: TN 79 文獻標(biāo)識碼:A 文章編號: 025820934 (2000) 0620437203 時鐘是高速數(shù)字電路設(shè)計的關(guān)鍵技術(shù)之一, 系統(tǒng)時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現(xiàn)代電子系統(tǒng)對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設(shè)計上面。但隨著系統(tǒng)時鐘頻率的升高。我們的系統(tǒng)設(shè)計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串?dāng)_(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設(shè)計提出了更高的要求: 我們應(yīng)引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統(tǒng)時鐘高于100MHz 的情況下, 應(yīng)使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統(tǒng)所需要的電流增大, 發(fā) 熱量增多, 對系統(tǒng)的穩(wěn)定性和集成度有不利的影響。 4) 高頻時鐘相應(yīng)的電磁輻射(EM I) 比較嚴(yán)重。 所以在高速數(shù)字系統(tǒng)設(shè)計中對高頻時鐘信號的處理應(yīng)格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術(shù), 以低頻的時鐘實現(xiàn)高頻的處 理。 1 時鐘分相技術(shù) 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術(shù), 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設(shè)計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統(tǒng)的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統(tǒng)的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產(chǎn)生的相位差不夠準(zhǔn)確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現(xiàn)高精度的時間分辨。 近年來半導(dǎo)體技術(shù)的發(fā)展, 使高質(zhì)量的分相功能在一 片芯片內(nèi)實現(xiàn)成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優(yōu)異的時鐘 芯片。這些芯片的出現(xiàn), 大大促進了時鐘分相技術(shù)在實際電 路中的應(yīng)用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設(shè)計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(huán)(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩(wěn)定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應(yīng)用的實例加以說明。2 應(yīng)用實例 2. 1 應(yīng)用在接入網(wǎng)中 在通訊系統(tǒng)中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數(shù)據(jù), 與其同步的時鐘信號并不傳輸。 但本地接收到數(shù)據(jù)時, 為了準(zhǔn)確地獲取 數(shù)據(jù), 必須得到數(shù)據(jù)時鐘, 即要獲取與數(shù) 據(jù)同步的時鐘信號。在接入網(wǎng)中, 數(shù)據(jù)傳 輸?shù)慕Y(jié)構(gòu)如圖2 所示。 數(shù)據(jù)以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數(shù)據(jù) 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應(yīng)該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統(tǒng)時鐘頻率應(yīng)在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統(tǒng)設(shè)計帶來很多的困擾。 我們在這里使用鎖相環(huán)和時鐘分相技術(shù), 將一個16MHz 晶振作為時鐘源, 經(jīng)過鎖相環(huán) 89429 升頻得到68MHz 的時鐘, 再經(jīng)過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數(shù)據(jù)同步性最好的一個。選擇的依據(jù)是: 在每個數(shù)據(jù)幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數(shù)據(jù), 如果經(jīng)某個時鐘鎖存后的數(shù)據(jù)在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數(shù)據(jù)的同步性最好(相關(guān))。 根據(jù)這個判別原理, 我們設(shè)計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環(huán)89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數(shù)據(jù)進行移位, 將移位的數(shù)據(jù)與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關(guān)器的結(jié)果經(jīng)過優(yōu)先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產(chǎn)的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現(xiàn)了同步時鐘的獲取, 這部分 電路目前已實際地應(yīng)用在某通訊系統(tǒng)的接 入網(wǎng)中。 2. 2 高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用 高速、高精度的模擬- 數(shù)字變換 (ADC) 一直是高速數(shù)據(jù)采集系統(tǒng)的關(guān)鍵部 分。高速的ADC 價格昂貴, 而且系統(tǒng)設(shè)計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術(shù)應(yīng)用于采集系統(tǒng) ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產(chǎn)生的相位不準(zhǔn)確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產(chǎn)生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現(xiàn)在使用時鐘分相芯片, 我們可以把分相 技術(shù)應(yīng)用在高速數(shù)據(jù)采集系統(tǒng)中: 以4 分相后 圖6 分相技術(shù)提高系統(tǒng)的數(shù)據(jù)采集率 的80MHz 采樣時鐘分別作為ADC 的 轉(zhuǎn)換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經(jīng)過 緩沖、調(diào)理, 送入ADC 進行模數(shù)轉(zhuǎn)換, 采集到的數(shù)據(jù)寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數(shù) 據(jù)重組, 可以使系統(tǒng)時鐘為80MHz 的采 集系統(tǒng)達到320MHz 數(shù)據(jù)采集率(如圖6 所示)。 3 總結(jié) 靈活地運用時鐘分相技術(shù), 可以有效地用低頻時鐘實現(xiàn)相當(dāng)于高頻時鐘的時間性能, 并 避免了高速數(shù)字電路設(shè)計中一些問題, 降低了系統(tǒng)設(shè)計的難度。
標(biāo)簽: 時鐘 分相 技術(shù)應(yīng)用
上傳時間: 2013-12-17
上傳用戶:xg262122
基于單片機的多路數(shù)據(jù)采集系統(tǒng)
標(biāo)簽: 單片機 多路數(shù)據(jù)采集 系統(tǒng)設(shè)計 畢業(yè)論文
上傳時間: 2014-12-26
上傳用戶:龍飛艇
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1