亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

多描述編碼

  • VerilogHDL硬件描述語言

    VerilogHDL硬件描述語言

    標(biāo)簽: VerilogHDL 硬件描述語言

    上傳時間: 2013-10-13

    上傳用戶:縹緲

  • 基于FPGA的多路視頻合成系統(tǒng)的設(shè)計

      摘 要:研究一種基于FPGA的多路視頻合成系統(tǒng)。系統(tǒng)接收16路ITU656格式的視頻數(shù)據(jù),按照畫面分割的要求對視頻數(shù)據(jù)流進行有效抽取和幀合成處理,經(jīng)過視頻編碼芯片轉(zhuǎn)換成模擬信號輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫面。系統(tǒng)利用FPGA的高速并行處理能力的優(yōu)勢,應(yīng)用靈活的的多路視頻信號的合成技術(shù)和數(shù)字圖像處理算法,實現(xiàn)實時處理多路視頻數(shù)據(jù)。

    標(biāo)簽: FPGA 多路 視頻合成

    上傳時間: 2014-12-05

    上傳用戶:jiangfire

  • 基于FPGA的多功能多路舵機控制器的實現(xiàn)

    伺服舵機作為基本的輸出執(zhí)行機構(gòu)廣泛應(yīng)用于 遙控航模以及人形機器人的控制中。舵機是一種位 置伺服的驅(qū)動器,其控制信號是PWM信號.,利 用占空比的變化改變舵機的位置,也可使用FPGA、 模擬電路、單片機來產(chǎn)生舵機的控制信號舊。應(yīng) 用模擬電路產(chǎn)生PWM信號,應(yīng)用的元器件較多, 會增加電路的復(fù)雜程度;若用單片機產(chǎn)生PWM信 號,當(dāng)信號路數(shù)較少時單片機能滿足要求,但當(dāng) PWM信號多于4路時,由于單片機指令是順序執(zhí) 行的,會產(chǎn)生較大的延遲,從而使PWM信號波形 不穩(wěn),導(dǎo)致舵機發(fā)生顫振。

    標(biāo)簽: FPGA 多功能 多路 舵機

    上傳時間: 2014-12-28

    上傳用戶:ainimao

  • 用FPGA設(shè)計多功能數(shù)字鐘

    用FPGA設(shè)計多功能數(shù)字鐘

    標(biāo)簽: FPGA 多功能 數(shù)字

    上傳時間: 2013-11-16

    上傳用戶:1234567890qqq

  • 硬件描述語言HDL的現(xiàn)狀與發(fā)展

    硬件描述語言HDL的現(xiàn)狀與發(fā)展

    標(biāo)簽: HDL 硬件描述語言 發(fā)展

    上傳時間: 2013-10-14

    上傳用戶:SimonQQ

  • 基于DDS的多波形信號發(fā)生器設(shè)計

    基于DDS的多波形信號發(fā)生器設(shè)計

    標(biāo)簽: DDS 多波形 信號發(fā)生器

    上傳時間: 2013-11-08

    上傳用戶:kqc13037348641

  • 硬件描述語言HDL的現(xiàn)狀與發(fā)展

    講述硬件描述語言的前世今生

    標(biāo)簽: HDL 硬件描述語言 發(fā)展

    上傳時間: 2013-11-19

    上傳用戶:qwerasdf

  • verilog_hdl教程_硬件描述語言_課件_PPT

    硬件描述語言Verilog教程

    標(biāo)簽: verilog_hdl 教程 硬件描述語言

    上傳時間: 2013-12-08

    上傳用戶:tianjinfan

  • 大規(guī)模FPGA設(shè)計中的多點綜合技術(shù)

      本文介紹了在大規(guī)模FPGA設(shè)計中可以提高綜合效率和效果的多點綜合技術(shù),本文適合大規(guī)模FPGA的設(shè)計者和Synplify pro的用戶閱讀。  

    標(biāo)簽: FPGA 大規(guī)模 多點

    上傳時間: 2013-11-23

    上傳用戶:lbbyxmraon

  • 華為 FPGA設(shè)計高級技巧Xilinx篇

      隨著HDL Hardware Description Language 硬件描述語言語言綜合工具及其它相關(guān)工具的推廣使廣大設(shè)計工程師從以往煩瑣的畫原理圖連線等工作解脫開來能夠?qū)⒐ぷ髦匦霓D(zhuǎn)移到功能實現(xiàn)上極大地提高了工作效率任何事務(wù)都是一分為二的有利就有弊我們發(fā)現(xiàn)現(xiàn)在越來越多的工程師不關(guān)心自己的電路實現(xiàn)形式以為我只要將功能描述正確其它事情交給工具就行了在這種思想影響下工程師在用HDL語言描述電路時腦袋里沒有任何電路概念或者非常模糊也不清楚自己寫的代碼綜合出來之后是什么樣子映射到芯片中又會是什么樣子有沒有充分利用到FPGA的一些特殊資源遇到問題立刻想到的是換速度更快容量更大的FPGA器件導(dǎo)致物料成本上升更為要命的是由于不了解器件結(jié)構(gòu)更不了解與器件結(jié)構(gòu)緊密相關(guān)的設(shè)計技巧過分依賴綜合等工具工具不行自己也就束手無策導(dǎo)致問題遲遲不能解決從而嚴(yán)重影響開發(fā)周期導(dǎo)致開發(fā)成本急劇上升   目前我們的設(shè)計規(guī)模越來越龐大動輒上百萬門幾百萬門的電路屢見不鮮同時我們所采用的器件工藝越來越先進已經(jīng)步入深亞微米時代而在對待深亞微米的器件上我們的設(shè)計方法將不可避免地發(fā)生變化要更多地關(guān)注以前很少關(guān)注的線延時我相信ASIC設(shè)計以后也會如此此時如果我們不在設(shè)計方法設(shè)計技巧上有所提高是無法面對這些龐大的基于深亞微米技術(shù)的電路設(shè)計而且現(xiàn)在的競爭越來越激勵從節(jié)約公司成本角度出 也要求我們盡可能在比較小的器件里完成比較多的功能   本文從澄清一些錯誤認(rèn)識開始從FPGA器件結(jié)構(gòu)出發(fā)以速度路徑延時大小和面積資源占用率為主題描述在FPGA設(shè)計過程中應(yīng)當(dāng)注意的問題和可以采用的設(shè)計技巧本文對讀者的技能基本要求是熟悉數(shù)字電路基本知識如加法器計數(shù)器RAM等熟悉基本的同步電路設(shè)計方法熟悉HDL語言對FPGA的結(jié)構(gòu)有所了解對FPGA設(shè)計流程比較了解

    標(biāo)簽: Xilinx FPGA 華為 高級技巧

    上傳時間: 2013-11-06

    上傳用戶:asdfasdfd

主站蜘蛛池模板: 志丹县| 永春县| 霞浦县| 屯昌县| 呼玛县| 林甸县| 荣昌县| 博爱县| 商水县| 临夏县| 唐河县| 德惠市| 施甸县| 南通市| 泸定县| 连平县| 青铜峡市| 白银市| 南漳县| 绥江县| 南靖县| 怀远县| 通州市| 丹巴县| 拜泉县| 临湘市| 德化县| 临朐县| 信宜市| 潮州市| 齐河县| 梁河县| 弥渡县| 信宜市| 凤山县| 花莲县| 皮山县| 宁蒗| 庆元县| 孝义市| 辉南县|