亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

基本流程

  • 清華大學Altera FPGA工程師成長手冊(光盤視頻)

       《Altera FPGA工程師成長手冊》以altera公司的fpga為例,由淺入深,全面、系統地詳細講述了基于可編程邏輯技術的設計方法。《Altera FPGA工程師成長手冊》講解時穿插了大量典型實例,便于讀者理解和演練。另外,為了幫助讀者更好地學習,《Altera FPGA工程師成長手冊》提供了配套語音教學視頻,這些視頻和《Altera FPGA工程師成長手冊》源代碼一起收錄于《Altera FPGA工程師成長手冊》配書光盤中。   《Altera FPGA工程師成長手冊》涉及面廣,從基本的軟件使用到一般電路設計,再到nios ⅱ軟核處理器的設計,幾乎涉及fpga開發設計的所有知識。具體內容包括:eda開發概述、altera quartus ii開發流程、altera quartus ii開發向導、vhdl語言、基本邏輯電路設計、宏模塊、lpm函數應用、基于fpga的dsp開發設計、sopc系統構架、soc系統硬件開發、sopc系統軟件開發、nios ii常用外設、logiclock優化技術等。

    標簽: Altera FPGA 清華大學 工程師

    上傳時間: 2013-10-29

    上傳用戶:思索的小白

  • ISE13設計流程詳解

    ISE13[1].1_設計流程詳解

    標簽: ISE 13 設計流程

    上傳時間: 2013-10-14

    上傳用戶:hebmuljb

  • 基于Xilinx公司的SOPC的以太網設計

      1.設計(論文)的主要任務及目標   (1) 研究SOPC理論如何應用于以太網終端設計;   (2) 研究如何使用EDK軟件和IP核搭建整個設計硬件結構;   (3) 在開發板上實現以太網終端設計,驗證整個結論。   2.設計(論文)的基本要求和內容   (1) 符合以太網設計的基本概念和原理;   (2) 能準確運用EDK軟件在嵌入式系統設計中的優勢;   (3) 選取合適的對象,并構造合理的以太網模型。 圖 Xilinx的SOPC設計流程

    標簽: Xilinx SOPC 以太網

    上傳時間: 2013-11-04

    上傳用戶:1184599859

  • FPGA設計中的基本問題

    第6章 FPGA設計中的基本問題

    標簽: FPGA

    上傳時間: 2013-11-06

    上傳用戶:hongmo

  • Time Quest筆記-FPGA的開發流程

    本文詳細介紹了有關FPGA的開發流程,對初學者會有很大的指導作用。

    標簽: Quest Time FPGA 開發流程

    上傳時間: 2013-11-18

    上傳用戶:simonpeng

  • 用veriloghdl進行fpga設計的一些基本方法

    veriloghdl進行fpga設計的一些基本方法,對初學者很有幫助

    標簽: veriloghdl fpga

    上傳時間: 2013-11-17

    上傳用戶:muhongqing

  • Alter FPGA的設計流程以及DSP設計

    Alter FPGA的設計流程以及DSP設計.

    標簽: Alter FPGA DSP 設計流程

    上傳時間: 2013-11-13

    上傳用戶:caixiaoxu26

  • 華為 FPGA設計高級技巧Xilinx篇

      隨著HDL Hardware Description Language 硬件描述語言語言綜合工具及其它相關工具的推廣使廣大設計工程師從以往煩瑣的畫原理圖連線等工作解脫開來能夠將工作重心轉移到功能實現上極大地提高了工作效率任何事務都是一分為二的有利就有弊我們發現現在越來越多的工程師不關心自己的電路實現形式以為我只要將功能描述正確其它事情交給工具就行了在這種思想影響下工程師在用HDL語言描述電路時腦袋里沒有任何電路概念或者非常模糊也不清楚自己寫的代碼綜合出來之后是什么樣子映射到芯片中又會是什么樣子有沒有充分利用到FPGA的一些特殊資源遇到問題立刻想到的是換速度更快容量更大的FPGA器件導致物料成本上升更為要命的是由于不了解器件結構更不了解與器件結構緊密相關的設計技巧過分依賴綜合等工具工具不行自己也就束手無策導致問題遲遲不能解決從而嚴重影響開發周期導致開發成本急劇上升   目前我們的設計規模越來越龐大動輒上百萬門幾百萬門的電路屢見不鮮同時我們所采用的器件工藝越來越先進已經步入深亞微米時代而在對待深亞微米的器件上我們的設計方法將不可避免地發生變化要更多地關注以前很少關注的線延時我相信ASIC設計以后也會如此此時如果我們不在設計方法設計技巧上有所提高是無法面對這些龐大的基于深亞微米技術的電路設計而且現在的競爭越來越激勵從節約公司成本角度出 也要求我們盡可能在比較小的器件里完成比較多的功能   本文從澄清一些錯誤認識開始從FPGA器件結構出發以速度路徑延時大小和面積資源占用率為主題描述在FPGA設計過程中應當注意的問題和可以采用的設計技巧本文對讀者的技能基本要求是熟悉數字電路基本知識如加法器計數器RAM等熟悉基本的同步電路設計方法熟悉HDL語言對FPGA的結構有所了解對FPGA設計流程比較了解

    標簽: Xilinx FPGA 華為 高級技巧

    上傳時間: 2013-11-06

    上傳用戶:asdfasdfd

  • 華為FPGA設計流程指南

    本部門所承擔的FPGA設計任務主要是兩方面的作用:系統的原型實現和ASIC的原型驗證。編寫本流程的目的是: l         在于規范整個設計流程,實現開發的合理性、一致性、高效性。 l         形成風格良好和完整的文檔。 l         實現在FPGA不同廠家之間以及從FPGA到ASIC的順利移植。 l         便于新員工快速掌握本部門FPGA的設計流程。  

    標簽: FPGA 華為 設計流程

    上傳時間: 2013-11-24

    上傳用戶:xmsmh

  • TD-LTE系統中MAC層子幀調度研究與實現

    為滿足TD-LTE系統對實時性的要求,通過對媒體接入控制(MAC)層和物理層之間的實時性研究以及對操作系統Nucleus PLUS的機制分析,實現了MAC層子幀調度。根據TD-LTE無線綜合測試儀中的設計要求,詳細介紹了Nucleus PLUS任務循環調度以及MAC子幀調度的流程設計。在實現MAC層基本功能的同時滿足了TD-LTE對系統實時性、子幀同步與任務資源管理的需求。

    標簽: TD-LTE MAC

    上傳時間: 2013-11-10

    上傳用戶:royzhangsz

主站蜘蛛池模板: 乐至县| 五华县| 庄浪县| 正安县| 尉犁县| 龙川县| 罗江县| 衡山县| 当涂县| 沂南县| 邹平县| 平潭县| 泸州市| 南京市| 阳新县| 安达市| 定安县| 光泽县| 河源市| 西和县| 新乐市| 娱乐| 保靖县| 洪湖市| 比如县| 定远县| 广宁县| 寻甸| 奇台县| 嘉义县| 同江市| 财经| 崇仁县| 兴化市| 遵化市| 响水县| 建昌县| 乐清市| 茂名市| 明光市| 泰州市|