本文結(jié)合微機(jī)繼電保護(hù)測試儀的科研項目的研究與實踐,提出一種基于 DSP 的微機(jī)繼電保護(hù)測試儀器的設(shè)計方案,現(xiàn)已研制成功并轉(zhuǎn)產(chǎn)。該繼電保護(hù)儀硬件的各功能部件按電路模塊化思想獨立設(shè)計,強(qiáng)弱電、模數(shù)之間均有可靠隔離通道,其目的是為了調(diào)試方便,并有利于硬件升級;軟件部分的高級應(yīng)用程序操作界面友好、性能優(yōu)越。整機(jī)通信高速穩(wěn)定、性能優(yōu)異、功能強(qiáng)大、升級快捷;提供的網(wǎng)絡(luò)端口、USB 端口,使系統(tǒng)具備良好的可擴(kuò)展性。
標(biāo)簽: DSP 微機(jī)繼電保護(hù) 測試儀
上傳時間: 2013-10-18
上傳用戶:小火車?yán)怖怖?/p>
為了滿足對隨機(jī)數(shù)性能有一定要求的系統(tǒng)能夠?qū)崟r檢測隨機(jī)數(shù)性能的需求,提出了一種基于FPGA的隨機(jī)數(shù)性能檢測設(shè)計方案。根據(jù)NIST的測試標(biāo)準(zhǔn),采用基于統(tǒng)計的方法,在FPGA內(nèi)部實現(xiàn)了對隨機(jī)序列的頻率測試、游程測試、最大游程測試、離散傅里葉變換測試和二元矩陣秩測試。與現(xiàn)在常用的隨機(jī)數(shù)性能測試軟件相比,該設(shè)計方案,能靈活嵌入到需要使用隨機(jī)數(shù)的系統(tǒng)中,實現(xiàn)對隨機(jī)性能的實時檢測。實際應(yīng)用表明,該設(shè)計具有使用靈活、測試準(zhǔn)確、實時輸出結(jié)果的特點,達(dá)到了設(shè)計要求。
標(biāo)簽: FPGA 隨機(jī)數(shù) 性能檢測
上傳時間: 2013-11-13
上傳用戶:lliuhhui
為了實現(xiàn)低成本的MEMS慣性測量組合應(yīng)用于現(xiàn)有應(yīng)用系統(tǒng)或測試系統(tǒng),提出了一種基于FPGA的MIMU信號處理技術(shù)方案,并完成系統(tǒng)的軟硬件設(shè)計。該系統(tǒng)實現(xiàn)了采集現(xiàn)有MIMU輸出的RS422數(shù)字信號,將其轉(zhuǎn)換為目前激光或光纖陀螺的脈沖調(diào)制頻率信號,使之能夠應(yīng)用于現(xiàn)有應(yīng)用系統(tǒng)或測試系統(tǒng)。實際應(yīng)用表面,該系統(tǒng)能夠?qū)崿F(xiàn)預(yù)期功能,達(dá)到了設(shè)計要求。
標(biāo)簽: FPGA MIMU 信號處理 技術(shù)研究
上傳時間: 2013-10-13
上傳用戶:yulg
文中提出了一種基于FPGA的八通道超聲探傷系統(tǒng)設(shè)計方案。該系統(tǒng)利用低功耗可變增益運放和八通道ADC構(gòu)成高集成度的前端放大和數(shù)據(jù)采集模塊;采用FPGA和ARM作為數(shù)字信號處理的核心和人機(jī)交互的通道。為了滿足探傷系統(tǒng)實時、高速的要求,我們采用了硬件報警,缺陷回波峰值包絡(luò)存儲等關(guān)鍵技術(shù)。此外,該系統(tǒng)在小型化和數(shù)字化方面有顯著提高,為便攜式多通道超聲檢測系統(tǒng)設(shè)計奠定基礎(chǔ)
標(biāo)簽: FPGA 八通道 超聲探傷 系統(tǒng)設(shè)計
上傳時間: 2013-11-07
上傳用戶:xaijhqx
介紹了一種基于FPGA的多軸控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外圍電路組成,用于同時控制多路電機(jī)的運動。利用Verilog HDL 硬件描述語言在FPGA中實現(xiàn)了電機(jī)控制邏輯,主要包括脈沖控制信號產(chǎn)生、加減速控制、編碼器反饋信號的辨向和細(xì)分、絕對位移記錄、限位信號保護(hù)邏輯等。論文中給出了FPGA內(nèi)部一些核心邏輯單元的實現(xiàn),并利用Quartus Ⅱ、Modelsim SE軟件對關(guān)鍵邏輯及時序進(jìn)行了仿真。實際使用表明該控制器可以很好控制多軸電機(jī)的運動,并且能夠?qū)崿F(xiàn)高精度地位置控制。
標(biāo)簽: FPGA 多軸控制器
上傳時間: 2014-12-28
上傳用戶:molo
根據(jù)無人機(jī)系統(tǒng)的控制特點,提出了一種基于FPGA的無人機(jī)控制器設(shè)計方案,并完成了該方案的軟硬件設(shè)計。該方案將鍵盤掃描、AD采樣、指令編碼與顯示和指令異步串行發(fā)送等功能模塊集成到FPGA內(nèi)部,簡化了控制器硬件結(jié)構(gòu)。實際應(yīng)用表明,該無人機(jī)控制器具有指令群延時低、功能可擴(kuò)展性強(qiáng)等優(yōu)點,能夠滿足使用要求。
標(biāo)簽: FPGA 無人機(jī) 制器設(shè)計
上傳時間: 2013-11-24
上傳用戶:南國時代
一種基于FPGA的曼徹斯特編譯碼電路設(shè)計
標(biāo)簽: FPGA 曼徹斯特 編譯碼 電路設(shè)計
上傳時間: 2013-11-14
上傳用戶:geshaowei
03_傳統(tǒng)時序分析器TAN到基于SDC的Timequest時序分析器轉(zhuǎn)換
標(biāo)簽: Timequest TAN SDC 時序
上傳時間: 2013-10-17
上傳用戶:wweqas
基于FPGA的交通燈設(shè)計 里面有全部代碼和詳細(xì)步驟簡潔易懂
標(biāo)簽: FPGA 交通燈
上傳時間: 2013-11-19
上傳用戶:hewenzhi
顛覆未來:基于FPGA的可重構(gòu)計算機(jī),暢想了可重構(gòu)計算機(jī)的未來
標(biāo)簽: FPGA 可重構(gòu)計算機(jī)
上傳時間: 2013-11-22
上傳用戶:Vici
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1