圖像處理技術(shù)應(yīng)用越來(lái)越廣泛,特別是工業(yè)檢測(cè)領(lǐng)域。然而,圖像處理技術(shù)應(yīng)用的基礎(chǔ)是圖像的獲取,為了更加靈活地設(shè)計(jì)各種應(yīng)用產(chǎn)品,本課題研究基于FPGA的面陣 CCD驅(qū)動(dòng)傳輸電路設(shè)計(jì),利用該電路能夠獲取高質(zhì)量、高分辨率的圖像,為后續(xù)的圖像處理技術(shù)應(yīng)用打下基礎(chǔ)。本文首先介紹了研究意義、CCD圖像傳感器的發(fā)展以及FPGA的產(chǎn)生與發(fā)展,接著提出了面陣CCD成像系統(tǒng)總體設(shè)計(jì)方案,然后針對(duì)關(guān)鍵電路的設(shè)計(jì)進(jìn)行詳盡的分析和說(shuō)明,這些電路包括時(shí)序發(fā)生電路、存儲(chǔ)器控制電路、USB接口電路以及電源調(diào)理電路。其中時(shí)序發(fā)生電路主要用于產(chǎn)生CCD正常工作所需的各種時(shí)序信號(hào)以及A/D變換芯片AD9824 所需的工作時(shí)序,這些時(shí)序都是由FPGA產(chǎn)生的,文中給出了FPGA邏輯設(shè)計(jì)的基本過(guò)程以及仿真波形。本系統(tǒng)采用SDRAM緩存圖像信號(hào),為了完成SDRAM的寫(xiě)入、讀出以及定時(shí)刷新,利用FPGA生成存儲(chǔ)器控制電路。系統(tǒng)采用USB接口與計(jì)算機(jī)通信,因此FPGA 中設(shè)計(jì)了相應(yīng)邏輯電路與CY7C68013A USB接口芯片實(shí)現(xiàn)信號(hào)握手及數(shù)據(jù)通信,進(jìn)而與 PC機(jī)通信。為了保證各個(gè)芯片正常工作,設(shè)計(jì)電源調(diào)理電路實(shí)現(xiàn)將輸入5V電源轉(zhuǎn)換成多種電壓向各個(gè)芯片供電。經(jīng)過(guò)初步調(diào)試,并根據(jù)仿真結(jié)果判斷驅(qū)動(dòng)傳輸電路基本達(dá)到設(shè)計(jì)要求。關(guān)鍵詞:FPGA,CCD,A/D變換,SDRAM,USB,驅(qū)動(dòng)時(shí)序
上傳時(shí)間: 2013-04-24
上傳用戶:prczsf
·基于2410的MP3系統(tǒng)設(shè)計(jì)方案和原理圖
標(biāo)簽: 2410 MP3 系統(tǒng)設(shè)計(jì) 方案
上傳時(shí)間: 2013-04-24
上傳用戶:sun_pro12580
·基于DSP的任意波形信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)
標(biāo)簽: DSP 任意波形 信號(hào)發(fā)生器
上傳時(shí)間: 2013-07-02
上傳用戶:asdfasdfd
·基于MATLAB的可視化凸輪曲線設(shè)計(jì)程序
標(biāo)簽: MATLAB 可視化 凸輪 設(shè)計(jì)程序
上傳時(shí)間: 2013-07-28
上傳用戶:yerik
· 摘要: 本文根據(jù)交流電量以及DSP的特點(diǎn),提出了基于TMS320LF2407的交流全電量采樣和計(jì)算方法,設(shè)計(jì)了采樣與監(jiān)控系統(tǒng)的軟硬件,實(shí)現(xiàn)了實(shí)時(shí)、準(zhǔn)確處理,在實(shí)際系統(tǒng)中得到很好應(yīng)用.
上傳時(shí)間: 2013-07-13
上傳用戶:jennyzai
·基于FPGA的步進(jìn)電機(jī)細(xì)分驅(qū)動(dòng)器的設(shè)計(jì)
標(biāo)簽: FPGA 步進(jìn)電機(jī) 細(xì)分驅(qū)動(dòng)器
上傳時(shí)間: 2013-07-09
上傳用戶:xingisme
·基于單片機(jī)的懸掛運(yùn)動(dòng)控制系統(tǒng)設(shè)計(jì)
標(biāo)簽: 單片機(jī) 懸掛運(yùn)動(dòng) 控制系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-05-16
上傳用戶:boyaboy
·詳細(xì)說(shuō)明:基于AT89C51SND1的MP3的程序設(shè)計(jì)(包括播放mp3和錄音功能)-The MP3 program design for at89c51snd1,Include play MP3 and Record.文件列表: e8songfork9f1g08 ................\adc_drv.lst ................\a
上傳時(shí)間: 2013-04-24
上傳用戶:windwolf2000
·基于Matlab的貝葉斯分類器實(shí)驗(yàn)平臺(tái)MBNC
上傳時(shí)間: 2013-04-24
上傳用戶:1043041441
隨著圖像采集系統(tǒng)的廣泛應(yīng)用,人們對(duì)CCD探測(cè)系統(tǒng)的要求日益提高。傳統(tǒng)的CCD探測(cè)系統(tǒng)由于結(jié)構(gòu)復(fù)雜,造價(jià)較高,己不能滿足日益廣泛的應(yīng)用需要。本文設(shè)計(jì)了一套基于單片F(xiàn)PGA的小型化與經(jīng)濟(jì)化的CCD探測(cè)系統(tǒng),能夠滿足空間光強(qiáng)的測(cè)量并實(shí)現(xiàn)光信號(hào)的識(shí)別和處理。 本文研究了CCD探測(cè)系統(tǒng)的基本結(jié)構(gòu)。設(shè)計(jì)了基于單片F(xiàn)PGA的CCD探測(cè)系統(tǒng)的硬件電路原理圖,完成了硬件電路板制作與調(diào)試。系統(tǒng)FPGA選用Altera公司的低成本FPGA芯片EP2C20Q240,電路板采用雙層板設(shè)計(jì),實(shí)現(xiàn)了CCD探測(cè)系統(tǒng)的小型化與經(jīng)濟(jì)化的目標(biāo)。利用FPGA器件實(shí)現(xiàn)了CCD驅(qū)動(dòng)時(shí)序脈沖的設(shè)計(jì)、實(shí)現(xiàn)了單采樣與相關(guān)雙采樣的控制程序設(shè)計(jì),利用FPGA的數(shù)字信號(hào)處理功能實(shí)現(xiàn)了相關(guān)雙采樣的信號(hào)處理。基于FPGA的可編程特性,在不改變外部電路的基礎(chǔ)上,通過(guò)程序的改變,對(duì)CCD驅(qū)動(dòng)頻率、模數(shù)轉(zhuǎn)換器采樣時(shí)刻的選擇進(jìn)行方便調(diào)節(jié)。系統(tǒng)與上位機(jī)的數(shù)據(jù)傳輸接口采用了網(wǎng)絡(luò)傳輸方案,充分發(fā)揮了網(wǎng)絡(luò)傳輸?shù)倪h(yuǎn)距離傳輸、遠(yuǎn)程訪問(wèn)、信息共享等優(yōu)勢(shì),系統(tǒng)采用基于FPGA的NiosⅡ嵌入式處理器系統(tǒng),通過(guò)對(duì)其應(yīng)用軟件的開(kāi)發(fā),實(shí)現(xiàn)了系統(tǒng)與上位機(jī)之間數(shù)據(jù)的可靠性傳輸。
標(biāo)簽: FPGA CCD 探測(cè)系統(tǒng)
上傳時(shí)間: 2013-08-06
上傳用戶:hainan_256
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1