長期以來,小電流接地系統(tǒng)單相接地的故障選線和定位問題一直沒能很好的解決,由于系統(tǒng)故障信號微弱,易受到各種干擾的影響,同時故障條件、運(yùn)行方式的可變性,使得信號特征也不一樣,因此已經(jīng)提出并在實(shí)踐中取得應(yīng)用的一些方法都存在著一定的缺陷,無法適應(yīng)多變的故障情況。本文在了解國內(nèi)外配電網(wǎng)故障選線研究工作的基礎(chǔ)上,對各種選線方法進(jìn)行了歸納總結(jié),并對存在的問題實(shí)質(zhì)進(jìn)行了深入分析。本文采用小波變換分析了單相接地故障時系統(tǒng)暫態(tài)電流分量的分布特征,討論了通過數(shù)據(jù)融合技術(shù)把多種選線方法融合,從而為小電流接地系統(tǒng)單相接地故障選線提供了一條新的路徑。
上傳時間: 2013-07-01
上傳用戶:litianchu
在伺服系統(tǒng)中,為了實(shí)現(xiàn)高精度的控制,往往需要實(shí)時地檢測出電動機(jī)轉(zhuǎn)子的位置。用來檢測電動機(jī)轉(zhuǎn)子位置的角度傳感器主要有光電編碼器和旋轉(zhuǎn)變壓器。光電編碼器雖然能夠達(dá)到很高的精度,但是它的抗干擾性差,不宜應(yīng)用在條件惡劣的場合中;相比較而言,旋轉(zhuǎn)變壓器(簡稱旋變)由于結(jié)構(gòu)簡單,堅(jiān)固耐用,抗干擾性強(qiáng),能夠應(yīng)用在各種條件惡劣的場合中,所以獲得了越來越廣泛的應(yīng)用。 本文采用的旋變樣機(jī)是一種新型的磁阻式旋轉(zhuǎn)變壓器。分析了它的定轉(zhuǎn)子結(jié)構(gòu)、定子繞組的連接方式以及轉(zhuǎn)子形狀的優(yōu)化;并在此基礎(chǔ)上,推導(dǎo)出了它的正余弦輸出反電勢的表達(dá)式;最后在電磁場分析軟件Ansoft中,以樣機(jī)為原型建立了仿真模型,分析了它內(nèi)部的電磁場分布以及正余弦輸出反電勢的波形。 其次,本文設(shè)計(jì)了一種以DSP為核心的R2D電路系統(tǒng)。它以振蕩電路產(chǎn)生的正弦波電壓信號作為旋變的激勵信號,加上相關(guān)的外圍電路,構(gòu)成了旋轉(zhuǎn)變壓器一數(shù)字轉(zhuǎn)換器,解算出了旋變的軸角θ;并在此基礎(chǔ)上,分析了產(chǎn)生角度解算誤差的各種因素,同時計(jì)算出了旋變的轉(zhuǎn)速n。 最后,在上述解算方案的基礎(chǔ)上,本文又給出了第二種解算方案,即:DSP產(chǎn)生的方波經(jīng)過濾波之后作為旋變的激勵信號,解算出了旋變的軸角θ;然后比較了這兩種解算方案的優(yōu)缺點(diǎn),重點(diǎn)分析了激勵信號中的諧波分量對正余弦輸出反電勢以及角度解算的影響。
標(biāo)簽: R2D 旋轉(zhuǎn)變壓器 電路
上傳時間: 2013-04-24
上傳用戶:pioneer_lvbo
永磁同步發(fā)電機(jī)由于一系列高效節(jié)能的優(yōu)點(diǎn),在工農(nóng)業(yè)生產(chǎn)、航空航天、國防和日常生活中得到廣泛應(yīng)用,并且受到許多學(xué)者的關(guān)注,其研究領(lǐng)域主要涉及永磁同步發(fā)電機(jī)的設(shè)計(jì)、精確性能分析、控制等方面。 本課題作為國家自然科學(xué)基金項(xiàng)目《無刷無勵磁機(jī)諧波勵磁的混合勵磁永磁電機(jī)的研究》的課題,主要研究永磁電機(jī)的電磁場空載和負(fù)載計(jì)算,求出永磁電機(jī)的電壓波形和電壓調(diào)整率,為分段式轉(zhuǎn)子的混合勵磁永磁電機(jī)的研究奠定基礎(chǔ),主要做了以下工作: 首先介紹了永磁同步發(fā)電機(jī)的基本原理,包括永磁同步發(fā)電機(jī)的結(jié)構(gòu)形式和永磁同步發(fā)電機(jī)的運(yùn)行性能,采用傳統(tǒng)解析理論給出了電壓調(diào)整率的計(jì)算方法及外特性的計(jì)算模型;然后用有限元ANSYS對永磁同步發(fā)電機(jī)樣機(jī)進(jìn)行實(shí)體建模,經(jīng)過定義分配材料、劃分網(wǎng)格、加邊界條件和載荷、求解計(jì)算等,得到矢量磁位Az、磁場強(qiáng)度H、磁感應(yīng)強(qiáng)度B等結(jié)果,直觀地看出電機(jī)內(nèi)部的磁場分布情況。 其次根據(jù)電磁場計(jì)算結(jié)果,應(yīng)用齒磁通法對其進(jìn)行后處理。該方法求解轉(zhuǎn)子在一個齒距內(nèi)不同位置處的磁場,以定子齒的磁通為計(jì)算單位,根據(jù)繞組與齒的匝鏈關(guān)系,計(jì)算出磁鏈隨時間的變化,進(jìn)而得到永磁同步發(fā)電機(jī)空、負(fù)載時電壓大小及波形。通過計(jì)算結(jié)果寫實(shí)驗(yàn)結(jié)果對比,驗(yàn)證了齒磁通法的正確性,為計(jì)算永磁同步發(fā)電機(jī)各種性能特性提供有力工具。 最后,基于齒磁通法對永磁同步發(fā)電機(jī)的外特性進(jìn)行了深入研究,定量分析了結(jié)構(gòu)參數(shù)對外特性的影響規(guī)律,提出了有效降低電壓調(diào)整率的方法的是:增加氣隙長度g的同時,適當(dāng)增加永磁體的磁化方向的長度hm;此外,要盡量的減少每相串聯(lián)匝數(shù)N和增大導(dǎo)線面積以減小阻抗參數(shù)。通過改變電機(jī)的結(jié)構(gòu)參數(shù),對其電磁場進(jìn)行計(jì)算,找到永磁電機(jī)電壓調(diào)整率的變化規(guī)律,為加電勵磁的混合勵磁永磁電機(jī)做準(zhǔn)備,達(dá)到穩(wěn)定輸出電壓的目的。
標(biāo)簽: 永磁同步 發(fā)電機(jī) 磁場分析
上傳時間: 2013-04-24
上傳用戶:15853744528
關(guān)于數(shù)字地和模擬地的布局原則和布線原則,
標(biāo)簽: 數(shù)字地 布局 布線規(guī)則
上傳時間: 2013-07-27
上傳用戶:WMC_geophy
本文研究基于ARM與FPGA的高速數(shù)據(jù)采集系統(tǒng)技術(shù)。論文完成了ARM+FPGA結(jié)構(gòu)的共享存儲器結(jié)構(gòu)設(shè)計(jì),實(shí)現(xiàn)了ARMLinux系統(tǒng)的軟件設(shè)計(jì),包括觸摸屏控制、LCD顯示、正弦插值算法設(shè)計(jì)以及各種顯示算法設(shè)計(jì)等。同時進(jìn)行了信號的高速采集和處理的實(shí)際測試,對實(shí)驗(yàn)測試數(shù)據(jù)進(jìn)行了分析。 論文分別從軟件和硬件兩方面入手,闡述了基于ARM處理器和FPGA芯片的高速數(shù)據(jù)采集的硬件系統(tǒng)設(shè)計(jì)方法,以及基于ARMLinux操作系統(tǒng)的設(shè)備驅(qū)動程序設(shè)計(jì)和應(yīng)用程序設(shè)計(jì)。 硬件方面,在FPGA平臺上,我們首先利用乒乓操作的方式將一路高速數(shù)據(jù)信號轉(zhuǎn)換成頻率為原來頻率1/4的4路低速數(shù)據(jù)信號,再將這四路數(shù)據(jù)分別存儲到4個FIFO中,然后再對這4個FIFO中的數(shù)據(jù)拼接并存儲在FPGA片上的雙端口雙時鐘RAM中,最后將FPGA的雙端口雙時鐘RAM掛載到ARM系統(tǒng)的總線上,實(shí)現(xiàn)了ARM和FPGA共享存儲器的系統(tǒng)結(jié)構(gòu),使ARM處理器可以直接讀取這個雙端口雙時鐘的RAM中的數(shù)據(jù),從而大大提高了數(shù)據(jù)采集與處理的效率。在采樣頻率控制電路設(shè)計(jì)方面,我們通過使FIFO的數(shù)據(jù)存儲時鐘降低為標(biāo)準(zhǔn)狀態(tài)下的1/n實(shí)現(xiàn)數(shù)據(jù)采集頻率降為標(biāo)準(zhǔn)狀態(tài)的1/n,從而實(shí)現(xiàn)了由FPGA控制的可變頻率的數(shù)據(jù)采集系統(tǒng)。 軟件方面,為了更有效地管理和拓展系統(tǒng)功能,我們移植了ARMLinux操作系統(tǒng),并在S3C2410平臺上設(shè)計(jì)實(shí)現(xiàn)了基于Linux操作系統(tǒng)的觸摸屏驅(qū)動程序設(shè)計(jì)、LCD驅(qū)動程序移植、自定義的FPGA模塊驅(qū)動程序設(shè)計(jì)、LCD顯示程序設(shè)計(jì)、多線程的應(yīng)用程序設(shè)計(jì)。應(yīng)用程序能夠控制FPGA數(shù)據(jù)采集系統(tǒng)工作。 在前端采樣頻率為125MHz情況下,系統(tǒng)可以正常工作。能夠?qū)崿F(xiàn)對頻率在5MHz以下的信號波形的直接顯示;對5MHz至40MHz的信號,使用正弦插值算法進(jìn)行處理,顯示效果良好。同時這種硬件結(jié)構(gòu)可擴(kuò)展性強(qiáng),可以在此基礎(chǔ)上實(shí)現(xiàn)8路甚至16路緩沖的系統(tǒng)結(jié)構(gòu),可以使系統(tǒng)支持更高的采樣頻率。
標(biāo)簽: FPGA ARM 高速數(shù)據(jù) 采集
上傳時間: 2013-07-04
上傳用戶:林魚2016
DFT(Discrete Fourier Transformation)是數(shù)字信號分析與處理如圖形、語音及圖像等領(lǐng)域的重要變換工具,直接計(jì)算DFT的計(jì)算量與變換區(qū)間長度N的平方成正比.當(dāng)N較大時,因計(jì)算量太大,直接用DFT算法進(jìn)行譜分析和喜好的實(shí)時處理是不切實(shí)際的.快速傅里葉變換(Fast Fourier Transformation,簡稱FFT)使DFT運(yùn)算效率提高1~2個數(shù)量級.本文的目的就是研究如何應(yīng)用FPGA這種大規(guī)模可編程邏輯器件實(shí)現(xiàn)FFT的算法.本設(shè)計(jì)主要采用先進(jìn)的基-4DIT算法研制一個具有實(shí)用價值的FFT實(shí)時硬件處理器.在FFT實(shí)時硬件處理器的設(shè)計(jì)實(shí)現(xiàn)過程中,利用遞歸結(jié)構(gòu)以及成組浮點(diǎn)制運(yùn)算方式,解決了蝶形計(jì)算、數(shù)據(jù)傳輸和存儲操作協(xié)調(diào)一致問題.合理地解決了位增長問題.同時,采用并行高密度乘法器和流水線(pipeline)工作方式,并將雙端口RAM、只讀ROM全部內(nèi)置在FPGA芯片內(nèi)部,使整個系統(tǒng)的數(shù)據(jù)交換和處理速度得以很大提高,實(shí)際合理地解決了資源和速度之間相互制約的問題.本設(shè)計(jì)采用Verilog HDL硬件描述語言進(jìn)行設(shè)計(jì),由于在設(shè)計(jì)中采用Xilinx公司提供的稱為Core的IP功能塊極大地提高了設(shè)計(jì)效率.
標(biāo)簽: FPGA FFT 數(shù)字處理器 硬件實(shí)現(xiàn)
上傳時間: 2013-06-20
上傳用戶:小碼農(nóng)lz
采用現(xiàn)場可編程門陣列(FPGA)可以快速實(shí)現(xiàn)數(shù)字電路,但是用于生成FPGA編程的比特流文件的CAD工具在編制大規(guī)模電路時常常需要數(shù)小時的時間,以至于許多設(shè)計(jì)者甚至通過在給定FPGA上采用更多的資源,或者以犧牲電路速度為代價來提高編制速度。電路編制過程中大部分時間花費(fèi)在布線階段,因此有效的布線算法能極大地減少布線時間。 許多布線算法已經(jīng)被開發(fā)并獲得應(yīng)用,其中布爾可滿足性(SAT)布線算法及幾何查找布線算法是當(dāng)前最為流行的兩種。然而它們各有缺點(diǎn):基于SAT的布線算法在可擴(kuò)展性上有很大缺陷;幾何查找布線算法雖然具有廣泛的拆線重布線能力,但當(dāng)實(shí)際問題具有嚴(yán)格的布線約束條件時,它在布線方案的收斂方面存在很大困難。基于此,本文致力于探索一種能有效解決以上問題的新型算法,具體研究工作和結(jié)果可歸納如下。 1、在全面調(diào)查FPGA結(jié)構(gòu)的最新研究動態(tài)的基礎(chǔ)上,確定了一種FPGA布線結(jié)構(gòu)模型,即一個基于SRAM的對稱陣列(島狀)FPGA結(jié)構(gòu)作為研究對象,該模型僅需3個適合的參數(shù)即能表示布線結(jié)構(gòu)。為使所有布線算法可在相同平臺上運(yùn)行,選擇了美國北卡羅來納州微電子中心的20個大規(guī)模電路作為基準(zhǔn),并在布線前采用VPR399對每個電路都生成30個布局,從而使所有的布線算法都能夠直接在這些預(yù)制電路上運(yùn)行。 2、詳細(xì)研究了四種幾何查找布線算法,即一種基本迷宮布線算法Lee,一種基于協(xié)商的性能驅(qū)動的布線算法PathFinder,一種快速的時延驅(qū)動的布線算法VPR430和一種協(xié)商A
上傳時間: 2013-05-18
上傳用戶:ukuk
layout中電源和地的處理 詳細(xì)介紹的Layout布線中電源和電源地的分割方法,對于高速布線有很大的
上傳時間: 2013-06-24
上傳用戶:neibuzhuzu
· 摘要: 數(shù)字信號處理(DSP)具有并行的硬件乘法器、流水線結(jié)構(gòu)以及快速的片內(nèi)存儲器等資源,其技術(shù)廣泛地應(yīng)用于數(shù)字信號處理的各個領(lǐng)域.介紹了IIR數(shù)字濾波器的原理,利用MATLAB軟件生成濾波器的輸入數(shù)據(jù)和系數(shù),進(jìn)行相應(yīng)的數(shù)據(jù)壓縮處理,并生成仿真波形,最后給出了用DSP語言實(shí)現(xiàn)IIR數(shù)字濾波器的仿真結(jié)果,同時對仿真結(jié)果進(jìn)行了分析、比較,確保了輸出波形的精確度. &n
標(biāo)簽: IIR DSP 數(shù)字 濾波器設(shè)計(jì)
上傳時間: 2013-04-24
上傳用戶:ykykpb
地感線圈車檢器在51單片機(jī)的實(shí)現(xiàn),成熟!
上傳時間: 2013-05-29
上傳用戶:907070592
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1