賽靈思ZYNQ-7000EPP系列開辟新型器件先河
上傳時(shí)間: 2013-10-17
上傳用戶:wangzhen1990
文章詳細(xì)介紹了一種以Xilinx 公司生產(chǎn)的CPLD 器件XC9536 為核心來產(chǎn)生電機(jī)繞組參考電流, 進(jìn)而實(shí)現(xiàn)具有繞組電流補(bǔ)償功能的兩相混合式步進(jìn)電動(dòng)機(jī)10 細(xì)分和50 細(xì)分運(yùn)行方式的方法。實(shí)踐證明, 該方法可以有效地提高兩相混合式步進(jìn)電動(dòng)機(jī)系統(tǒng)的運(yùn)行效果。
標(biāo)簽: CPLD 器件 中的應(yīng)用 步進(jìn)電動(dòng)
上傳時(shí)間: 2013-11-16
上傳用戶:trepb001
本文提出j以通用陣列邏輯器件GAL 和只讀存貯器EPROM 為核心器件.設(shè)計(jì)測量 顯示控制裝置的方法。配以數(shù)字式傳感器及用 最小二乘法編制的曲線自動(dòng)分段椒合程序生成 的EPROM 中的數(shù)據(jù).可用于力、溫度、光強(qiáng)等 非電量的測量顯示和控制。該裝置與采用微處 理器的電路相比.有相同的洲量精度,電路簡 單.而且保密性好
上傳時(shí)間: 2013-11-10
上傳用戶:langliuer
采用EEPROM 工藝設(shè)計(jì)通用陣列邏輯器件 ——遇到的問題與解決方案 深圳市國微電子股份有限公司 裴國旭 電可擦除只讀存儲(chǔ)器(EEPROM)工藝可廣泛運(yùn)用于各種消費(fèi)產(chǎn)品中,像微控制器、 無線電話、數(shù)字信號處理器、無線通訊設(shè)備以及諸如專用芯片設(shè)計(jì)等諸多應(yīng)用設(shè)備中。0.18μmEEPROM 智能模塊平臺(tái)可廣泛應(yīng)用于快速增長的IC 卡市場,如手機(jī)SIM 卡、借記卡、信用卡、身份證、智能卡、USB 鑰匙以及其他需要安全認(rèn)證或需時(shí)常更新和編寫資料的應(yīng)用設(shè)備中。
標(biāo)簽: EEPROM 工藝設(shè)計(jì) 陣列 邏輯器件
上傳時(shí)間: 2013-11-10
上傳用戶:baba
基于GAL器件的步進(jìn)電機(jī)控制器的研究與設(shè)計(jì) 采用GAL控制脈沖分配的邏輯設(shè)計(jì) 若采用集成電路芯片來實(shí)現(xiàn)三相六拍步進(jìn)電機(jī)的 控制,所用器件較多! 電路一般比較復(fù)雜# 為了滿足電機(jī) 轉(zhuǎn)速的二分頻! 在同一時(shí)鐘頻率控制下! 必須利用一個(gè) 3 型觸發(fā)器! 通過; 參與組合邏輯來實(shí)現(xiàn)# 其邏輯電路 如圖D 所示# ;H 為控制信號!
標(biāo)簽: GAL 器件 步進(jìn)電機(jī) 控制器
上傳時(shí)間: 2013-11-10
上傳用戶:非洲之星
PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測試點(diǎn)供工廠ICT 測試治具使用ICT 測試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測試用之TEST PAD(測試點(diǎn)),其原則如下:1. 一般測試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測試點(diǎn)最小可至30mil.測試點(diǎn)與元件PAD 的距離最小為40mil。2. 測試點(diǎn)與測試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測試點(diǎn)必須均勻分佈於PCB 上,避免測試時(shí)造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點(diǎn)設(shè)置處:Setuppadsstacks
標(biāo)簽: layout design pcb 硬件工程師
上傳時(shí)間: 2013-11-17
上傳用戶:cjf0304
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術(shù)語解釋(TERMS)......... 2 2. Test Point : ATE 測試點(diǎn)供工廠ICT 測試治具使用............ 2 3. 基準(zhǔn)點(diǎn) (光學(xué)點(diǎn)) -for SMD:........... 4 4. 標(biāo)記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項(xiàng) (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設(shè)計(jì)............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時(shí)間: 2013-10-29
上傳用戶:1234xhb
I2C總線器件在高抗干擾系統(tǒng)中的應(yīng)用: 摘要:本文先對I2C總線協(xié)議進(jìn)行了簡要敘述,然后介紹了一些常用的抗干擾措施,最后提供了一個(gè)利用I2C總線器件24WC01組成的高抗干擾應(yīng)用方案。 一、I2C總線概述 I2C總線是一雙線串行總線,它提供一小型網(wǎng)絡(luò)系統(tǒng)為總線上的電路共享公共的總線。總線上的器件有單片機(jī)LCD驅(qū)動(dòng)器以及E2PROM器等。型號有:PCF8566T、SAA1064T、24WC01等。 兩根雙向線中,一根是串行數(shù)據(jù)線(SDA),另一根是串行時(shí)鐘線(SCL)。總線和器件間的數(shù)據(jù)傳送均由這根線完成。每一個(gè)器件都有一個(gè)唯一的地址,以區(qū)別總線上的其它器件。當(dāng)執(zhí)行數(shù)據(jù)傳送時(shí),誰是主器件,誰是從器件詳見表1。主器件是啟動(dòng)數(shù)據(jù)發(fā)送并產(chǎn)生時(shí)鐘信號的器件。被尋址的任何器件都可看作從器件。I2C總線是多主機(jī)總線,意思是可以兩個(gè)或更多的能夠控制總線的器件與總線連接。
標(biāo)簽: I2C 總線 器件 中的應(yīng)用
上傳時(shí)間: 2013-11-17
上傳用戶:時(shí)代將軍
基于量子流體動(dòng)力學(xué)模型,自主編制程序開發(fā)了半導(dǎo)體器件仿真軟件。其中包括快速、準(zhǔn)確數(shù)值離散方法和準(zhǔn)確的物理模型。基于對同一個(gè)si雙極晶體管的模擬,與商用軟件有近似的仿真結(jié)果。表明量子流體動(dòng)力學(xué)模型具有可行性,同時(shí)也表明數(shù)值算法和物理模型的正確性。
標(biāo)簽: 量子 流體 動(dòng)力學(xué)模型 半導(dǎo)體器件
上傳時(shí)間: 2013-10-08
上傳用戶:fanxiaoqie
J-LIN仿真器操作步驟,J-LIN仿真器操作步驟。
上傳時(shí)間: 2013-10-31
上傳用戶:1966640071
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1