利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數碼管)之外的所有數字電路功能。所有數字邏輯功能都在CPLD器件上用VHDL語言實現。這樣設計具有體積小、設計周期短(設計過程中即可實現時序仿真)、調試方便、故障率低、修改升級容易等特點。 本設計采用自頂向下、混合輸入方式(原理圖輸入—頂層文件連接和VHDL語言輸入—各模塊程序設計)實現數字鐘的設計、下載和調試。 一、 功能說明 已完成功能 1. 完成秒/分/時的依次顯示并正確計數; 2. 秒/分/時各段個位滿10正確進位,秒/分能做到滿60向前進位; 3. 定時鬧鐘:實現整點報時,又揚聲器發出報時聲音; 4. 時間設置,也就是手動調時功能:當認為時鐘不準確時,可以分別對分/時鐘進行調整; 5. 利用多余兩位數碼管完成秒表顯示:A、精度達10ms;B、可以清零;C、完成暫停 可以隨時記時、暫停后記錄數據。 待改進功能: 1. 鬧鐘只是整點報時,不能手動設置報時時間,遺憾之一; 2. 秒表不能向秒進位,也就是最多只能記時100ms; 3. 秒表暫停記錄數據后不能在原有基礎上繼續計時,而是復位重新開始。 【注意】秒表為后來添加功能,所以有很多功能不成熟!
標簽: CPLD VHDL 芯片 時鐘源
上傳時間: 2014-01-02
上傳用戶:LIKE
利用VC 調用matlab數學庫和圖形庫的方法,實現vc和matlab的混合編程
標簽: matlab 圖形庫
上傳時間: 2014-01-01
上傳用戶:edisonfather
利用xilinx,完成流水燈發光二極管顯示,
標簽: xilinx
上傳時間: 2016-03-01
上傳用戶:日光微瀾
兩個混合信號濾波后,利用相關分析法求幅度及其相位差。
標簽: 混合信號 濾波
上傳時間: 2014-01-22
上傳用戶:xuanjie
基于Log_MAP 算法, 提出了一種TURBO 碼DSP 實現方案。利用內聯函數、循環展開, 軟件流水線技術對算法進行了優 化, 在TMS320C6416 芯片上實現了36Mbps 的編碼速率及1.6Mbps 譯碼速率(5 次迭代)。該方案可以靈活設置碼率、幀長、迭 代次數等關鍵參數, 適用于不同要求的高速通信系統
標簽: Log_MAP C6416 TURBO 320C
上傳時間: 2014-11-30
上傳用戶:WMC_geophy
利用粒子群算法求解VRP問題程序,其中和禁忌搜索算法結合成混合算法求解,
標簽: VRP 粒子群算法 程序
上傳時間: 2016-05-06
上傳用戶:caozhizhi
典型的開發模型有:①瀑布模型(waterfall model);②漸增模型/演化/迭代(incremental model);③原型模型(prototype model);④螺旋模型(spiral model);⑤噴泉模型(fountain model);⑥智能模型(intelligent model) 7. 混合模型(hybrid model)
標簽: model incremental waterfall prototype
上傳時間: 2013-12-17
上傳用戶:zhaoq123
Apriori算法是發現關聯規則領域的經典算法。該算法將發現關聯規則的過程分為兩個步驟:第一步通過迭代,檢索出事務數據庫中的所有頻繁項集,即支持度不低于用戶設定的閾值的項集;第二步利用頻繁項集構造出滿足用戶最小信任度的規則
標簽: Apriori 算法 發現 關聯規則
上傳時間: 2014-01-09
上傳用戶:dave520l
以兩片由TI 公司生產的數字信號處理器TMS320C6203B 為核心,用可編程邏輯陣列CPLD 進行邏輯控 制,采用現場可編程門陣列FPGA 作圖像的預處理和進行雙數字信號處理器(DSP) 之間的通訊,實現了實時相關的圖像 處理。此系統實時性好,可直接利用數字圖像的灰度特征,在低信噪比的情況下目標跟蹤點漂移小,目標跟蹤能夠較好 地適應不同灰度分布的背景。
標簽: C6203 6203B 320C 6203
上傳時間: 2016-05-11
上傳用戶:kytqcool
盲信號分離(BSS)是指在對彼此獨立的源信號混合過程及各源信號本身均未知的情況下,從混合信號中分離出這些源信號的方法。BSS可以用來從多個麥克風混合語音信號中提煉出單個語音信號。本文簡要闡述LMS、RLS算法,并通過仿真實驗來分析比較這兩類方法的性能,并利用此方法對一實際的語音信號進行分離。
標簽: BSS 信號 信號分離 獨立
上傳時間: 2014-08-01
上傳用戶:ryb
蟲蟲下載站版權所有 京ICP備2021023401號-1