亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

可調(diào)控

  • 嵌入式可重構(gòu)數(shù)控系統(tǒng)的研究

    傳統(tǒng)的數(shù)控系統(tǒng)采用的大多是專用的封閉式結(jié)構(gòu),它能提供給用戶的選擇有限,用戶無法對現(xiàn)有數(shù)控設(shè)備的功能進行修改以滿足自己的特殊要求;各種廠商提供給用戶的操作方式各不相同,用戶在培訓(xùn)人員、設(shè)備維護等方面要投入大量的時間和資金。這些問題嚴重阻礙了CNC制造商、系統(tǒng)集成者和用戶采用快速而有創(chuàng)造性的方法解決當今制造環(huán)境中數(shù)控加工和系統(tǒng)集成中的問題。隨著電子技術(shù)和計算機技術(shù)的高速發(fā)展,數(shù)控技術(shù)正朝向柔性化、智能化和網(wǎng)絡(luò)化的方向發(fā)展。針對數(shù)控系統(tǒng)已存在的問題和未來發(fā)展的趨勢,本文致力于建立一個適合現(xiàn)場加工特征的開放結(jié)構(gòu)數(shù)控平臺,使系統(tǒng)具備軟硬件可重構(gòu)的柔性特征,同時把監(jiān)控診斷和網(wǎng)絡(luò)模塊融入數(shù)控系統(tǒng)的框架體系之內(nèi),滿足智能化和網(wǎng)絡(luò)化的要求。 本文在深入研究嵌入式系統(tǒng)技術(shù)的基礎(chǔ)上,引入可重構(gòu)的設(shè)計方法,選擇具體的硬件平臺和軟件平臺進行嵌入式可重構(gòu)數(shù)控系統(tǒng)平臺的研發(fā)。硬件結(jié)構(gòu)以MOTOROLA的高性能32位嵌入式處理器MC68F375和ALTERA的現(xiàn)場可編程門陣列(FPGA)芯片為核心,配以系統(tǒng)所需的外圍模塊;軟件系統(tǒng)以性能卓越的VxWorks嵌入式實時操作系統(tǒng)為核心,開發(fā)所需要的應(yīng)用軟件,將VxWorks嵌入式實時操作系統(tǒng)擴展為一個完整、實用的嵌入式數(shù)控系統(tǒng)。該系統(tǒng)不僅具有可靠性高、穩(wěn)定性好、功能強的優(yōu)點,而且具有良好的可移植性和軟硬件可裁減性,便于根據(jù)實際需求進行功能的擴展和重構(gòu)。 本論文的主要研究工作如下: (1)深入研究了以高性能微處理器MC68F375為核心的主控制板的硬件電路設(shè)計,以及存儲、采集、通訊和網(wǎng)絡(luò)等模塊的設(shè)計。 (2)深入研究了基于FPGA的串行配置方法和可重構(gòu)設(shè)計方法,設(shè)計出基于FPGA的電機運動控制、機床IO控制、鍵盤陣列和液晶顯示控制等接口模塊電路。 (3)深入研究了VxWorks嵌入式實時操作系統(tǒng)在硬件平臺上的移植和任務(wù)調(diào)度原理,合理分配控制系統(tǒng)的管理任務(wù),開發(fā)系統(tǒng)的底層驅(qū)動程序和應(yīng)用程序。 最后,本文總結(jié)了系統(tǒng)的開發(fā)工作,并對嵌入式可重構(gòu)數(shù)控系統(tǒng)的進一步研究提出了自己的一些想法,以指引后續(xù)研究工作。

    標簽: 嵌入式 可重構(gòu) 數(shù)控系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:gcs333

  • RFID讀寫器通訊虛擬檢測系統(tǒng)

    RFID技術(shù)是一種新興的自動識別技術(shù),具有信息量大、讀取距離遠、可同時讀取多張卡片等特點,被廣泛應(yīng)用于門禁、物流、管理等領(lǐng)域. 虛擬儀器是現(xiàn)代計算機技術(shù)和儀器技術(shù)深層次結(jié)合的產(chǎn)物.虛擬儀器充分利用了計算機的運算、存儲、回放顯示及文件管理等智能化功能,同時把傳統(tǒng)儀器的專業(yè)化功能和面板控件軟件化,使之與計算機結(jié)合構(gòu)成一臺功能完全與傳統(tǒng)硬件儀器相同,同時又充分享用了計算機軟硬件資源的全新虛擬儀器系統(tǒng). Wiegand協(xié)議和ABA協(xié)議作為一種常用的通訊協(xié)議被廣泛的應(yīng)用于RFID讀卡器與上位機之間的通訊以及RFID讀卡器與控制器之間的通訊.本設(shè)計的目的是檢測Wiegand協(xié)議和ABA協(xié)議的數(shù)據(jù)通信是否符合協(xié)議規(guī)定,主要包括脈沖寬度、脈沖間隔等.本設(shè)計包含F(xiàn)PGA和上位機軟件兩部分,FPGA上完成對信號的采樣和對采樣數(shù)據(jù)的儲存和緩沖,上位機完成對采樣數(shù)據(jù)的處理,以及波形的顯示.FPGA上的設(shè)計應(yīng)用Verilog語言在Altera公司的Max+PlusII平臺上進行開發(fā).上位機軟件設(shè)計基于NI公司的圖形化編程軟件LabVIEW.

    標簽: RFID 讀寫器 虛擬檢測

    上傳時間: 2013-05-20

    上傳用戶:1134473521

  • 基于FPGA的數(shù)據(jù)采集與處理技術(shù)的研究

    目前,數(shù)字信號處理廣泛應(yīng)用于通信、雷達、聲納、語音與圖像處理等領(lǐng)域,信號處理算法理論己趨于成熟,但其具體硬件實現(xiàn)方法卻值得探討。FPGA是近年來廣泛應(yīng)用的超大規(guī)模、超高速的可編程邏輯器件,由于其具有高集成度、高速、可編程等優(yōu)點,大大推動了數(shù)字系統(tǒng)設(shè)計的單片化、自動化,縮短了單片數(shù)字系統(tǒng)的設(shè)計周期、提高了設(shè)計的靈活性和可靠性,在超高速信號處理和實時測控方面有非常廣泛的應(yīng)用。本文對FPGA的數(shù)據(jù)采集與處理技術(shù)進行研究,基于FPGA在數(shù)據(jù)采樣控制和信號處理方面的高性能和單片系統(tǒng)發(fā)展的新熱點,把FPGA作為整個數(shù)據(jù)采集與處理系統(tǒng)的控制核心。主要研究內(nèi)容如下: FPGA的單片系統(tǒng)研究。針對數(shù)據(jù)采集與處理,對FPGA進行選型,設(shè)計了基于FPGA的單片系統(tǒng)的結(jié)構(gòu)。把整個控制系統(tǒng)分為三個部分:多通道采樣控制模塊,數(shù)據(jù)處理模塊,存儲控制模塊。 多通道采樣控制模塊的設(shè)計。利用4片AD7506和一片AD7862對64路模擬量進行周期采樣,分別設(shè)計了通道選擇控制模塊和A/D轉(zhuǎn)換控制模塊,并進行了仿真,完成了基于FPGA的多通道采樣控制。 數(shù)據(jù)處理模塊的設(shè)計。FFT算法在數(shù)字信號處理中占有重要的地位,因此本文研究了FFT的硬件實現(xiàn)結(jié)構(gòu),提出了用FPGA實現(xiàn)FFT的一種設(shè)計思想,給出了總體實現(xiàn)框圖。分別設(shè)計了旋轉(zhuǎn)因子復(fù)數(shù)乘法器,碟形運算單元,存儲器,控制器,并分別進行了仿真。重點設(shè)計實現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設(shè)計實現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復(fù)雜度。理論分析和仿真結(jié)果表明,狀態(tài)機控制器成功地對各個模塊進行了有序、協(xié)調(diào)的控制。 存儲控制模塊的設(shè)計。利用閃存芯片K9K1G08UOA對采集處理后的數(shù)據(jù)進行存儲,設(shè)計了FPGA與閃存的硬件連接,設(shè)計了存儲控制模塊。 本文對FFT算法的硬件實現(xiàn)進行了研究,結(jié)合單片系統(tǒng)的特點,把整個系統(tǒng)分為多通道采樣控制模塊,數(shù)據(jù)處理模塊,存儲控制模塊進行設(shè)計和仿真。設(shè)計采用VHDL編寫程序的源代碼。仿真測試結(jié)果表明,此FPGA單片系統(tǒng)可完成對實時信號的高速采集與處理。

    標簽: FPGA 數(shù)據(jù)采集 處理技術(shù)

    上傳時間: 2013-07-06

    上傳用戶:eclipse

  • 基于單片機AT89C2051的樓宇直按可視對講門鈴系統(tǒng)的設(shè)計

    本文介紹了一種用單片機AT89C2501 來控制的樓宇直按可視對講門鈴系統(tǒng)的工作原理,并給出了其完整的硬件電路和軟件的設(shè)計方案與實現(xiàn)方法。關(guān)鍵詞:可視對講門鈴;單片機;音頻和視頻信號城

    標簽: C2051 2051 89C AT

    上傳時間: 2013-07-27

    上傳用戶:yoleeson

  • 聲控彩燈電路及制作

    聲控彩燈電路及制作

    標簽: 聲控彩燈 電路

    上傳時間: 2013-04-24

    上傳用戶:海陸空653

  • 應(yīng)用于十萬門FPGA的全數(shù)字鎖相環(huán)設(shè)計

    在過去的十幾年間,F(xiàn)PGA取得了驚人的發(fā)展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質(zhì)量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統(tǒng)性能的重要因素。現(xiàn)在,解決時鐘延時問題主要使用時鐘延時補償電路。 為了消除FPGA芯片內(nèi)的時鐘延時,減小時鐘偏差,本文設(shè)計了內(nèi)置于FPGA芯片中的延遲鎖相環(huán),采用一種全數(shù)字的電路結(jié)構(gòu),將傳統(tǒng)DLL中的用模擬方式實現(xiàn)的環(huán)路濾波器和壓控延遲鏈改進為數(shù)字方式實現(xiàn)的時鐘延遲測量電路,和延時補償調(diào)整電路,配合特定的控制邏輯電路,完成時鐘延時補償。在輸入時鐘頻率不變的情況下,只需一次調(diào)節(jié)過程即可完成輸入輸出時鐘的同步,鎖定時間較短,噪聲不會積累,抗干擾性好。 在Smic0.18um工藝下,設(shè)計出的時鐘延時補償電路工作頻率范圍從25MHz到300MHz,最大抖動時間為35ps,鎖定時間為13個輸入時鐘周期。另外,完成了時鐘相移電路的設(shè)計,實現(xiàn)可編程相移,為用戶提供與輸入時鐘同頻的相位差為90度,180度,270度的相移時鐘;時鐘占空比調(diào)節(jié)電路的設(shè)計,實現(xiàn)可編程占空比,可以提供占空比為50/50的時鐘信號;時鐘分頻電路的設(shè)計,實現(xiàn)頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時鐘。

    標簽: FPGA 應(yīng)用于 全數(shù)字 鎖相環(huán)

    上傳時間: 2013-07-06

    上傳用戶:LouieWu

  • 語音識別的智能門控系統(tǒng)設(shè)計

    語音識別的智能門控系統(tǒng)設(shè)計語音識別的智能門控系統(tǒng)設(shè)計

    標簽: 語音識別 智能門 系統(tǒng)設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:1670240556

  • 基于可重配置的OFDM基帶系統(tǒng)的FPGA設(shè)計

    1992年5月,JoeMitola首次明確提出了軟件無線電的概念。軟件無線電將模塊化、標準化的硬件單元連接構(gòu)成硬件平臺,通過軟件加載實現(xiàn)各種無線通信功能。端到端重配置技術(shù)是在軟件無線電的基礎(chǔ)上發(fā)展起來的,該技術(shù)使通信系統(tǒng)不僅具有重配置的能力,還能提供一體化的重配置管理架構(gòu),實現(xiàn)聯(lián)合無線資源管理和網(wǎng)絡(luò)規(guī)劃。端到端重配置技術(shù)已經(jīng)成為軟件無線電的發(fā)展趨勢。 寬帶無線接入(BWA,BroadbandWirelessAccess)是當前通信界研究的熱點之一,而WiMax和WiFi是BWA中最熱門的兩個技術(shù),所以本文選擇了IEEE802.16-2004與IEEE802.11a,設(shè)計了基于其物理層標準的可重配置OFDM基帶系統(tǒng)。它們均采用正交頻分復(fù)用技術(shù)(OFDM,OrthogonalFrequencyDivisionMultiplexing)。 本文研究了IEEE802.16-2004與IEEE802.11a物理層標準,結(jié)合Altera公司提供的FPGA開發(fā)工具QuartusⅡ、Mentor公司仿真工具ModelsimSE6.0,完成了基于IEEE802.16-2004及IEEE802.11a的可重配置OFDM基帶系統(tǒng)的FPGA設(shè)計。該設(shè)計中,對FPGA進行重新配置,實現(xiàn)了802.16-2004與802.11a兩種技術(shù)的完全重配置;通過選擇不同的參數(shù)來調(diào)用不同子模塊,實現(xiàn)802.16-2004與802.11a內(nèi)部不同調(diào)制技術(shù)的局部重配置。該可重配置基帶系統(tǒng)核心的FFT/IFFT。模塊采用基4按頻率抽取及Cordic算法,消除乘法運算,有利于FPGA實現(xiàn);在802.16-2004系統(tǒng)中,選取了基于前導(dǎo)序列的符號同步算法,在FPGA中實現(xiàn)。最后使用開發(fā)軟件、綜合軟件以及仿真軟件分析了系統(tǒng)的性能并給出了系統(tǒng)的性能指標。

    標簽: OFDM FPGA 可重配置 基帶系統(tǒng)

    上傳時間: 2013-05-19

    上傳用戶:branblackson

  • 可布性驅(qū)動的層次式FPGA布局算法研究

    在超深亞微米技術(shù)工藝下,布局成為超大規(guī)模集成電路物理設(shè)計中至關(guān)重要的一步。由于現(xiàn)場可編程門陣列(Field Programable Gate Array,F(xiàn)PGA)布線資源的預(yù)先確定性,使得FPGA的布局更為重要。本文以建立高性能、低擁擠的布局為目標,從FPGA芯片結(jié)構(gòu)和布局算法兩方面進行了深入研究。論文提出了一種通用的層次式FPGA(HFPGA)結(jié)構(gòu)模型及布局模型,并且給出了該模型的數(shù)學計算公式;提出將元件之間的層次距離轉(zhuǎn)化為線長的方法,實現(xiàn)了基于線網(wǎng)模型的高精度布局算法:提出利用矩形的對角線元件之間層次來代替線長,從而達到優(yōu)化線長的同時提高布通率的快速布局算法。實驗結(jié)果表明,兩種算法均在北卡羅來納微電子中心(MCNC)學術(shù)芯片測試案例上取得了較理想的布局實驗效果,為下一步的布線工作建立了良好的基礎(chǔ)接口,并且完成了初始布線的工作。本FPGA結(jié)構(gòu)模型的提出和布局算法的實現(xiàn)也都為工業(yè)界提供了借鑒價值。

    標簽: FPGA 驅(qū)動 布局 算法研究

    上傳時間: 2013-04-24

    上傳用戶:nbdedu

  • LC壓控振蕩器

    壓控LC振蕩器 非常不錯的電子設(shè)計作品 主要講述如何實現(xiàn)步進頻率輸出 及輸出波形的穩(wěn)定

    標簽: 壓控振蕩器

    上傳時間: 2013-07-14

    上傳用戶:zjt20011220

主站蜘蛛池模板: 平阴县| 太和县| 锡林浩特市| 莒南县| 陈巴尔虎旗| 仁化县| 泾源县| 蒙山县| 定南县| 广西| 蛟河市| 封丘县| 仪陇县| 凌源市| 望江县| 安徽省| 正镶白旗| 城市| 娄底市| 岚皋县| 资阳市| 滦南县| 柘荣县| 正阳县| 株洲县| 张家口市| 岑溪市| 琼中| 亳州市| 青田县| 隆尧县| 泌阳县| 安多县| 科技| 石泉县| 遂昌县| 丰顺县| 奉节县| 景东| 临漳县| 涪陵区|