MP3 PCB布局設計指南.pdf 只供學習之用
上傳時間: 2018-04-17
上傳用戶:yulin3192
DFM,可制造性分析,VayoPro產品自動化分析DFM問題點
上傳時間: 2021-01-03
上傳用戶:
可測試性設計(Design-For-Testability,DFT)已經成為芯片設計中不可或缺的重要組成部分。它通過在芯片的邏輯設計中加入測試邏輯提高芯片的可測試性。在高性能通用 CPU 的設計中,可測試性設計技術得到了廣泛的應用。本文結合幾款流行的 CPU,綜述了可應用于通用 CPU 等高性能芯片設計中的各種可測試性方法,包括掃描設計(Scan Design),內建自測試(Built-In Self-Test,BIST),測試點插入(Test Point Insertion),與 IEEE 1149.1標準兼容的邊界掃描設計(Boundary Scan Design,BSD)等技術。
上傳時間: 2021-10-15
上傳用戶:
印刷電路板(PCB )設計佈局指南,主要應用註釋
上傳時間: 2021-11-30
上傳用戶:
基于可分性的多類目標特征選擇算法這是一份非常不錯的資料,歡迎下載,希望對您有幫助!
標簽: 特征選擇
上傳時間: 2021-12-01
上傳用戶:zhanglei193
58.8V7A.設計筆記 UCC38051D(SOIC-8) PFC 功率拓撲設計
上傳時間: 2021-12-04
上傳用戶:
開關電源的PCB設計規范.PDF
上傳時間: 2021-12-12
上傳用戶:
電動摩托車具有零排放、低噪聲等優點,是真正的綠色環保輕型交通工具,它以方便j快捷等特點被越來越多的人們所接受,成為大中城市公共交通的理想補充。而無刷直流電動機以其控制簡單、可靠性高、輸出轉矩大等優點,被大量地用作電動摩托車驅動電機。本文主要研究基于AVR單片機的電動摩托車控制技術。 首先,分析了電動摩托車的發展趨勢,以及無刷直流電動機能在電動摩托車驅動領域得到廣泛應用的原因,并探討了電動摩托車無刷直流驅動電機的控制方法。 其次,在分析無刷直流電動機工作原理的基礎上,構造了無刷直流電動機的數學模型,確立了通過PWM調節改變電樞電壓的大小來調節轉速的控制策略。 第三,采用ATMEL公司的ATmega88單片機為控制核心,設計了包括電流檢測與保護、位置信號檢測、功率開關管驅動、電源轉換和電壓采樣與欠壓保護等一系列硬件電路,充分利用了ATmega88單片機成本低、功能豐富、運算能力強等優點,簡化了控制電路,提高了控制系統的可靠性,降低了控制成本。 第四,采用C語言編寫了控制程序,完善了控制功能,實現了軟、硬件控制方法的結合。使用ICC-AVR集成開發環境和SL-ISP在線編程,降低了開發成本;采用模塊化設計方法設計控制程序,提高了程序的可維護性。完成的功能模塊主要包括啟動與換相模塊、電動機轉速調節模塊、過電流與堵轉保護模塊、欠電壓保護模塊和定速巡航模塊等。 最后,對開發的控制系統進行了調試,并對實驗結果進行了分析。結果表明,控制系統運行可靠、實時性好,證明ATmega88單片機適合用作電動摩托車驅動電機的控制芯片。
上傳時間: 2013-05-20
上傳用戶:lanhuaying
現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。
上傳時間: 2013-05-15
上傳用戶:shawvi
現代電子系統中,FIR數字濾波器作為數字信號處理技術的重要組成部分,以其良好的線性特性在許多領域內被廣泛的應用。在工程實踐中,往往要求信號處理具有實時性和靈活性,而已有的一些軟件和硬件實現方式則難以同時達到這兩方面的要求。 隨著可編程邏輯器件和EDA技術的發展,越來越多的人開始應用FPGA實現FIR濾波器,既保證了信號處理的實時性,又可兼顧靈活性的要求。但是普遍存在的問題是不能根據被濾波信號特點動態調整濾波器的濾波系數,只能完成單一特性的濾波工作。 本文將FPGA的快速性和計算機的靈活性通過USB2.0總線有機地結合起來,設計了一個基于FPGA的可調參數FIR濾波系統。此系統由計算機根據各種濾波器指標計算出濾波參數,通過USB2.0對FPGA芯片內部的FIR多階濾波器進行參數配置,實現數字濾波器參數可調;配置后的FPGA濾波單元完成對A/D采集的信號進行濾波運算,濾波后的數據經過緩存后通過USB2.0總線傳輸至計算機進行顯示、分析和儲存等進一步處理。在系統中采用有限狀態機對FPGA參數配置模式和濾波模式進行切換,保證了系統的有序運行。 本文通過性能測試和應用實例對系統進行驗證。實驗證明:該基于FPGA的可調參數FIR濾波系統參數配置方便,可以根據實際需要動態調整濾波參數,并且濾波效果良好,可有效濾除噪聲信號。
上傳時間: 2013-07-26
上傳用戶:KSLYZ