亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

可定制

  • 可編程邏輯器件指南

    可編程邏輯器件入門指導(dǎo)

    標(biāo)簽: 可編程邏輯器件

    上傳時(shí)間: 2013-10-23

    上傳用戶:yuzsu

  • 通過FPGA提高工業(yè)應(yīng)用靈活性的5種方法

      可編程邏輯器件(PLD)是嵌入式工業(yè)設(shè)計(jì)的關(guān)鍵元器件。在工業(yè)設(shè)計(jì)中,PLD已經(jīng)從提供簡單的膠合邏輯發(fā)展到使用FPGA作為協(xié)處理器。該技術(shù)在通信、電機(jī)控制、I/O模塊以及圖像處理等應(yīng)用中支持 I/O 擴(kuò)展,替代基本的微控制器 (MCU) 或者數(shù)字信號處理器 (DSP)。   隨著系統(tǒng)復(fù)雜度的提高,F(xiàn)PGA還能夠集成整個(gè)芯片系統(tǒng)(SoC),與分立的 MCU、DSP、ASSP,以及 ASIC解決方案相比,大幅度降低了成本。不論是用作協(xié)處理器還是SoC,Altera FPGA在您的工業(yè)應(yīng)用中都具有以下優(yōu)點(diǎn):   1. 設(shè)計(jì)集成——使用FPGA作為協(xié)處理器或者SoC,在一個(gè)器件平臺上集成 IP和軟件堆棧,從而降低成本。   2. 可重新編程能力——在一個(gè)公共開發(fā)平臺的一片 FPGA中,使工業(yè)設(shè)計(jì)能夠適應(yīng)協(xié)議、IP以及新硬件功能的發(fā)展變化。   3. 性能調(diào)整——通過FPGA中的嵌入式處理器、定制指令和IP模塊,增強(qiáng)性能,滿足系統(tǒng)要求。   4. 過時(shí)保護(hù)——較長的 FPGA 產(chǎn)品生命周期,通過 FPGA 新系列的器件移植,延長工業(yè)產(chǎn)品的生命周期,保護(hù)硬件不會過時(shí)。   5. 熟悉的工具——使用熟悉的、功能強(qiáng)大的集成工具,簡化設(shè)計(jì)和軟件開發(fā)、IP集成以及調(diào)試。

    標(biāo)簽: FPGA 工業(yè)應(yīng)用

    上傳時(shí)間: 2014-12-28

    上傳用戶:rnsfing

  • 可編輯邏輯控制器解決方案

    PLC系統(tǒng)由電源、CPU和多個(gè)模擬及數(shù)字I/O模塊組成,可控制、執(zhí)行和監(jiān)控復(fù)雜的機(jī)器變量;PLC設(shè)計(jì)用于多輸入和輸出配置,具有擴(kuò)展的溫度范圍、卓越的電噪聲抑制性能、抗震性和抗沖擊能力。

    標(biāo)簽: 可編輯邏輯 控制器 方案

    上傳時(shí)間: 2013-11-14

    上傳用戶:ZJX5201314

  • 使用LabVIEW FPGA模塊設(shè)計(jì)IP核

    對于利用LabVIEW FPGA實(shí)現(xiàn)RIO目標(biāo)平臺上的定制硬件的工程師與開發(fā)人員,他們可以很容易地利用所推薦的組件設(shè)計(jì)構(gòu)建適合其應(yīng)用的、可復(fù)用且可擴(kuò)展的代碼模塊。基于已經(jīng)驗(yàn)證的設(shè)計(jì)進(jìn)行代碼模塊開發(fā),將使現(xiàn)有IP在未來應(yīng)用中得到更好的復(fù)用,也可以使在不同開發(fā)人員和內(nèi)部組織之間進(jìn)行共享和交換的代碼更好服用

    標(biāo)簽: LabVIEW FPGA IP核 模塊設(shè)計(jì)

    上傳時(shí)間: 2013-11-20

    上傳用戶:lnnn30

  • 可編程控制器講義--電磁閥的結(jié)構(gòu)

    可編程控制器講義

    標(biāo)簽: 可編程控制器 講義 電磁閥

    上傳時(shí)間: 2013-11-03

    上傳用戶:liu123

  • 顛覆未來:基于FPGA的可重構(gòu)計(jì)算機(jī)

    顛覆未來:基于FPGA的可重構(gòu)計(jì)算機(jī),暢想了可重構(gòu)計(jì)算機(jī)的未來

    標(biāo)簽: FPGA 可重構(gòu)計(jì)算機(jī)

    上傳時(shí)間: 2013-11-22

    上傳用戶:Vici

  • Altera可重配置PLL使用手冊0414-3

    Altera可重配置PLL使用手冊0414-3。

    標(biāo)簽: Altera 0414 PLL 可重配置

    上傳時(shí)間: 2013-11-08

    上傳用戶:秦莞爾w

  • 基于Arria V和Cyclone V精度可調(diào)DSP模塊的高性能DSP應(yīng)用與實(shí)現(xiàn)

         本文是基于Arria V和Cyclone V精度可調(diào)DSP模塊的高性能DSP應(yīng)用與實(shí)現(xiàn)(英文資料)

    標(biāo)簽: DSP Cyclone Arria 精度可調(diào)

    上傳時(shí)間: 2014-12-28

    上傳用戶:CHINA526

  • verilog可綜合與不可綜合語句概述

    關(guān)于Verilog中的可綜合語句和不可綜合語句的匯總介紹

    標(biāo)簽: verilog

    上傳時(shí)間: 2013-12-09

    上傳用戶:青春給了作業(yè)95

  • 基于FPGA部分動態(tài)可重構(gòu)的信號解調(diào)系統(tǒng)的實(shí)現(xiàn)

        針對調(diào)制樣式在不同環(huán)境下的變化,采用了FPGA部分動態(tài)可重構(gòu)的新方法,通過對不同調(diào)制樣式信號的解調(diào)模塊的動態(tài)加載,來實(shí)現(xiàn)了不同環(huán)境下針對不同調(diào)制樣式的解調(diào)。這種方式比傳統(tǒng)的設(shè)計(jì)方式具有更高的靈活性、可擴(kuò)展性,并減低了成本和功耗。該設(shè)計(jì)方案同時(shí)也介紹了FPGA部分動態(tài)可重構(gòu)的概念和特點(diǎn),可以對其它通信信號處理系統(tǒng)設(shè)計(jì)提供一定的參考。

    標(biāo)簽: FPGA 部分動態(tài)可重構(gòu) 信號解調(diào)系統(tǒng)

    上傳時(shí)間: 2013-11-11

    上傳用戶:GeekyGeek

主站蜘蛛池模板: 芜湖县| 文成县| 兰溪市| 健康| 陇西县| 综艺| 涡阳县| 广德县| 高邮市| 衢州市| 宁陵县| 临安市| 阿克苏市| 如东县| 方正县| 聂拉木县| 博客| 沈丘县| 万州区| 阳原县| 乌海市| 岫岩| 灌云县| 凤翔县| 晋中市| 台东县| 红安县| 勃利县| 上栗县| 突泉县| 临武县| 平凉市| 宁化县| 九寨沟县| 民丰县| 麻江县| 扶余县| 高雄市| 香港 | 名山县| 高邑县|