千兆網絡接口數據手冊.
標簽: 網絡接口
上傳時間: 2022-05-12
上傳用戶:bluedrops
本實驗將實現 FPGA 芯片和 PC 之間進行千兆以太網數據通信, 通信協議采用 Ethernet UDP 通信協議。 FPGA 通過 GMII 總線和開發板上的 Gigabit PHY 芯片通信, Gigabit PHY芯片把數據通過網線發給 PC
標簽: verilog 以太網
上傳時間: 2022-06-03
上傳用戶:得之我幸78
具備GMII接口和ARP協議功能的千兆以太網控制器
標簽: 接口 以太網控制器
上傳時間: 2022-06-24
上傳用戶:
1.深入研究PCIe和千兆以太網,了解PCIe和千兆以太網的技術優勢,具體分析PCle和千兆以太網的傳輸協議,詳細說明PCleTLP數據包格式和以太網標2.完成PCIe DMA數據傳輸系統設計。設計方案主要包括兩大部分,分別是FPGA端Verilog邏輯模塊開發以及PC端的驅動和C應用程序開發。FPGA端基于PCle IP Core完成了發送接收引擎模塊、寄存器讀寫控制模塊和FIFO讀寫控制模塊的設計。定義了相應模塊的接口,并分析了數據傳輸的時序。PC端采用WinDriver進行PCle的驅動開發,并根據WinDriver提供的驅動API函數完成C應用程序的設計。3.完成千兆以太網數據傳輸系統設計。設計方案也主要包括兩大部分,分別是FPGA端Verilog邏輯模塊開發以及PC端Winpcap應用程序開發。FPGA端基于嵌入式三態以太網MACIPCore,設計了發送接收引擎模塊、FIFO讀寫控制模塊和物理接口模塊。定義了相應模塊的接口,并分析了數據傳輸經過Locallink接口和Client用戶接口上的傳輸時序。PC端采用Winpcap提供的網絡編程完成了C應用程序的設計,實現了捕獲FPGA端發送的數據包以及發送原始數據包至FPGA端的功能。4.PCIe DMA數據傳輸系統和千兆以太網數據傳輸系統在Xilinx ML507開發板上進行了性能測試。記錄FPGA與PC間進行讀寫測試的結果,驗證這兩個系統的可用性和穩定性,最后分析了影響系統傳輸速率的原因以及系統目前仍存在的不足。
標簽: fpga pc pcie 以太網 通信
上傳時間: 2022-07-11
上傳用戶:xsr1983
用RTL8367RB打造的五口全千兆交換機(PCB)
標簽: rtl8367rb 交換機 pcb
上傳時間: 2022-07-29
上傳用戶:qingfengchizhu
~{JGR 8vQ IzWwR5SC5D2V?bD#DbO5M3~} ~{3v?b~} ~{Hk?b~} ~{2iQ/5H9&D\~} ~{?IRTWw@)3d~} ~{TZ~}JDK1.4.2~{OBM(9}~}
標簽: IzWwR IRTWw JGR 8vQ
上傳時間: 2015-02-22
上傳用戶:ommshaggar
b to b 模式 電子商務系統 ,c# 開發 , B/S結構
標簽: to 模式 電子商務系統
上傳時間: 2014-01-20
上傳用戶:hanli8870
樣板 B 樹 ( B - tree ) 規則 : (1) 每個節點內元素個數在 [MIN,2*MIN] 之間, 但根節點元素個數為 [1,2*MIN] (2) 節點內元素由小排到大, 元素不重複 (3) 每個節點內的指標個數為元素個數加一 (4) 第 i 個指標所指向的子節點內的所有元素值皆小於父節點的第 i 個元素 (5) B 樹內的所有末端節點深度一樣
標簽: MIN 元素 tree
上傳時間: 2017-05-14
上傳用戶:日光微瀾
歐幾里德算法:輾轉求余 原理: gcd(a,b)=gcd(b,a mod b) 當b為0時,兩數的最大公約數即為a getchar()會接受前一個scanf的回車符
標簽: gcd getchar scanf mod
上傳時間: 2014-01-10
上傳用戶:2467478207
數據結構課程設計 數據結構B+樹 B+ tree Library
標簽: Library tree 數據結構 樹
上傳時間: 2013-12-31
上傳用戶:semi1981
蟲蟲下載站版權所有 京ICP備2021023401號-1