亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

加減法計數器

  • 編譯器設計 Analysis-Synthesis Model 分析Analysis: 原始程式轉換成階層結構稱為樹(tree)

    編譯器設計 Analysis-Synthesis Model 分析Analysis: 原始程式轉換成階層結構稱為樹(tree),語法樹(syntax tree) 合成Synthesis: 產生目標碼

    標簽: Analysis-Synthesis Analysis Model tree

    上傳時間: 2016-12-01

    上傳用戶:dengzb84

  • 演算法是指利用電腦解決問題所需要的具體方法和步驟。也就是說給定初始狀態或輸入數據

    演算法是指利用電腦解決問題所需要的具體方法和步驟。也就是說給定初始狀態或輸入數據,經過電腦程序的有限次運算,能夠得出所要求或期望的終止狀態或輸出數據。本書介紹電腦科學中重要的演算法及其分析與設計技術

    標簽: 算法

    上傳時間: 2017-06-09

    上傳用戶:wys0120

  • 二進位的補數產生器

    二進位的補數產生器,將輸入的數0 1交換再加1,內附範例的輸入檔。

    標簽:

    上傳時間: 2013-12-17

    上傳用戶:ZJX5201314

  • 電子連接器設計基礎

    電子連接器設計基礎

    標簽: 接器

    上傳時間: 2013-06-21

    上傳用戶:eeworm

  • 電子連接器設計基礎

    電子連接器設計基礎

    標簽: 接器

    上傳時間: 2013-06-05

    上傳用戶:eeworm

  • 電子連接器設計基礎-35頁-1.3M.ppt

    專輯類-實用電子技術專輯-385冊-3.609G 電子連接器設計基礎-35頁-1.3M.ppt

    標簽: 1.3 35 接器

    上傳時間: 2013-04-24

    上傳用戶:cuiqiang

  • 風力發電并網逆變器的DSP控制系統研究.rar

    風能作為一種清潔可再生能源,發展迅速,已經成為世界新能源最主要的發展方向之一。本文以863計劃項目"MW級風力發電機組電控系統研制"為研究背景,介紹了1.2MW永磁同步電機變速恒頻風力發電系統,研究了變流系統中逆變器的控制方法。 本文首先對風力發電進行了概述,介紹了我國和世界風電發展狀況以及技術發展趨勢。當今風力發電技術,大功率直驅化和雙饋是兩個發展方向,本課題1.2MW風力發電系統就是采用了永磁同步電機加交直交變流系統的結構模式,中間省去了齒輪箱,減少了維護,具有較好的發展前景。 論文第二章首先對風輪機葉片的空氣動力特性進行了分析,介紹了不同風速下風力發電機的控制策略。就直驅技術與變速箱/感應電機技術--目前風力發電領域變速恒頻技術的兩大發展方向作了較為詳細的介紹分析。 在變流系統中,逆變并網是重要的環節,起到了將電能傳輸到電網的作用。文章中重點分析了三相并網逆變器的主電路結構、原理和工作方法,并進行了理論推導和公式說明。 本文對1.2MW永磁同步電機變速恒頻風力發電系統的主電路參數的選擇作了理論推導和計算,包括主電路直流側電容,網側電感,三重化升壓電感,網側濾波電容等,還確定了斬波和逆變部分所采用的開關管和六相整流所采用的二極管,并在額定正常工作情況下,分別計算斬波和逆變部分開關管的損耗和開關管的結溫。 本課題采用瞬時電流法對并網逆變器進行控制。在實驗中上確定了電壓外環和電流內環的PI參數,順利完成了閉環控制實驗。 文中采用DSP2407高速集成控制芯片是控制的核心,并根據控制流程圖對其控制進行了軟硬件設計,實現了控制板上的信號采集、運算、故障檢測、電路驅動等功能。并進行了小功率試驗,得到了較好的電壓電流波形,并對波形進行了詳細分析,驗證了本文采用方法的正確性。

    標簽: DSP 風力發電 并網逆變器

    上傳時間: 2013-07-06

    上傳用戶:wangdean1101

  • 基于最大均流法的DCDC變換器并聯系統研究

    DC/DC變換器的并聯技術是提高DC/DC變換器功率等級的有效途徑,而如何實現并聯模塊間輸出電流的平均分配是實現并聯的核心技術.目前的并聯均流技術多是在并聯模塊參數差異不大的情況下實現的,對于并聯系統在并聯模塊參數差異較大的極限情況下的穩態和暫態性能則很少涉及.該文著重對并聯系統在參數差異很大的條件下的工作情況進行了研究.首先利用基于狀態空間平均法的小信號分析對最大均流法的均流原理進行了分析,并對并聯系統的穩定性進行了討論.之后針對已有的均流方案的局限性提出了一種新的具有限流功能的三環控制均流策略.為了驗證所提出的方案的可行性,建立了MATLAB仿真平臺,利用模塊化仿真的思想進行了系統仿真,初步驗證了方案的合理性.最后搭建了實際的DC/DC并聯系統試驗平臺,對采用該方案的并聯系統的穩態和暫態性能進行了全面的考察,得到了令人滿意的結果,證明了具有限流功能的三環控制均流策略是切實可行的.

    標簽: DCDC 均流 變換器 并聯

    上傳時間: 2013-04-24

    上傳用戶:lzm033

  • 高速Viterbi譯碼器的FPGA實現

    本文提出了一種高速Viterbi譯碼器的FPGA實現方案。這種Viterbi譯碼器的設計方案既可以制成高性能的單片差錯控制器,也可以集成到大規模ASIC通信芯片中,作為全數字接收的一部分。 本文所設計的Viterbi譯碼器采用了基四算法,與基二算法相比,其譯碼速率在理論上約提升一倍。加一比一選單元是Viterbi譯碼器最主要的瓶頸所在,本文在加一比一選模塊中采用了全并行結構的設計方法,這種方法雖然增加了硬件的使用面積,卻有效的提高了譯碼器的速率。在幸存路徑管理部分采用了兩路并行回溯的設計方法,與寄存器交換法相比,回溯算法更適用于FPGA開發設計。為了提高譯碼性能,減小譯碼差錯,本文采用較大譯碼深度的回溯算法以保證幸存路徑進行合并。實現了基于FPGA的誤碼測試儀,在FPGA內部完成誤碼驗證和誤碼計數的工作。 與基于軟件實現譯碼過程的DSP芯片不同,FPGA芯片完全采用硬件平臺對Viterbi譯碼器加以實現,這使譯碼速率得到很大的提升。針對于具體的FPGA硬件實現,本文采用了硬件描述語言VHDL來完成設計。通過對譯碼器的綜合仿真和FPGA實現驗證了該方案的可行性。譯碼器的最高譯碼輸出速率可以達到60Mbps。

    標簽: Viterbi FPGA 譯碼器

    上傳時間: 2013-04-24

    上傳用戶:181992417

  • 全加器verilog程序

    四位全加器verilog源碼,簡單實用!歡迎下載

    標簽: verilog 全加器 程序

    上傳時間: 2013-05-16

    上傳用戶:a6697238

主站蜘蛛池模板: 务川| 汉阴县| 平果县| 饶平县| 宣恩县| 雅安市| 富蕴县| 芷江| 彭山县| 涿鹿县| 越西县| 普安县| 肇东市| 牟定县| 咸阳市| 庆阳市| 岳阳市| 凌源市| 嘉定区| 剑川县| 曲水县| 贡嘎县| 丹巴县| 八宿县| 鸡东县| 运城市| 白河县| 三明市| 玉树县| 昭通市| 成安县| 北流市| 保康县| 乌苏市| 河曲县| 行唐县| 孟州市| 龙川县| 丽水市| 梧州市| 托克逊县|