內附多路選擇器,74系列芯片VHDL源碼,加法器,FIR,比較器等大量例子,對初學VHDL語言很有好處。可用maxplus,quartus,synplicity等綜合軟件進行調試
上傳時間: 2013-12-26
上傳用戶:ma1301115706
應用vhdl語言進行加法器的設計,比較器的設計,隨著vhdl語言的應用越來越廣泛,其重要性也更加明確。希望對大家有所幫助。
上傳時間: 2015-11-11
上傳用戶:gut1234567
用8253作為秒定時器,每0.1秒8253周期定時中斷,8253的OUT0接到8259的IRO端,8259向8086產生中斷請求,中斷類型號為08H。程序開辟秒、分、小時、寄存器單元,秒寄存器每記數滿60,分寄存器值加1,同時秒寄存器清0。分寄存器每記數滿60,小時寄存器值加1,同時分寄存器清0。秒、分、小時寄存器中的二進制值轉換成BCD碼后,送6位LED數碼管顯示。
上傳時間: 2014-01-25
上傳用戶:懶龍1988
通過串行口加載HEX程序文件,轉換成BIN格式并保存在片外RAM中;加載完畢后蜂鳴器鳴叫,并等待按下K4;K4按下后,跳轉到RAM去執行程序。
上傳時間: 2014-01-22
上傳用戶:515414293
本文件包括多路選擇器器建模,譯碼器實驗程序,加法器實驗程序,比較器實驗程序,計數器建模,I2C接口標準建模源碼,串行接口RS232標準建模源碼標準,LCM建模源碼,時鐘6分頻源碼,串并轉化源碼。 ,對于硬件設計初學者來說有一定的參考價值。
上傳時間: 2014-01-21
上傳用戶:stvnash
排序 得分排行 選擇、插入、氣泡排序 Shell 排序法 - 改良的插入排序 Shaker 排序法 - 改良的氣泡排序 Heap 排序法 - 改良的選擇排序 快速排序法(一) 快速排序法(二) 快速排序法(三) 合併排序法 基數排序法
上傳時間: 2016-11-17
上傳用戶:123456wh
高頻化、高功率密度和高效率,是DC/DC變換器的發展趨勢。傳統的硬開關變換器限制了開關頻率和功率密度的提高。移相全橋 PWM ZVS DC/DC變換器可以實現主開關管的wV5s,但滯后橋臂實現zwS的負載范圍較小:整流二極管存在反向恢復問題不利于效率的提高:輸入電壓較高時,變換器效率較低,不適合輸入電壓高和有掉電維持時間限制的高性能開關電源。LLC串聯諧振Dc/DC變換器是直流變換器研究領域的熱點,可以較好的解決移相全橋 PWM ZVS DC/DC變換器存在的缺點。但該變換器工作過程較為復雜,難于設計和控制,目前尚處于研究階段。本文以LLC串聯諧振全橋DC/DC變換器作為研究內容。以下是本文的主要研究工作:對LLC串聯諧振全橋DC/DC變換器的工作原理進行了詳細研究,利用基頻分量近似法建立了變換器的數學模型,確定了主開關管實現Zs的條件,推導了邊界負載條件和邊界頻率,確定了變換器的穩態工作區域,推導了輸入,輸出電壓和開關頻率以及負載的關系。仿真結果證明了理論分析的正確性采用擴展描述函數法建立了變換器在開關頻率變化時的小信號模型,在小信號模型的基礎上分析了系統的穩定性,根據動態性能的要求設計了控制器。仿真結果證明了理論分析的正確性討論了一臺500w實驗樣機的主電路和控制電路設計問題,給出了設計步驟,可以給實際裝置的設計提供參考。最后給出了實驗波形和實驗數據。實驗結果驗證了理論分析的正確性
標簽: llc
上傳時間: 2022-04-04
上傳用戶:
摘要:建立了數字控制DC/DC開關電源閉環系統的s域小信號模型,采用數字重設計法針對給定的系統季數設計了數字補償器。應用SISO Design Tool仿真平臺,在伯德圖分析和根軌連法的基礎上設計了連續城的模擬補償器,并進行了離散化處理。在建立系統s城模型時引入了模數轉換器和數字脈寬調制發生器產生的延遲效應,使補償器的設計考慮了采樣速率對系統的影響,改善了傳統離散設計的誤蓋。基于教字重設計法構建的數字補償器實現了對脈寬調制信號的可編程精確控制,保證了變換器閉環工作良好的動態特性。仿真實驗結果驗證了所設計的數字補償器的性能。關鍵詞:數字控制系統;模數轉換;數字重設計法;數字補償器;數字脈寬調制1引言傳統的開關電源采用模擬控制技術,使用比較器、誤差放大器和模擬電源管理芯片等元器件來調整電源輸出電壓,存在著控制電路復雜、元器件數量多以及控制電路成型后很難修改等缺點,不利于開關電源的集成化和小型化。近年來隨著微電子學的迅速發展,電源的控制也已經由模擬控制、模數混合控制,進入到數字控制階段”,具有可編程性、設計可延續性、元件數量減少、先進的校正能力等優點。以往由于DSP等控制芯片的高成本,數字控制多用于大功率AC/DC變換器、PFC功率因數校正等場合”,而對于DC/DC高頻開關電源只是實現了一些數字化的簡單應用,如采用MCU提供保護、監控和通信功能。隨著數字控制芯片成本的降低,數字控制也逐漸應用于DC/DC直流變換器,直接參與電源的反饋回路控制,實現了信號采樣補償和PWM調節的數字化。數字PID補償器的設計非常關鍵,直接決定了電源的輸出精度、動態響應等指標。近年來對DC/DC開關電源的數字補償器的建模研究已有很多論述],主要基于數字重設計法和直接數字設計法。數字重設計是在傳統模擬電源研究方法的基礎上,首先將數字電源簡化為一個連續的線性系統,忽略了采樣保持器效應后設計模擬補償器,然后采用雙線性近似(Tustin)、匹配零極點(MPZ)等方法對其離散化得到數字補償器。直接數字設計是直接建立零階保持器和被控對象的離散模型,再構建包括離散補償器的反饋系統。數字重設計和直接數字設計法在高采樣速率下設計的數字補償器性能差別不是很大,只是在低采樣速率下直接數字設計更加精確。
上傳時間: 2022-06-18
上傳用戶:zhanglei193
超聲波電源廣泛應用于超聲波加工、診斷、清洗等領域,其負載超聲波換能器是一種將超音頻的電能轉變為機械振動的器件。由于超聲換能器是一種容性負載,因此換能器與發生器之間需要進行阻抗匹配才能工作在最佳狀態。串聯匹配能夠有效濾除開關型電源輸出方波存在的高次諧波成分,因此應用較為廣泛。但是環境溫度或元件老化等原因會導致換能器的諧振頻率發生漂移,使諧振系統失諧。傳統的解決辦法就是頻率跟蹤,但是頻率跟蹤只能保證系統整體電壓電流同頻同相,由于工作頻率改變了而匹配電感不變,此時換能器內部動態支路工作在非諧振狀態,導致換能器功率損耗和發熱,致使輸出能量大幅度下降甚至停振,在實際應用中受到限制。所以,在跟蹤諧振點調節逆變器開關頻率的同時應改變匹配電感才能使諧振系統工作在最高效能狀態。針對按固定諧振點匹配超聲波換能器電感參數存在的缺點,本文應用耦合振蕩法對換能器的匹配電感和耦合頻率之間的關系建立數學模型,證實了匹配電感隨諧振頻率變化的規律。給出利用這一模型與耦合工作頻率之間的關系動態選擇換能器匹配電感的方法。經過分析比較,選擇了基于磁通控制原理的可控電抗器作為匹配電感,通過改變電抗控制度調節電抗值。并給出了實現這一方案的電路原理和控制方法。最后本文以DSPTMS320F2812為核心設計出實現這一原理的超聲波逆變電源。實驗結果表明基于磁通控制的可控電抗器可以實現電抗值隨電抗控制度線性無級可調,由于該電抗器輸出正弦波,理論上沒有諧波污染。具體采用復合控制策略,穩態時,換能器工作在DPLL鎖定頻率上;動態時,逐步修改匹配電抗大小,搜索輸出電流的最大值,再結合DPLL鎖定該頻率。配合PS-PWM可實現功率連續可調。該超聲波換能系統能夠有效的跟隨最大電流輸出頻率,即使頻率發生漂移系統仍能保持工作在最佳狀態,具有實際應用價值。
上傳時間: 2022-06-18
上傳用戶:
高頻化、高功率密度和高效率,是DC/DC變換器的發展趨勢。傳統的硬開關變換器限制了開關頻率和功率密度的提高。移相全橋PWNZVSDC/DC變換器可以實現主開關管的ZVS,但滯后橋臂實現ZVS的負載范圍較小:整流二極管存在反向恢復問題,不利于效率的提高;輸入電壓較高時,變換器效率較低,不適合輸入電壓高和有掉電維持時間限制的高性能開關電源。LLC串聯諧振DC/DC變換器是直流變換器研究領域的熱點,可以較好的解決移相全橋PWMZVSDC/DC變換器存在的缺點。但該變換器工作過程較為復雜,難于設計和控制,目前尚處于研究階段。本文以LLC串聯諧振全橋DC/DC變換器作為研究內容。以下是本文的主要研究工作:對LLC串聯諧振全橋DC/DC變換器的工作原理進行了詳細研究,利用基頻分量近似法建立了變換器的數學模型,確定了主開關管實現ZVS的條件,推導了邊界負載條件和邊界頻率,確定了變換器的穩態工作區域,推導了輸入,輸出電壓和開關頻率以及負載的關系。仿真結果證明了理論分析的正確性。采用擴展描述函數法建立了變換器在開關頻率變化時的小信號模型,在小信號模型的基礎上分析了系統的穩定性,根據動態性能的要求設計了控制器。仿真結果證明了理論分析的正確性。討論了一臺500m實驗樣機的主電路和控制電路設計問題,給出了設計步驟,可以給實際裝置的設計提供參考。最后給出了實驗波形和實驗數據。實驗結果驗證了理論分析的正確性。
上傳時間: 2022-07-21
上傳用戶: