利用Verilog_HDL實現基于FPGA的分頻方法
標簽: Verilog_HDL FPGA 分頻
上傳時間: 2013-10-18
上傳用戶:feitian920
簡單分頻時序邏輯電路設計分頻電路,有圖,有代碼
標簽: 分頻 時序邏輯 電路設計
上傳時間: 2013-11-25
上傳用戶:wanqunsheng
基于FPGA的FFT算法實現
標簽: FPGA FFT 算法
上傳時間: 2014-12-28
上傳用戶:chongchongsunnan
基于FPGA的FIR數字濾波器算法實現
標簽: FPGA FIR 數字濾波器 算法
上傳時間: 2013-11-12
上傳用戶:xz85592677
針對城市道路交叉口的常發性交通擁堵現象,依據RFID檢測系統的特點,提出了一種基于物聯網前端信息采集技術的交通流檢測方法。并且對城市道路交叉口采集到的交通流量相對增量、車輛的時間占有率相對增量以及地點平均車速等信息進行了對比性分析和統計推導,從理論上論證了交通擁擠產生時的交通流特點,然后以此為基礎給出了交通擁擠事件出現時的判別準則,構造出相應的擁擠檢測指標及判別算法。最后利用Matlab編程再結合實際交通測量數據驗證了算法的正確性。
標簽: 物聯網 智能交通 判別 法的研究
上傳用戶:GavinNeko
基于解決Xmodem協議中CRC校驗的目的,以經典的LFSR硬件電路為基礎,采用了按字節并行運算CRC校驗碼,以及多字節CRC算法的方法。在Quartus II環境下,通過以VHDL語言仿真試驗,得出Xmodem協議中CRC校驗,以多字節循環并行CRC算法能夠滿足高速實時性要求的結論。
標簽: Xmodem FPAG CRC 協議
上傳時間: 2013-11-18
上傳用戶:lty6899826
用VerilogHDL實現基于FPGA的通用分頻器的設計
標簽: VerilogHDL FPGA 分頻器
上傳時間: 2013-10-28
上傳用戶:xiaoxiang
基于FPGA的小數分頻實現方法
標簽: FPGA 小數分頻 實現方法
上傳時間: 2013-10-11
上傳用戶:jiangxiansheng
針對重構文件的大小、動態容錯時隙的長短、實現的復雜性、模塊間通信方式、冗余資源的比例與布局等關鍵問題進行了分析。并對一些突出問題,提出了基于算法和資源多級分塊的解決方法,闡述了新方法的性能,及其具有的高靈活性高、粒度等參數可選擇、重構布線可靠性高、系統工作頻率有保障的優點。
標簽: FPGA 動態可重構 容錯 技術研究
上傳用戶:Yue Zhong
WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點DSP算法實現方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs
標簽: Xilinx FPGA 409 DSP
上傳時間: 2013-11-07
上傳用戶:defghi010
蟲蟲下載站版權所有 京ICP備2021023401號-1