亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

分析報(bào)表

  • 靜態(tài)時(shí)序分析基本原理和時(shí)序分析模型

    01_靜態(tài)時(shí)序分析基本原理和時(shí)序分析模型

    標(biāo)簽: 靜態(tài)時(shí)序分析 時(shí)序分析 模型

    上傳時(shí)間: 2013-11-17

    上傳用戶:evil

  • 在ISE中直接調(diào)用chipscope進(jìn)行在線邏輯分析

    在ISE中直接調(diào)用chipscope進(jìn)行在線邏輯分析

    標(biāo)簽: chipscope ISE 邏輯分析

    上傳時(shí)間: 2013-11-15

    上傳用戶:thing20

  • 使用Quartus II Timequest時(shí)序分析器約束分析設(shè)計(jì)

    使用Quartus II Timequest時(shí)序分析器約束分析設(shè)計(jì)

    標(biāo)簽: Timequest Quartus II 時(shí)序

    上傳時(shí)間: 2013-11-12

    上傳用戶:yy_cn

  • 基于FPGA數(shù)字電壓表的設(shè)計(jì)報(bào)告

    基于FPGA數(shù)字電壓表的設(shè)計(jì)   EDA是電子設(shè)計(jì)自動(dòng)化(Electronic Design Automation)的縮寫,在20世紀(jì)60年代中期從計(jì)算機(jī)輔助設(shè)計(jì)(CAD)、計(jì)算機(jī)輔助制造(CAM)、計(jì)算機(jī)輔助測(cè)試(CAT)和計(jì)算機(jī)輔助工程(CAE)的概念發(fā)展而來(lái)的。 EDA技術(shù)就是以計(jì)算機(jī)為工具,設(shè)計(jì)者在EDA軟件平臺(tái)上,用硬件描述語(yǔ)言VHDL完成設(shè)計(jì)文件,然后由計(jì)算機(jī)自動(dòng)地完成邏輯編譯、化簡(jiǎn)、分割、綜合、優(yōu)化、布局、布線和仿真,直至對(duì)于特定目標(biāo)芯片的適配編譯、邏輯映射和編程下載等工作。本電壓表的電路設(shè)計(jì)正是用VHDL語(yǔ)言完成的 。此次設(shè)計(jì)采用的是Altera公司 的Quartus II 7.0軟件。本次設(shè)計(jì)的參考電壓為2.5V,精度為0.01V。此電壓表的設(shè)計(jì)特點(diǎn)為通過軟件編程下載到硬件實(shí)現(xiàn),設(shè)計(jì)周期短,開發(fā)效率高。

    標(biāo)簽: FPGA 數(shù)字電壓表 報(bào)告

    上傳時(shí)間: 2013-11-24

    上傳用戶:無(wú)聊來(lái)刷下

  • 基于FPGA的DDS雜散分析及抑制方法

    首先介紹了采用直接數(shù)字頻率合成(DDS)技術(shù)的正弦信號(hào)發(fā)生器的基本原理和采用FPGA實(shí)現(xiàn)DDS信號(hào)發(fā)生器的基本方法,然后結(jié)合DDS的原理分析了采用DDS方法實(shí)現(xiàn)的正弦信號(hào)發(fā)生器的優(yōu)缺點(diǎn),其中重點(diǎn)分析了幅度量化雜散產(chǎn)生的誤差及其原因,最后針對(duì)DDS原理上存在的幅度量化雜散,利用FPGA時(shí)鐘頻率可調(diào)的特點(diǎn),重點(diǎn)提出了基于FPGA實(shí)現(xiàn)的DDS正弦信號(hào)發(fā)生器的兩種改進(jìn)方法,經(jīng)過MATLAB仿真驗(yàn)證,改進(jìn)方法較好的抑制了幅度量化雜散,減小了誤差。

    標(biāo)簽: FPGA DDS 雜散分析

    上傳時(shí)間: 2013-10-09

    上傳用戶:ssj927211

  • 時(shí)序分析的好資料

    時(shí)序分析的好資料

    標(biāo)簽: 時(shí)序分析

    上傳時(shí)間: 2013-11-07

    上傳用戶:hustfanenze

  • 于博士信號(hào)完整性分析入門-初稿

    信號(hào)完整性 分析 新手入門知識(shí)

    標(biāo)簽: 信號(hào)完整性

    上傳時(shí)間: 2013-10-18

    上傳用戶:wanqunsheng

  • 對(duì)Altera 28nm FPGA浮點(diǎn)DSP設(shè)計(jì)流程和性能的獨(dú)立分析

      電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測(cè)試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號(hào)處理(DSP)設(shè)計(jì)。獨(dú)立技術(shù)分析公司Berkeley設(shè)計(jì)技術(shù)有限公司(BDTI)驗(yàn)證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡(jiǎn)單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計(jì)流程,同時(shí)驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點(diǎn)DSP分析報(bào)告。    Altera的浮點(diǎn)DSP設(shè)計(jì)流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計(jì)更改,其工作環(huán)境包括來(lái)自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級(jí)模塊庫(kù),支持FPGA設(shè)計(jì)人員比傳統(tǒng)HDL設(shè)計(jì)更迅速的實(shí)現(xiàn)并驗(yàn)證復(fù)數(shù)浮點(diǎn)算法。這一設(shè)計(jì)流程非常適合設(shè)計(jì)人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無(wú)線基站、工業(yè)自動(dòng)化、儀表和醫(yī)療圖像等。

    標(biāo)簽: Altera FPGA DSP 28

    上傳時(shí)間: 2014-12-28

    上傳用戶:18888888888

  • AES中SubBytes算法在FPGA的實(shí)現(xiàn)

    介紹了AES中,SubBytes算法在FPGA的具體實(shí)現(xiàn).構(gòu)造SubBytes的S-Box轉(zhuǎn)換表可以直接查找ROM表來(lái)實(shí)現(xiàn).通過分析SubBytes算法得到一種可行性硬件邏輯電路,從而實(shí)現(xiàn)SubBytes變換的功能.

    標(biāo)簽: SubBytes FPGA AES 算法

    上傳時(shí)間: 2013-11-30

    上傳用戶:hzy5825468

  • 基于RFID的電力溫度監(jiān)控系統(tǒng)的軟件分析與設(shè)計(jì)

    在分析和比較現(xiàn)有電力測(cè)溫技術(shù)的基礎(chǔ)上,從標(biāo)簽的選用和讀卡器的設(shè)計(jì)兩方面介紹了一種新型的射頻監(jiān)控系統(tǒng)的設(shè)計(jì)方案,重點(diǎn)介紹了系統(tǒng)在Window CE操作系統(tǒng)下的軟件功能的設(shè)計(jì),并給出了系統(tǒng)軟件設(shè)計(jì)的整體流程圖。

    標(biāo)簽: RFID 電力 溫度監(jiān)控系統(tǒng)

    上傳時(shí)間: 2013-11-18

    上傳用戶:ouyang426

主站蜘蛛池模板: 武平县| 蚌埠市| 滦南县| 本溪| 余庆县| 灵台县| 朝阳县| 岱山县| 丰镇市| 伊春市| 苏尼特右旗| 三江| 疏附县| 灵武市| 广饶县| 翼城县| 香格里拉县| 花垣县| 泗阳县| 和静县| 北碚区| 石渠县| 磴口县| 罗源县| 德清县| 海林市| 阜南县| 新乡县| 茶陵县| 云安县| 柘荣县| 肇源县| 淮安市| 墨玉县| 梁河县| 施秉县| 西吉县| 南开区| 新蔡县| 东丽区| 林甸县|