亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

全國計(jì)算機(jī)等級考試

  • 四關節(jié)實驗室機器人控制器的研制

    在機器人學的研究領域中,如何有效地提高機器人控制系統(tǒng)的控制性能始終是研究學者十分關注的一個重要內容。在分析了工業(yè)機器人的發(fā)展歷程和機器人控制系統(tǒng)的研究現(xiàn)狀后,本論文的主要目標是針對四關節(jié)實驗室機器人特有的機械結構和數(shù)學模型,建立一個新型全數(shù)字的基于DSP和FPGA的機器人位置伺服控制系統(tǒng)的軟、硬件平臺,實現(xiàn)對四關節(jié)實驗室機器人的精確控制。 本論文從實際情況出發(fā),首先分析了所研究的四關節(jié)實驗室機器人的本體結構,并對其抽象簡化得到了它的運動學數(shù)學模型。在明確了實現(xiàn)機器人精確位置伺服控制的控制原理后,我們對機器人控制系統(tǒng)的諸多可行性方案進行了充分論證,并最終決定采用了三級CPU控制的控制體系結構:第一級CPU為上位計算機,它實現(xiàn)對機器人的系統(tǒng)管理、協(xié)調控制以及完成機器人實時軌跡規(guī)劃等控制算法的運算;第二級CPU為高性能的DSP處理器,它輔之以具有高速并行處理能力的FPGA芯片,實現(xiàn)了對機器人多個關節(jié)的高速并行驅動;第三級CPU為交流伺服驅動處理器,它實現(xiàn)了機器人關節(jié)伺服電機的精確三閉環(huán)誤差驅動控制,以及電機的故障診斷和自動保護等功能。此外,我們采用比普通UART速度快得多的USB來實現(xiàn)上位計算機.與下位控制器之間的數(shù)據(jù)通信,這樣既保證了兩者之間連接方便,又有效的提高了控制系統(tǒng)的通信速度和可靠性。 機器人系統(tǒng)的軟件設計包括兩個部分:一是采用VC++實現(xiàn)的上位監(jiān)控軟件系統(tǒng),它主要負責機器人實時軌跡規(guī)劃等控制算法的運算,同時完成用戶與機器人系統(tǒng)之間的信息交互;二是采用C語言實現(xiàn)的下位DSP控制程序,它主要負責接收上位監(jiān)控系統(tǒng)或者下位控制箱發(fā)送的控制信號,實現(xiàn)對機器人的實時驅動,同時還能夠實時的向上位監(jiān)控系統(tǒng)或者下位控制箱反饋機器人的當前狀態(tài)信息。 研究開發(fā)出來的四關節(jié)實驗室機器人控制器具有控制實時性好、定位精度高、運行穩(wěn)定可靠的特點,它允許用戶通過上位控制計算機實現(xiàn)對機器人的各種設定作業(yè)的控制,也可以讓用戶通過機器人控制箱現(xiàn)場對機器人進行回零、示教等各項操作。

    標簽: 實驗室 機器人控制器

    上傳時間: 2013-04-24

    上傳用戶:極客

  • 基于FPGA的FFT處理器的實現(xiàn)

    現(xiàn)場可編程門陣列(FPGA)是近年來迅速發(fā)展起來的新型可編程器件。隨著它的不斷應用和發(fā)展,也使電子設計的規(guī)模和集成度不斷提高。同時也帶來了電子系統(tǒng)設計方法和設計思想的不斷推陳出新。 隨著數(shù)字電子技術的發(fā)展,數(shù)字信號處理的理論和技術廣泛的應用于通訊、語音處理、計算機和多媒體等領域。快速傅里葉變換(FFT)作為數(shù)字信號處理的核心技術之一,是離散傅里葉變換的運算時間縮短了幾個數(shù)量級。FFT已經成為現(xiàn)代信號處理的重要理論之一。 該文的目的就是研究如何應用FPGA實現(xiàn)FFT算法,研制具有自己知識產權的FFT信號處理器具有重要的理論意義和實用意義。 設計采用基4算法設計了一個具有實用價值的FFT實時硬件處理器。其中使用了改進的CORDIC流水線結構設計了FFT的蝶型運算單元,將硬件不易于實現(xiàn)、運算緩慢的乘法單元轉換成硬件易于實現(xiàn)、運算快捷的加法單元。并根據(jù)基4算法的尋址特點設計了簡單快速的地址發(fā)生器。整體采用流水線的工作方式,并將雙端口RAM、只讀ROM全部內置在FPGA芯片內部,使整個系統(tǒng)的數(shù)據(jù)交換和處理速度得以提高。 整個設計利用ALTERA公司提供的QUARTUSⅡ4.0開發(fā)軟件,采用先進的層次化設計思想,使用一片F(xiàn)PGA芯片完成了整個FFT處理器的電路設計。整體設計經過時序仿真和硬件仿真,運行速度達到100MHz以上。

    標簽: FPGA FFT 處理器

    上傳時間: 2013-07-01

    上傳用戶:FFAN

  • 基于FPGA的FFT數(shù)字處理器的硬件實現(xiàn)

    DFT(Discrete Fourier Transformation)是數(shù)字信號分析與處理如圖形、語音及圖像等領域的重要變換工具,直接計算DFT的計算量與變換區(qū)間長度N的平方成正比.當N較大時,因計算量太大,直接用DFT算法進行譜分析和喜好的實時處理是不切實際的.快速傅里葉變換(Fast Fourier Transformation,簡稱FFT)使DFT運算效率提高1~2個數(shù)量級.本文的目的就是研究如何應用FPGA這種大規(guī)模可編程邏輯器件實現(xiàn)FFT的算法.本設計主要采用先進的基-4DIT算法研制一個具有實用價值的FFT實時硬件處理器.在FFT實時硬件處理器的設計實現(xiàn)過程中,利用遞歸結構以及成組浮點制運算方式,解決了蝶形計算、數(shù)據(jù)傳輸和存儲操作協(xié)調一致問題.合理地解決了位增長問題.同時,采用并行高密度乘法器和流水線(pipeline)工作方式,并將雙端口RAM、只讀ROM全部內置在FPGA芯片內部,使整個系統(tǒng)的數(shù)據(jù)交換和處理速度得以很大提高,實際合理地解決了資源和速度之間相互制約的問題.本設計采用Verilog HDL硬件描述語言進行設計,由于在設計中采用Xilinx公司提供的稱為Core的IP功能塊極大地提高了設計效率.

    標簽: FPGA FFT 數(shù)字處理器 硬件實現(xiàn)

    上傳時間: 2013-06-20

    上傳用戶:小碼農lz

  • 智能讀寫IC設備的軟硬件系統(tǒng)設計

    隨著電子信息技術的發(fā)展和國際國內成品油零售市場的激烈競爭,中國石油的成品油零售必須實行IC卡加油和信息化管理,從而實現(xiàn)“一卡在手、全國加油”。 本項目在原有基于ARM處理器的加油POS機基礎上進行非接觸CP[J卡讀卡改造,深入研究了非接觸卡的原理以及卡片操作系統(tǒng)(COS),尤其是非接觸卡相對于接觸卡的先進性和可靠性;在加油POS機上進行非接觸CPU卡讀卡模塊改造,成功的實現(xiàn)了接觸卡接口協(xié)議和非接觸卡接口協(xié)議的軟硬件轉換,一定程度上降低了新設備研發(fā)的成本并符合中石油的項目進度要求。該項目的試點成功為中石油在全國范圍內實現(xiàn)所有的加油設備進行非接觸卡改造積累了技術基礎及工程實施的經驗。通過非接觸卡讀卡的可靠性研究,為非接觸CPU卡在石油行業(yè)的廣泛應用奠定了很好的基礎,同時為公司爭取更多的設備改造項目贏得了諸多的積累和支持。

    標簽: 智能讀寫 設備 系統(tǒng)設計 軟硬件

    上傳時間: 2013-07-03

    上傳用戶:希醬大魔王

  • 基于DDSFPGA的多波形信號源的研究

    直接數(shù)字合成(DDS)技術采用全數(shù)字的合成方法,所產生的信號具有頻率分辨率高、頻率切換速度快、頻率切換時相位連續(xù)、輸出相位噪聲低和可以產生任意波形等諸多優(yōu)點。本文研究的是一種基于DDS/FPGA的多波形信號源系統(tǒng),其中,DDS技術是其核心技術。DDS可以精確地控制合成信號的三個參量:幅度、相位以及頻率,因此利用DDS技術可以合成任意波形。但因其數(shù)字化合成的固有特點,使其輸出信號中存在大量雜散信號。雜散信號的主要來源是:相位截斷帶來的雜散信號;幅度量化帶來的雜散信號;DAC的非線性特性帶來的雜散信號。這些雜散信號嚴重影響了合成信號的頻譜純度。因此抑制這些雜散信號是提高合成信號譜質的關鍵。 本文在研究各種抑制DDS雜散技術的基礎上,提出了中和加擾技術,這可以在很大程度上減小雜散對DDS輸出信號譜質的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強的數(shù)據(jù)處理能力十分適合應用于DDS多波形信號源的開發(fā)。在QuartusⅡ平臺下運用Verilog HDL語言和原理圖設計可以很方便地應用各種抑制雜散信號的方法來提高輸出信號的譜質。 結合高速DDS技術和FPGA兩者的優(yōu)點,本文設計了一種基于DDS/FPGA的多波形信號源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號。使得所設計的信號源可以適應多種不同的工作環(huán)境,給工作帶了方便。

    標簽: DDSFPGA 多波形 信號源

    上傳時間: 2013-07-27

    上傳用戶:sc965382896

  • 多點無線擴頻通信系統(tǒng)

    擴頻通信具有較強的抗干擾、抗偵查和抗衰落能力,可以實現(xiàn)碼分多址,目前廣泛應用于通信抗干擾、衛(wèi)星通信、導航、保密通信、測距和定位等各個方面。另外,隨著集成電路技術的飛速發(fā)展,數(shù)字接收機和軟件無線電也已經是現(xiàn)代通信研究的一個熱點。 本文正是順應這種發(fā)展趨勢,在某工程項目的通信分系統(tǒng)中建立CDMA直接序列擴頻通信系統(tǒng)。 本文作者承擔了多點無線擴頻通信系統(tǒng)的研究,建立了一個完整的仿真系統(tǒng)。提出了適合于本系統(tǒng)的實現(xiàn)算法,同時還建立了基于軟件無線電平臺的系統(tǒng)的全FPGA設計和實現(xiàn),包括各個模塊的測試和整個系統(tǒng)的聯(lián)合測試。 文章的主要內容如下: 1.簡述了擴頻通信及軟件無線電的發(fā)展及現(xiàn)狀。 2. 對直擴系統(tǒng)的基本原理和系統(tǒng)中采用的相關關鍵技術進行了闡述。相關關鍵技術包括擴頻碼的研究和選取,擴頻碼同步的研究,包括捕獲算法和跟蹤算法的研究,以及自適應門限的研究。 3.詳細討論了該多點無線通信系統(tǒng)的設計與實現(xiàn),提出了適合于本系統(tǒng)的算法。首先闡述了系統(tǒng)的總體設計方案和設計參數(shù),接著分為物理層和鏈路層詳細闡述了各個模塊的設計與仿真,包括matlab仿真和modelsim仿真,文中給出了大量的仿真結果圖。仿真結果證明算法的正確性,仿真性能也能滿足系統(tǒng)設計的要求。 4.介紹了該多點無線通信系統(tǒng)的硬件平臺與系統(tǒng)調試。首先介紹了系統(tǒng)的硬件平臺和硬件框圖,介紹了系統(tǒng)的相關器件及其配置,接著介紹了FPGA的開發(fā)流程、開發(fā)工具、設計原則及遇到的相關問題,最后介紹了系統(tǒng)的設計驗證與性能分析,給出了系統(tǒng)的調試方案和調試結果。 本文所討論的多點無線通信系統(tǒng)已經在某工程項目的通信分系統(tǒng)中實現(xiàn)。目前工作正常,性能良好,具有通用性、可移植性,有重要的理論及實用價值。

    標簽: 多點 無線擴頻 通信系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:wzr0701

  • 基于FPGA的DDS信號源的設計

    頻率合成技術廣泛應用于通信、航空航天、儀器儀表等領域,目前,常用的頻率合成技術有直接頻率合成、鎖相頻率合成和直接數(shù)字頻率合成(DDS)等。其中DDS是一種新的頻率合成方法,是頻率合成的一次革命。全數(shù)字化的DDS技術由于具有頻率分辨率高、頻率切換速度快、相位噪聲低和頻率穩(wěn)定度高等優(yōu)點而成為現(xiàn)代頻率合成技術中的佼佼者。隨著數(shù)字集成電路、微電子技術和EDA技術的深入研究,DDS技術得到了飛速的發(fā)展。 DDS是把一系列數(shù)字量化形式的信號通過D/A轉換形成模擬量形式的信號的合成技術。主要是利用高速存儲器作查尋表,然后通過高速D/A轉換產生已經用數(shù)字形式存入的正弦波(或其它任意波形)。一個典型的DDS系統(tǒng)應包括以下三個部分:相位累加器可以時鐘的控制下完成相位的累加;相位一幅度碼轉換電路一般由ROM實現(xiàn);D/A轉換電路,將數(shù)字形式的幅度碼轉換成模擬信號。 現(xiàn)場可編程門陣列(FPGA)設計靈活、速度快,在數(shù)字專用集成電路的設計中得到了廣泛的應用。本論文主要討論了如何利用FPGA來實現(xiàn)一個DDS系統(tǒng),該DDS系統(tǒng)的硬件結構是以FPGA為核心實現(xiàn)的,使用Altera公司的Cyclone系列FPGA。 文章首先介紹了頻率合成器的發(fā)展,闡述了基于FPGA實現(xiàn)DDS技術的意義;然后介紹了DDS的基本理論;接著介紹了FPGA的基礎知識如結構特點、開發(fā)流程、使用工具等;隨后介紹了利用FPGA實現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結構、優(yōu)化方法等。重點介紹DDS技術在FPGA中的實現(xiàn)方法,給出了部分VHDL源程序。采用該方法設計的DDS系統(tǒng)可以很容易地嵌入到其他系統(tǒng)中而不用外接專用DDS芯片,具有高性能、高性價比,電路結構簡單等特點;接著對輸出信號頻譜進行了分析,特別是對信號的相位截斷誤差和幅度量化誤差進行了詳細的討論,由此得出了改善系統(tǒng)性能的幾種方法;最后給出硬件實物照片和測試結果,并對此作了一定的分析。

    標簽: FPGA DDS 信號源

    上傳時間: 2013-04-24

    上傳用戶:yx007699

  • 基于FPGA的HDMI顯示系統(tǒng)的設計與實現(xiàn)

    伴隨著多媒體顯示和傳輸技術的發(fā)展,人們獲得了越來越高的視聽享受。從傳統(tǒng)的模擬電視,到標清、高清、全高清。與顯示技術發(fā)展結伴而行的是顯示接口技術的發(fā)展,從模擬的AV端子,S-Video和VGA接口,到數(shù)字顯示的DVI接口,技術上經歷了一個從模擬到數(shù)字,從并行到串行,從低速到高速的發(fā)展過程。 HDMI是最新的高清晰度多媒體接口,它的規(guī)范由Silicon Image等七家公司提出,具有帶寬大,尺寸小,傳輸距離長和支持正版保護等功能,符合當今技術的發(fā)展潮流,一經推出,就獲得了巨大的成功。成為平板顯示器、高清電視等設備的標準接口之一,并獲得了越來越廣泛的應用。 從上世紀80年代XILINX發(fā)明第一款FPGA芯片以來,FPGA就以其體系結構和邏輯單元靈活,運算速度快,編程方便等優(yōu)點廣泛應用與IC設計、系統(tǒng)控制、視頻處理、通信系統(tǒng)、航空航天等諸多方面。 本文利用ALTERA的一款高端FPGA芯片EP2S180F1508C3為核心,配合Silicon Image的專用HDMI接收芯片搭建了一個HDMI的接收顯示平臺。針對HDMI帶寬寬,數(shù)據(jù)量大的特點,使用了新型的DDR2 SDRAM作為視頻信號的輸入和輸出緩沖。在硬件板級設計上,針對HDMI和DDR2的相關高速電路,采用了一系列的高速電路設計方法,有效的避免了信號的反射,串擾等不良現(xiàn)象。同時在對HDMI規(guī)范和DDR2 SDRAM時序規(guī)范的深入研究的基礎上,在ALTERA的開發(fā)平臺QUARTUSII上編寫了系統(tǒng)的頂層模塊和相關各功能子模塊,并仿真通過。 論文的主要工作和創(chuàng)新點表現(xiàn)在以下幾個方面: 1、論文研究了最新的HDMI接口規(guī)范和新型存儲器件DDR2的時序規(guī)范。 2、論文搭建的整個系統(tǒng)相當龐大,涉及到相關的規(guī)范、多種芯片的資料、各種工具軟件的使用、原理圖的繪制和PCB板的布局布線,直至后期的編程仿真,花費了作者大量的時間和精力。 3、論文首次使用FPGA來處理HDMI信號且直接驅動顯示器件,區(qū)別于-般的ASIC方案。 4、論文對高速電路特別是的DDR2布局布線,采用了一系列的專門措施,具有一定的借鑒價值。

    標簽: FPGA HDMI 顯示系統(tǒng)

    上傳時間: 2013-06-22

    上傳用戶:784533221

  • 基于FPGA的PWM整流控制器研究

    隨著電力電子變流技術的不斷發(fā)展,各種先進的控制技術層出不窮。控制器也從過去的模擬電路時代逐漸進入到全數(shù)字控制時代。但是MCU/DSP等通用控制器本身串行程序流工作模式的限制,在實現(xiàn)復雜算法時往往難以滿足系統(tǒng)要求的快速性與實時性的要求,F(xiàn)PGA的出現(xiàn)為解決這個問題提供了一個新的方向。 本文首先對三相PWM整流器系統(tǒng)進行了研究。在查閱大量國內外文獻資料的基礎上,對整流器及其控制器的國內外發(fā)展現(xiàn)狀及研究趨勢做了詳細的研究,并對課題研究的意義有了更深入的認識。接下來對三相電壓型整流器的拓撲結構、數(shù)學模型、整流器的控制技術進行了分析。文中所采用的滯環(huán)電流控制算法具有結構簡單,電流響應速度快,不依賴系統(tǒng)參數(shù),系統(tǒng)魯棒性好的特點。運用matlab仿真軟件,對該控制方法進行了仿真。然后對FPGA的發(fā)展歷程、應用、分類、開發(fā)工具、語言等內容進行了介紹。最后對滯環(huán)控制算法進行了模塊劃分,將其劃分為PI算法模塊,限幅與指令電流生成模塊,滯環(huán)比較模塊,PWM脈沖生成及死區(qū)保護模塊,AD控制及數(shù)據(jù)儲存模塊,并在Quartus II軟件環(huán)境下,使用VHDL語言通過編程實現(xiàn)模塊化設計。實踐證明,采用FPGA來實現(xiàn)PWM整流器控制算法是可行的。

    標簽: FPGA PWM 整流 控制器

    上傳時間: 2013-04-24

    上傳用戶:Ruzzcoy

  • 基于FPGA的高頻數(shù)字DCDC變換器研究

    在傳統(tǒng)的電力電子電路中,DC/DC變換器通常采用模擬電路實現(xiàn)電壓或電流的控制。數(shù)字控制與模擬控制相比,有著顯著的優(yōu)點,數(shù)字控制可以實現(xiàn)復雜的控制策略,同時大大提高系統(tǒng)的可靠性和靈活性,并易于實現(xiàn)系統(tǒng)的智能化。但目前數(shù)字控制基本上限于電力傳動領域,DC/DC變換器由于其開關頻率較高,一般其外圍功能由DSP或微處理器完成,而控制的核心,如PWM發(fā)生等大多采用專用控制芯片實現(xiàn)。FPGA由于其快速性、靈活性及保密性等優(yōu)點,近年來在數(shù)字控制領域受到越來越多的關注。基于FPGA的DC/DC變換器是電力電子領域重要的研究方向之一。本文研究了同步Buck變換器的建模、設計及仿真,采用Xinlix的VIRTEX-Ⅱ PRO FPGA開發(fā)板實現(xiàn)了Buck變換器的全數(shù)字控制。 論文首先從Buck變換器的理論分析入手,根據(jù)它的物理特性,研究了該變換器的狀態(tài)空間平均模型和小信號分析。為了獲得高性能的開關電源,提出并分析了混雜模型設計方案,然后進行了控制器設計。并采用MATLAB/SIMULINK建立了同步Buck電路的仿真模型,并進行仿真研究。浮點仿真的運算精度與溢出問題,影響了仿真的精度。為了克服這些不足,作者采用了定點仿真方法,得到了滿意的仿真結果。論文還著重論述了開關電源的數(shù)字控制器部分,數(shù)字控制器一般由三個主要功能模塊組成:模數(shù)轉換器、數(shù)字脈寬調制器(Digital PulseWidth Modulation:DPWM)和數(shù)字補償器。文中重點研究了DPWM和數(shù)字補償器,闡述了目前高頻數(shù)字控制變換器中存在的主要問題,特別是高頻狀態(tài)下DPWM分辨率較低,影響控制精度,甚至引起極限環(huán)(Limit Cycling)現(xiàn)象,對DPWM分辨率的提高與系統(tǒng)硬件工作頻率之間的矛盾、DPWM分辨率與A/D分辨率之間的關系等問題作了全面深入的分析。論文提出了一種新的提高DPWM分辨率的方法,該方法在不提高系統(tǒng)硬件頻率的前提下,采用軟件使DPWM的分辨率大大提高。作者還設計了兩種數(shù)字補償器,并進行了分析比較,選擇了合適的補償算法,達到了改善系統(tǒng)性能的目的。 設計完成后,作者使用ISE 9.1i軟件進行了FPGA實現(xiàn)的前、后仿真,驗證了所提出理論及控制算法的正確性。作者完成了Buck電路的硬件制作及基于FPGA的軟件設計,采用32MHz的硬件晶振實現(xiàn)了11-bit的DPWM分辨率,開關頻率達到1MHz,得到了滿意的系統(tǒng)性能,論文最后給出了仿真和實驗結果。

    標簽: FPGA DCDC 高頻 數(shù)字

    上傳時間: 2013-07-23

    上傳用戶:kristycreasy

主站蜘蛛池模板: 无锡市| 改则县| 伽师县| 白朗县| 上虞市| 星子县| 玉林市| 福建省| 门头沟区| 宣汉县| 班玛县| 彩票| 五华县| 建宁县| 南阳市| 南投县| 商丘市| 沁源县| 琼中| 长顺县| 泗阳县| 酉阳| 萨嘎县| 普兰县| 石城县| 石景山区| 武定县| 体育| 潞西市| 通河县| 江阴市| 银川市| 灵台县| 华坪县| 高州市| 油尖旺区| 颍上县| 河东区| 新沂市| 芮城县| 迁安市|