用VHDL語言進行MCS-51兼容單片機ip核開發
標簽: VHDL MCS 51兼容 語言
上傳時間: 2013-10-28
上傳用戶:nem567397
QuartusII中利用免費IP核的設計 作者:雷達室 以設計雙端口RAM為例說明。 Step1:打開QuartusII,選擇File—New Project Wizard,創建新工程,出現圖示對話框,點擊Next;
標簽: Quartus RAM IP核 雙端口
上傳時間: 2014-12-28
上傳用戶:fghygef
基于FPGA的GPIB接口IP核的研究與設計
標簽: FPGA GPIB 接口 IP核
上傳時間: 2013-11-04
上傳用戶:bensonlly
ISE新建工程及使用IP核步驟詳解
標簽: ISE IP核 工程
上傳時間: 2013-11-18
上傳用戶:peterli123456
ISE_IP核創建教程及DDR3_ip核使用注意事項
標簽: ISE_IP DDR ip 教程
上傳時間: 2013-11-11
上傳用戶:lmeeworm
NiosII軟核處理器是Altera公司開發,基于FPGA操作平臺使用的一款高速處理器,為了適應高速運動圖像采集,提出了一種基于NiosII軟核處理的步進電機接口設計,使用verilog HDL語言完成該接口設計,最后通過QuartusII軟件,給出了實驗仿真結果。
標簽: NiosII 軟核處理器 步進電機 接口設計
上傳用戶:jiwy
以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用極少的硬件資源實現了可重構信號源。該系統基本功能都在FPGA芯片內完成,利用 SOPC技術,在一片 FPGA 芯片上實現了整個信號源的硬件開發平臺,達到既簡化電路設計、又提高系統穩定性和可靠性的目的。
標簽: FPGA DDS IP核 設計方案
上傳時間: 2013-11-06
上傳用戶:songkun
針對實際應用中電子戰設備對雷達信號分選的實時性要求,在分析了序列差直方圖算法和多核DSP任務并行模式的基礎上,設計了基于TMS320C6678的八核DSP雷達信號分選電路,對密集的雷達信號進行分選。實驗結果表明:該電路可對常規雷達信號實現快速分選,并且分選效果良好,系統可靠性高。
標簽: SDIF DSP 多核 雷達信號分選
上傳時間: 2013-10-16
上傳用戶:攏共湖塘
J-Link V8個人使用經驗寫成的用戶手冊
標簽: J-Link 經驗 用戶手冊
上傳時間: 2013-10-07
上傳用戶:hulee
教你如何制作一個J-Link V8仿真器! 已經成功!
標簽: J-Link DIY 仿真器
上傳時間: 2013-10-15
上傳用戶:truth12
蟲蟲下載站版權所有 京ICP備2021023401號-1