亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

信號(hào)噪聲

  • 基于FPGA的ADC并行測試方法研究

    高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。    本研究通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成了音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。

    標簽: FPGA ADC 并行測試 方法研究

    上傳時間: 2013-06-07

    上傳用戶:gps6888

  • 基于FPGA的工頻干擾實時濾波技術

    生物醫學信號是源于一個生物系統的一類信號,像心音、腦電、生物序列和基因以及神經活動等,這些信號通常含有與生物系統生理和結構狀態相關的信息,它們對這些系統狀態的研究和診斷具有很大的價值。信號拾取、采集和處理的正確與否直接影響到生物醫學研究的準確性,如何有效地從強噪聲背景中提取有用的生物醫學信號是信號處理技術的重要問題。    設計自適應濾波器對帶有工頻干擾的生物醫學信號進行濾波,從而消除工頻干擾,獲得最佳的濾波效果是本研究要解決的問題。生物醫學信號具有信號弱、噪聲強、頻率范圍較低、隨機性強等特點。由于心電(electrocardiogram,ECG)信號的確定性、穩定性、規則性都比其他生物信號高,便于準確評估和檢測濾波效果,本研究采用ECG信號作為原始的模板信號。    本研究將新的電子芯片技術與現代信號處理技術相結合,從過去單一的軟件算法研究,轉向軟件與硬件結合,從而提高自適應速度和精度,而且可以使系統的開發周期縮短、成本降低、容易升級和變更。    采用現場可編程邏輯器件(Field Programmable Gate Array,FPGA)作為新的ECG快速提取算法的硬件載體,加快信號處理的速度。為了將ECG快速提取算法轉換為常用的適合于FPGA芯片的定點數算法,研究中詳細分析了定點數的量化效應對自適應噪聲消除器的影響,以及對浮點數算法和定點數算法的復合自適應濾波器的各種參數的選擇,如步長因子和字長選擇。研究中以定點數算法中的步長因子和字長選擇,作為FPGA設計的基礎,利用串并結合的硬件結構實現自適應濾波器,并得到了預期的效果,準確提取改善后的ECG信號。    研究中,在MATLAB(Matrix Laboratry)軟件的環境下模擬,選取帶有50Hz工頻干擾的不同信噪比的ECG原始信號,在浮點數情況下,原始信號通過采用最小均方LMS(LeastMean Squares)算法的浮點數自適應濾波器后,根據信噪比的改善和收斂速度,確定不同的最佳μ值,并在定點數情況下,在最佳μ值的情況下,原始信號通過采用LMs算法的定點數自適應濾波器后,根據信噪比的改善效果和采用硬件的經濟性,確定最佳的定點數。并了解LMS算法中步長因子、定點數字長值對信號信噪比、收斂速度和硬件經濟性的影響。從而得出針對含有工頻干擾的不同信噪比的原始ECG,應該采用什么樣的μ值和什么樣的定點數才能對原始ECG的改善和以后的硬件實現取得最佳的效果,并根據所得到的數據和結果,在FPGA上實現自適應濾波器,使自適應濾波器能對帶有工頻干擾的ECG原始信號有最佳的濾波效果。

    標簽: FPGA 工頻干擾 濾波技術

    上傳時間: 2013-04-24

    上傳用戶:gzming

  • 期刊論文:基于聲卡的LabVIEW數據采集與分析系統設計

    ·論文摘要:利用聲卡DSP技術和LabVIEW多線程技術,提出了一種基于聲卡的數據采集與分析的廉價設計方案,具有實現簡單、界面友好、性能穩定可靠等優點。在LabVIEW環境中實現了音頻信號的采集分析及數據存盤重載。PC上配置多塊聲卡即可構成實時、高信噪比的多通道數據采集系統。可以推廣到語音識別、環境噪聲監測和實驗室測量等多種領域,應用前景廣闊。

    標簽: LabVIEW 論文 聲卡

    上傳時間: 2013-06-18

    上傳用戶:changeboy

  • 51單片機的GSM收發短信C程序

    :51單片機的GSM收發短信C程序,包括了字庫轉換及IIC通信程序

    標簽: GSM 51單片機 C程序 收發

    上傳時間: 2013-04-24

    上傳用戶:change0329

  • 無線電中自適應調制解調器的FPGA實現

    隨著無線通信技術的不斷發展,人們對移動通信及寬帶無線接入業務需求的不斷增長,無線頻譜資源顯得日益匱乏。因此,如何提高頻譜利用率,一直以來就是無線通信領域研究的主要任務。認知無線電的提出成為當下解決頻譜資源稀缺的一個有效方法。而認知無線電的特性要求認知無線系統必須具備一個可重構的自適應調制解調器。因此,對于認知無線電平臺中自適應可重構調制解調器的深入研究具有重大的意義。    軟件無線電是實現認知無線電的理想平臺。本文首先闡述了軟件無線電的基本工作原理及關鍵技術,對多速率信號處理中的內插和抽取、帶通采樣、數字下變頻、濾波等技術進行了分析與探討,為設計自適應可重構調制解調器的設計提供了理論基礎。然后介紹了認知無線電系統的構成和基本工作方式,接著重點研究了其中通信模塊的FPGA實現。在通信模塊的實現中,研究了基于認知無線電的BPSK、π/4 DQPSK、8PSK及16QAM調制解調技術,簡要論述了他們的基本概念和原理,并給出了設計方案。接著按信號流程逐一介紹了各個功能模塊在DSP+FPGA硬件平臺上的實現,并對得到的數據進行了分析,給出了性能測試結果。在此基礎上,結合認知無線電系統的要求,提出了可變調制方式,可變傳輸帶寬的自適應可重構調制解調器的設計方案,并對其中一些關鍵模塊的硬件實現給出了分析,同時給出了收端波特率識別的策略。最后,論文提出了一些新的自適應技術,如波特率估計、信噪比估計等,并給出了應用這些技術的自適應調制解調器的改進方案。

    標簽: FPGA 無線 調制解調器

    上傳時間: 2013-06-17

    上傳用戶:alan-ee

  • 小波閾值去噪法在MEMS陀螺儀信號降噪中的應用

    · 摘要:  通過分析小波分析法中的閾值去噪算法的原理,根據MEMS陀螺儀信號漂移的數學模型,采用了基于小波閾值去噪法對MEMS陀螺儀的輸出進行實時消噪處理.并將該算法應用到基于DSP的某MEMS陀螺捷聯慣導系統后對系統的MEMS陀螺儀進行零漂試驗.通過整個系統試驗結果分析,使用小波閾值去噪法對抑制MEMS陀螺儀零漂,改善MEMS陀螺儀的零偏穩定性具有很好的效果,肯定了小波閾值去

    標簽: MEMS 小波閾值 去噪 信號降噪

    上傳時間: 2013-04-24

    上傳用戶:xiehao13

  • BM3D去噪算法的實現和相關文檔

    ·詳細說明:BM3D去噪算法的實現和相關文檔,很好的去噪算法

    標簽: BM3D 去噪 算法 文檔

    上傳時間: 2013-08-01

    上傳用戶:hasan2015

  • 美信半導體產品選型指南

    美信半導體是全球領先的半導體制造供應商,Maxim的電能計量方案提供全面的SoC器件選擇, 是多芯片方案的高精度、高性價比替代產品。無與倫比的動態范圍和獨特的32位可編程測量引擎,使 得我們的單芯片方案能夠滿足不同用戶的需求。為各種類型的表計開發提供了一條高效、便捷的途 徑,以滿足ANSI和IEC的市場要求。 ● 產品滿足不同國家對智能表系統以及低端瓦時(Wh)表、防篡改設計以及預付費設備的要求; ● 完備的開發工具加快軟件開發、測試和原型設計,縮短研發周期和產品上市時間。

    標簽: 美信 半導體產品 選型指南

    上傳時間: 2013-04-24

    上傳用戶:lgnf

  • 《通信原理》樊昌信(第五版)

    ·《通信原理》樊昌信(第五版)

    標簽: 通信原理

    上傳時間: 2013-06-29

    上傳用戶:lgnf

  • 基于DSP的數字音頻功率放大器的設計

    · 摘要:  提出并設計了一種新型音頻功率放大器.該系統通過高速采樣,多采樣率的插值運算,半帶低通濾波以及∑-△調制,將音頻PCM信號轉換成二進制序列,經過高速開關管還原出具有原始功率譜的功率信號.該功率放大器具有D類數字功放高效率特點的同時,能夠保證高保真的還原性,并且具有進一步提升信噪比的空間.  

    標簽: DSP 數字音頻 功率放大器

    上傳時間: 2013-05-28

    上傳用戶:assss

主站蜘蛛池模板: 桂林市| 宜君县| 田林县| 中宁县| 云龙县| 阿合奇县| 丁青县| 长兴县| 马尔康县| 达日县| 得荣县| 赣州市| 四子王旗| 玉田县| 和田市| 伊春市| 攀枝花市| 裕民县| 西华县| 榆树市| 南木林县| 平凉市| 永康市| 巩义市| 马龙县| 靖宇县| 德州市| 高陵县| 聂荣县| 八宿县| 冕宁县| 昔阳县| 康平县| 同心县| 泸定县| 丰台区| 瑞昌市| 洛扎县| 方山县| 安徽省| 江达县|