基于C# 設計倉庫管理系統源碼+畢業論文WORD文檔資料:摘要在傳統倉庫管理過程中,表單填寫與查詢管理都非常的耗費人力物力,最后需要盤點或統計十分耗費時間和人力。同時由于采用手工操作,不可避免造成一些的錯誤。現在許多公司都采用計算機來管理倉庫信息,避免了手工操作的不足。采用倉庫管理信息對物資的出入情況進行管理,可以很方便地完成各類統計,為生產銷售人員及時提供相關信息。 本系統主要實現倉庫管理的自動化,包括貨物的入庫、出庫、調庫等操作,及貨物有關信息的管理,如倉庫單位管理、貨物類別管理、供貨商信息管理、客戶檔案管理和倉庫管事操作員信息管理等。 本系統采用sql 2005作為后臺的數據管理系統,以visual studio 2005作為前端開發工具,對數據進行添加、修改、保存、刪除等處理,具有很強的實用性。本系統主要功能是以管理員身份登錄能夠完成對庫存等諸多信息進行實時管理功能。系統以提供操作簡單、方便、易懂易用為開發目標,用戶界面友好,及具有高效的數據處理能力。關鍵詞:倉庫管理 信息管理系統 自動化
標簽: 倉庫管理系統
上傳時間: 2021-11-09
上傳用戶:
基于ASP.NET技術的大學生勤工助學平臺設計與管理源碼+課程設計說明文檔i資料:勤工助學系統的設計與實現是一個針對校內學生申請勤工助學崗位以及各個環節審核的信息管理系統。系統的搭建是基于ASP.NET技術的,并把SQL Server作為數據庫來存儲數據使用。勤工助學系統的設計與實現包括了教師端和學生端兩個模塊組成。教師端又包括了學工處、系部、用人部門三種用戶,學工處主要是負責崗位批次的管理、崗位申報審核管理、崗位遴選管理、教師管理、系部負責人主要是對本系的學生的崗位申請進行審核,用人部門主要是勤工助學崗位申報、用人接受管理。學生端主要包括了學生注冊登錄、申請勤工助學崗位、查詢審核進度等功能。一、 系統需求分析(一) 需求概述本次課程設計的題目是大學生勤工助學平臺網站設計與管理,系統內容要求是:該平臺主要包括管理中心、個人中心、兼職須知、發布招聘、求職中心、勤工風采、勤工通告中心、勤工新聞中心等8個模塊,校內勤工助學形式,為廣大學子義務提供勤工助學崗位。本系統的使用者可以分為二方:第一方是系統管理方:一般在高校各部門中負責勤工助學管理的部門擁有對該系統的所有操作權限。具體包括崗位信息的管理(信息的發布、刪除、修改)、崗位申請的審核以及系統用戶的管理。第二方就是在校學生,由于勤工助學管理的特殊性,因此本系統對給予學生的操作權限極為有限,具體包括崗位信息的查看、崗位的申請。
標簽: asp.net
上傳時間: 2021-11-17
上傳用戶:
電力電子系統的集成化是現今電力電子技術發展的趨勢,系統的模塊化和標準化技術是目前電力電子領域的重要研究方向。研究基于電力電子網絡的變流系統,對復雜電力電子裝置的系統級集成具有重要意義,是電力電子系統集成技術的基本組成部分。本文從變流系統的功率流和信息流雙重分布性的角度出發。對電力電子系統網絡(Power Electronics System Network,PES—Net)的模型和變流系統的通信需求進行分析,提出實時電力電子系統網絡(Real—time power electronics system network,RT—PES—Net);并對基于新網絡的分布式控制及管理方案和模塊化軟件方案等內容進行系統的研究,提出基于棧操作的實時軟件構建方案。本文的研究將為變流系統的控制結構和軟件方案標準化提供參考和理論依據,為應用系統的集成提供解決方案。 復雜中大功率變流系統是網絡化分布式控制系統的應用對象。首先,論文以復雜系統為研究對象,分析了應用系統的功率流和信息流在空間結構上的對偶關系和雙重分布的特性;在電力電子集成模塊(Power Electronics Building Blocks,PEBB)的基礎上,研究了變流系統的網絡化分布式控制方案,并得出系統組構的初步構想,總結出適合復雜電力電子系統集成的標準化理論。 接著,論文對電力電子網絡模型進行了研究。分析了現有各類總線網絡和目前用于電力電子應用系統的網絡,從結構、速率和協議等各個方面將兩類網絡進行了系統的對比。明確了電力電子系統網絡(PES—Net)的定義,分析并總結復雜電力電子實時系統所需網絡必需具備的條件。根據現有網絡技術背景,綜合控制結構和網絡需求,提出了電力電子系統網絡(PES—Net)的模型。 為滿足變流系統的實時控制,論文對分布式控制結構的通信需求進行了研究。以網絡控制系統(Networked Control System,NCS)為背景,對變流器系統控制信息延時因素進行了分析;通過對典型電力電予系統的分析,歸納和總結了系統的控制功能和控制內容,對系統不同層次的控制任務進行了響應時間需求分析和網絡的分層配置;通過對仿真結果的分析,研究了應用系統內模塊控制信息延時對不同應用系統的性能影響和對開關頻率的限制。根據變流系統對控制延時的接受程度,將電力電子復雜系統歸為兩大類:1)零延時系統;2)定延時系統。針對上述兩類系統,論文給出了電力電子網絡(PES—Net)的通道容量和應用系統開關周期的計算方法。 論文對開放式、分布式的電力電子系統網絡(PES—Net)的硬件組成和同步方案進行了研究,提出新的實時網絡和系統級集成方案。根據主節點和從節點的控制任務需求,分別從功能和系統結構的角度對開放式網絡的硬件構成進行研究;根據控制系統的接口需求分析,對節點的通用性設計進行重點討論。針對網絡的同步問題,本文分析了簡單有效的解決方法,即基于數據結構的同步補償方案;此外,論文提出基于實時高速電力電子系統同絡(RT-PES-Net)的同步方案,研究適合變流器實時控制的網絡結構和相應的硬件配置。根據應用控制和通信系統所需的各種操作,論文對實時網絡的管理進行了討論,研究了信息幀管理和相應的硬件設置,并對各種工作模式下所需的通信時間進行了計算和比較。基于實時網絡系統及其管理方案,論文給出了組構以PEBB為基礎的變流系統的方案。 論文對基于RT-PES-Net的模塊化軟件方案進行了研究。首先,將控制軟件與功率硬件進行解耦,使得軟件設計與硬件部分分離。在分析電力電子軟件特性的前提下,論文提出基于棧操作的模塊化軟件方案,增加子程序實時構件的內聚性;對軟件模塊化的通用性進行研究,分析模塊接口參數和變量的申明和配置,并研究參數的定標,對構件進行分類;分析子程序實時構件在執行速度上的優點。論文對電力電子系統控制軟件(Powerr Electronics System Control Software,PES-CS)的組構和集成進行研究,簡化軟件主框架。 最后,論文分別對RT-PES-Net和模塊化軟件方案進行了相應的實驗研究和分析。論文對提出的實時電力電子系統網絡(RT-PES-Net)進行了通信實驗,將新網絡拓撲對變流系統的延時影響與舊網絡系統的延時影響進行比較,總結新網絡系統在控制實時性、提高開關頻率、網絡可擴展性和管理靈活度等方面的優勢。論文針對RT-PES-Net進行應用研究,驗證該網絡可解決網絡通信失步所造成的問題。論文對基于通用型實時構件和棧操作的模塊化軟件方案進行實驗驗證,為標準化軟件庫的建立和系統級集成提供參考方案。 網絡化的控制結構研究是復雜電力電子系統級集成研究的關鍵。本課題針對復雜變流系統提出了實時電力電子系統網絡(RT-PES-Net),并以該網絡為基礎對分布式控制結構及相應的網絡化管理方案和模塊化軟件方案展開一系列研究,為電力電子控制系統提供標準化、開放式的網絡參考體系,并以此結構來快速構建終端復雜變流系統,為實現標準的應用系統組構提供參考方案,有助于解決電力電子標準化推廣所面臨的難題。論文為應用系統的即插即用和動態重構提供了研究基礎,從而為最終實現復雜變流器的應用系統級集成提供系統化的理論和方法依據。同時,論文的研究開拓了電力電子系統集成和標準化研究的一個新方向。
上傳時間: 2013-06-15
上傳用戶:silenthink
特點: 精確度0.1%滿刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設計 尺寸小,穩定性高
上傳時間: 2014-12-23
上傳用戶:ydd3625
特點(FEATURES) 精確度0.1%滿刻度 (Accuracy 0.1%F.S.) 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 類比輸出功能(16 bit DAC isolating analog output function) 輸入/輸出1/輸出2絕緣耐壓2仟伏特/1分鐘(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 寬范圍交直流兩用電源設計(Wide input range for auxiliary power) 尺寸小,穩定性高(Dimension small and High stability)
上傳時間: 2013-11-24
上傳用戶:541657925
TLC2543是TI公司的12位串行模數轉換器,使用開關電容逐次逼近技術完成A/D轉換過程。由于是串行輸入結構,能夠節省51系列單片機I/O資源;且價格適中,分辨率較高,因此在儀器儀表中有較為廣泛的應用。 TLC2543的特點 (1)12位分辯率A/D轉換器; (2)在工作溫度范圍內10μs轉換時間; (3)11個模擬輸入通道; (4)3路內置自測試方式; (5)采樣率為66kbps; (6)線性誤差±1LSBmax; (7)有轉換結束輸出EOC; (8)具有單、雙極性輸出; (9)可編程的MSB或LSB前導; (10)可編程輸出數據長度。 TLC2543的引腳排列及說明 TLC2543有兩種封裝形式:DB、DW或N封裝以及FN封裝,這兩種封裝的引腳排列如圖1,引腳說明見表1 TLC2543電路圖和程序欣賞 #include<reg52.h> #include<intrins.h> #define uchar unsigned char #define uint unsigned int sbit clock=P1^0; sbit d_in=P1^1; sbit d_out=P1^2; sbit _cs=P1^3; uchar a1,b1,c1,d1; float sum,sum1; double sum_final1; double sum_final; uchar duan[]={0x3f,0x06,0x5b,0x4f,0x66,0x6d,0x7d,0x07,0x7f,0x6f}; uchar wei[]={0xf7,0xfb,0xfd,0xfe}; void delay(unsigned char b) //50us { unsigned char a; for(;b>0;b--) for(a=22;a>0;a--); } void display(uchar a,uchar b,uchar c,uchar d) { P0=duan[a]|0x80; P2=wei[0]; delay(5); P2=0xff; P0=duan[b]; P2=wei[1]; delay(5); P2=0xff; P0=duan[c]; P2=wei[2]; delay(5); P2=0xff; P0=duan[d]; P2=wei[3]; delay(5); P2=0xff; } uint read(uchar port) { uchar i,al=0,ah=0; unsigned long ad; clock=0; _cs=0; port<<=4; for(i=0;i<4;i++) { d_in=port&0x80; clock=1; clock=0; port<<=1; } d_in=0; for(i=0;i<8;i++) { clock=1; clock=0; } _cs=1; delay(5); _cs=0; for(i=0;i<4;i++) { clock=1; ah<<=1; if(d_out)ah|=0x01; clock=0; } for(i=0;i<8;i++) { clock=1; al<<=1; if(d_out) al|=0x01; clock=0; } _cs=1; ad=(uint)ah; ad<<=8; ad|=al; return(ad); } void main() { uchar j; sum=0;sum1=0; sum_final=0; sum_final1=0; while(1) { for(j=0;j<128;j++) { sum1+=read(1); display(a1,b1,c1,d1); } sum=sum1/128; sum1=0; sum_final1=(sum/4095)*5; sum_final=sum_final1*1000; a1=(int)sum_final/1000; b1=(int)sum_final%1000/100; c1=(int)sum_final%1000%100/10; d1=(int)sum_final%10; display(a1,b1,c1,d1); } }
上傳時間: 2013-11-19
上傳用戶:shen1230
#include<iom16v.h> #include<macros.h> #define uint unsigned int #define uchar unsigned char uint a,b,c,d=0; void delay(c) { for for(a=0;a<c;a++) for(b=0;b<12;b++); }; uchar tab[]={ 0xc0,0xf9,0xa4,0xb0,0x99,0x92,0x82,0xf8,0x80,0x90,
上傳時間: 2013-10-21
上傳用戶:13788529953
摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。
上傳時間: 2013-11-06
上傳用戶:smallfish
摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。
上傳時間: 2013-10-13
上傳用戶:lml1234lml
題目:利用條件運算符的嵌套來完成此題:學習成績>=90分的同學用A表示,60-89分之間的用B表示,60分以下的用C表示。 1.程序分析:(a>b)?a:b這是條件運算符的基本例子。
上傳時間: 2015-01-08
上傳用戶:lifangyuan12