亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

便攜式多功能數位電表

  • 基于ARM架構的嵌入式系統開發平臺設計與應用研究

    嵌入式系統產品開發現已成為IT產業的主流發展方向之一,在不同應用領域的嵌入式系統產品開發中,都涉及到的一個共性關鍵技術是:嵌入式系統開發平臺的研究與設計。 本文密切結合實際科研項目,采用軟、硬件協同設計的研究方法,設計了一套基于ARM微處理器架構的嵌入式系統開發平臺,為應用系統的開發者完成了大部分共性的底層設計工作,并針對現代酒店客房管理與控制系統的功能要求,以此平臺為基礎,開發了一個樓層機控制系統,并成功運用于深圳某國際大酒店的客房控制系統中,驗證了本文研發成果的有效性和推廣應用價值。 論文首先分析了當前國內外嵌入式系統的研究現狀,然后研究了基于S3C44BOX開發板的硬件設計和實現過程,分別給出了電源模塊、MCU核心模塊、存儲器模塊、I/O接口模塊、通信接口模塊、調試以及系統擴展接口等主要模塊的設計方法和電氣原理圖;使用CPLD實現了多功能JTAG調試器,在SDT環境下完成了硬件調試工作;研究了嵌入式操作系統的移植技術,針對VxWorks操作系統下載與應用,開發了適用于S3C44BOX的板級支持包,成功完成了BootRom和VxWorks兩種映像的生成和加載;在論文的最后,研究了本平臺在酒店客房控制系統中的實際應用方法,設計其作為樓層機的實現方案,討論了網絡通信與控制的工作原理,并給出了主要程序的流程圖。

    標簽: ARM 架構 嵌入式 平臺設計

    上傳時間: 2013-06-02

    上傳用戶:banyou

  • 基于DSP和FPGA的運動控制技術的研究

    該課題通過對開放式數控技術的全面調研和對運動控制技術的深入研究,并針對國內運動控制技術的研究起步較晚的現狀,結合激光雕刻領域的具體需要,緊跟當前運動控制技術研究的發展趨勢,吸收了世界開放式數控技術和相關運動控制技術的最新成果,采納了基于DSP和FPGA的方案,研制了一款比較新穎的、功能強大的、具有很大柔性的四軸多功能運動控制卡.該論文主要內容如下:首先,通過對制造業、開放式數控系統、運動控制卡等行業現狀的全面調研,基于對運動系統控制技術的深入學習,在比較了幾種常用的運動控制方案的基礎上,確定了基于DSP和FPGA的運動控制設計方案,并規劃了板卡的總體結構.其次,針對運動控制中的一些具體問題,如高速、高精度、運動平穩性、實時控制以及多軸聯動等,在FPGA上設計了功能相互獨立的四軸運動控制電路,仔細規劃并定義了各個寄存器的具體功能,設計了功能完善的加/減速控制電路、變頻分配電路、倍頻分頻電路和三個功能各異的計數器電路等,完全實現了S-曲線升降速運動、自動降速點運動、A/B相編碼器倍頻計數電路等特殊功能.再次,介紹了DSP在運動控制中的作用,合理規劃了DSP指令的形成過程,并對DSP軟件的具體實現進行了框架性的設計.然后,根據光電隔離原理設計了數字輸入/輸出電路;結合DAC原理設計了四路模擬輸出電路;實現了PCI接口電路的設計;并針對常見的干擾現象,提出了有效的抗干擾措施.最后,利用運動控制卡強大的運動控制功能,并針對激光雕刻行業進行大幅圖形掃描時需要實時處理大量的圖形數據的特別需要,在板卡第四軸完全實現了激光控制功能,并基于FPGA內部的16KBit塊RAM,開辟了大量數據區以便進行大幅圖形的實時處理.

    標簽: FPGA DSP 運動控制

    上傳時間: 2013-06-09

    上傳用戶:youlongjian0

  • 基于DDS技術的高頻正弦波發生器的設計

    以混合信號單片機C8051F020 及DDS 芯片AD9834 為核心,采用直接數字合成(DDS)技術完成多功能高頻正弦信號發生器的設計。該正弦信號發生器可輸出可調頻穩定正弦信號,頻率最高可達

    標簽: DDS 高頻 正弦波發生器

    上傳時間: 2013-04-24

    上傳用戶:pinksun9

  • 一種基于單片機的多功能電子稱

    以AT89C52 單片機為核心,直接利用P0 口進行了鍵盤擴展,利用高靈敏度的壓力傳感器進行信號提取,利用高速、高靈敏度串行A/D 芯片CS5511,配有液晶圖形屏顯示和微型漢字打印機。具有標定、校零

    標簽: 單片機 多功能 電子稱

    上傳時間: 2013-07-28

    上傳用戶:lifangyuan12

  • USB2.0技術規范(中文).pdf

    USB2.0技術規范(中文).pdf,Intel公司開發的通用串行總線架構(USB)。本書規范了USB的工業標準該規范介紹了USB的總線特點協議內容事務種類總線管理接口編程的設計以及建立系統制造外圍設備所需的標準 設計USB的目標就是使不同廠家所生產的設備可以在一個開放的體系下廣泛的使用該規范改進了便攜商務或家用電腦的現有體系結構進而為系統生產商和外設開發商提供了足夠的空間來創造多功能的產品和開發廣闊的市場并不必使用陳舊的接口害怕失去兼容性。

    標簽: USB 2.0 技術規范

    上傳時間: 2013-07-27

    上傳用戶:小儒尼尼奧

  • 船用導航雷達數字信號處理設計

    當今的船用導航雷達具有數字化、多功能、高性能、多接口、網絡化。同時要求具有高可靠性、高集成度、低成本,信號處理單元的小型化,產品更新周期短。要同時滿足上述需求,高集成度的器件應用是必須的。同時開發周期要短,需求軟件的可移植性要強,并且是模塊化設計,現場可編程門陣列器件(FPGA)已經成為設計首選。 現場可編程門陣列是基于通過可編程互聯連接的可配置邏輯塊(CLB)矩陣的可編程半導體器件。與為特殊設計而定制的專用集成電路(ASIC)相對,FPGA可以針對所需的應用或功能要求進行編程。雖然具有一次性可編程(OTP)FPGA,但是主要是基于SRAM的,其可隨著設計的演化進行重編程。CLB是FPGA內的基本邏輯單元。實際數量和特性會依器件的不同而不同,但是每個CLB都包含一個由4或6個輸入、一些選型電路(多路復用器等)和觸發器組成的可配置開關矩陣。開關矩陣是高度靈活的,可以進行配置以便處理組合邏輯、移位寄存器或RAM。當今的FPGA已經遠遠超出了先前版本的基本性能,并且整合了常用功能(如RAM、時鐘管理和:DSP)的硬(ASIC型)塊。由于具有可編程特性,所以FPGA是眾多市場的理想之選。它高集成度,以及用于設計的強大軟件平臺、IP核、在線升級可滿足需求。 本文介紹了基于FPGA實現船用導航雷達數字信號處理的設計,這是一個具體的、已經完成并進行小批量生產的產品,對指導實踐具有一定意義。

    標簽: 導航雷達 數字信號處理

    上傳時間: 2013-04-24

    上傳用戶:稀世之寶039

  • 嵌入式TCPIP協議的FPGA實現

    隨著Internet的不斷發展,人們希望日常生活中所用到的嵌入式設備都能夠很方便地實現Intemet接入,這對嵌入式系統設計提出了新的挑戰,要求低成本、多功能、高性能。這些是目前嵌入式系統設計的熱點。 可編程邏輯器件FPGA在過去的幾十年中取得了飛速發展,從最初的幾千門到現在的幾百萬門,可靠性與集成度不斷提高,而功耗和成本卻在不斷降低,具有很高的性價比。再加上開發周期短、對開發人員的要求相對較低的優點,因此被大量應用于嵌入式系統設計中。 本文是基于FPGA高性價比、可靈活配置的特點,也是當前流行的“微控制器+FPGA”的嵌入式系統設計方式,所以我們提出了基于FPGA的實現方案。本文通過在FPGA中硬件實現嵌入式TCP/IP協議(包括UDP、IP、ARP、TCP等網絡協議)以及以太網MAC協議,并提供標準MII接口,通過外接PHY實現網絡連接。最終成功地通過了驗證。 基于FPGA的實現可以有效地降低成本,同時可以在其中集成其他功能模塊,提高整個系統的集成度,減小PCB版圖面積和布線復雜度,有利于提高系統可靠性。因此,本研究課題對嵌入式系統設計有很大的實用價值。

    標簽: TCPIP FPGA 嵌入式 協議

    上傳時間: 2013-07-08

    上傳用戶:450976175

  • FPGA可配置端口電路的設計

    可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數據上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據可配置端口電路能實現的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態機轉換的控制,對16種狀態機的轉換完成了行為級描述和實現了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發器級聯的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數據實現異或、同或、與以及或的功能,為此本文采用二次函數輸出的電路結構來實現以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據設置不同的上、下MOS管尺寸來調整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內,具有三態控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發、將輸出數據實現二次函數的輸出方式、通過添加譯碼器將配置端口的數目減少的新的功能,且驅動能力更加強大。

    標簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • 基于FPGA 的出租車計價器系統設計

    摘要: 本文介紹了基于FPGA 的出租車計價器系統的功能、設計思想和實現, 該設計采用模塊化自上而下的層次化設計,頂\r\n層設計有5 個模塊,各模塊中子模塊采用VHDL 或圖形法設計。在Max+plusⅡ下實現編譯、仿真等,最后成功下載到FPGA 芯\r\n片中。完成了可預置自動計費、自動計程、計時、空車顯示等多功能計價器。由于FPGA 具有高密度、可編程及有強大的軟件\r\n支持等特點,所以該設計具有功能強、靈活和可靠性高等特點,具有一定的實用價值。

    標簽: FPGA 出租車計價器 系統設計

    上傳時間: 2013-08-09

    上傳用戶:Zxcvbnm

  • 叫你設計一個多功能電子鐘并仿真

    這里面介紹了多種數字集成電路的用法,和設計電子鐘的具體電路圖

    標簽: 多功能 仿真 電子鐘

    上傳時間: 2013-11-20

    上傳用戶:xiehao13

主站蜘蛛池模板: 山阴县| 平武县| 进贤县| 波密县| 贵溪市| 兴安盟| 柞水县| 马边| 三门县| 扶余县| 乐亭县| 长春市| 黄平县| 宝兴县| 肃南| 阿克陶县| 旬邑县| 泰兴市| 湖口县| 高雄市| 尚义县| 封开县| 婺源县| 英德市| 沙洋县| 祁连县| 承德县| 苍溪县| 蒙山县| 金门县| 廊坊市| 三穗县| 闽侯县| 巫溪县| 天门市| 屏东县| 桑植县| 东辽县| 开鲁县| 沙洋县| 新乡县|