正交頻分復(fù)用(OFDM)是一種無線環(huán)境下的高速傳輸技術(shù),它使用一系列低速子載波并行傳輸數(shù)據(jù),具有抗多徑干擾的能力、能以很高的頻譜利用率實現(xiàn)高速數(shù)據(jù)傳輸?shù)葍?yōu)點。數(shù)字音頻廣播(DAB)系統(tǒng)中采用OFDM調(diào)制技術(shù)。 本文首先概述了OF'DM的基本原理和實現(xiàn)方法,分析了DAB中不同模式下OFDM調(diào)制的參數(shù)和特點。實現(xiàn)OFDM的核心技術(shù)是快速傅立葉變換(FFT)。本文在分析研究了多種FFT算法的基礎(chǔ)上選擇了最適合FPGA實現(xiàn)的,滿足DAB系統(tǒng)中OFDM調(diào)制要求的FFT算法,即將2048點FFT分解為基-4和基-2混合基算法。 本文研究重點是使用FPGA實現(xiàn)2048點復(fù)數(shù)FFT處理器。2048點FFT由五級基-4運算和一級基-2運算組成。針對這一算法以及FPGA特點,進行系統(tǒng)結(jié)構(gòu)設(shè)計、各個模塊設(shè)計、FPGA實現(xiàn)和測試。一個基-4和基-2復(fù)用的蝶形運算模塊是整個FFT處理器的核心部分。此外系統(tǒng)還包括:系統(tǒng)控制模塊,地址產(chǎn)生模塊,RAM和ROM。本文特別針對2048點按頻率抽取基-4/2順序處理的FFT處理器提出了一種巧妙的數(shù)據(jù)地址和旋轉(zhuǎn)因子地址生成的方法。 仿真和驗證表明,運算的結(jié)果可以達(dá)到一定的精度要求,運算速度滿足系統(tǒng)要求,說明該OFDM調(diào)制器的設(shè)計是可行的,可以應(yīng)用于DAB系統(tǒng)中
標(biāo)簽: OFDM 數(shù)字音頻廣播 調(diào)制
上傳時間: 2013-06-05
上傳用戶:star_in_rain
本文針對目前國內(nèi)外基于FPGA實現(xiàn)模糊控制器的理論、EDA軟件工具的使用以及FPGA 技術(shù)的發(fā)展,對模糊控制器的設(shè)計作了有益的探索,并達(dá)到了預(yù)期的實驗效果。文章綜述了模糊控制理論的產(chǎn)生、發(fā)展、應(yīng)用現(xiàn)狀以及今后的發(fā)展方向;介紹了模糊邏輯、模糊控制的基本原理和模糊控制器的結(jié)構(gòu);闡述了常規(guī)模糊控制器的設(shè)計過程。文章介紹了運用 VHDL語言進行模糊控制器的設(shè)計過程。對模糊控制過程中隸屬度函數(shù)的存儲采用了分段存儲法,其設(shè)計方法簡單,提高了運算速度和運算精度。采用了“最大-最小”函數(shù)法簡化了模糊控制規(guī)則的推理過程。運用“倒數(shù)相乘法”實現(xiàn)除法器的設(shè)計,能夠?qū)崿F(xiàn)任意數(shù)的除法運算,且精度較高。并以模糊空調(diào)溫度控制器為例進行了理論說明和模糊設(shè)計,并給出了相應(yīng)的VHDL代碼。整體設(shè)計及其各個模塊都在ALTERA公司的EDA 工具Quartus Ⅱ和Modelsim SE平臺上進行了邏輯綜合及功能時序仿真,綜合與仿真的結(jié)果表明,基于FPGA的模糊控制器芯片消耗較少的硬件資源,達(dá)到了較高的設(shè)計性能,在速度和資源利用率方面均達(dá)到了較優(yōu)的狀態(tài),通過在 FPGA開發(fā)板上的驗證與測試,測試結(jié)果表明,所設(shè)計的模糊控制器可滿足實時模糊控制的要求。關(guān)鍵詞:模糊邏輯 模糊控制器 VHDL FPGA
上傳時間: 2013-04-24
上傳用戶:003030
隨著數(shù)字信號處理技術(shù)和大規(guī)模集成電路的飛速發(fā)展以及軟件無線電技術(shù)的廣泛應(yīng)用,中頻全數(shù)字解調(diào)技術(shù)得到了進一步的發(fā)展,在無線通信中得到了廣泛應(yīng)用。論文簡要介紹了QPSK數(shù)字調(diào)制的基本原理,對QPSK中頻全數(shù)字解調(diào)器的...
標(biāo)簽: QPSK FPGA 中頻 全數(shù)字
上傳時間: 2013-05-30
上傳用戶:as275944189
計算機開關(guān)電源的工作原理與維修,開關(guān)電源的電路還是比較基礎(chǔ)的,入門必學(xué)啊!
標(biāo)簽: 計算機 開關(guān)電源 工作原理
上傳時間: 2013-04-24
上傳用戶:iswlkje
隨著印制電路板功能的日益增強,結(jié)構(gòu)日趨復(fù)雜,系統(tǒng)中各個功能單元之間的連線間距越來越細(xì)密,基于探針的電路系統(tǒng)測試方法已經(jīng)很難滿足現(xiàn)在的測試需要。邊界掃描測試(BST)技術(shù)通過將邊界掃描寄存器單元安插在集成電路內(nèi)部的每個引腳上,相當(dāng)于設(shè)置了施加激勵和觀測響應(yīng)的內(nèi)建虛擬探頭,通過該技術(shù)可以大大的提高數(shù)字系統(tǒng)的可觀測性和可控性,降低測試難度。針對這種測試需求,本文給出了基于FPGA的邊界掃描控制器設(shè)計方法。 完整的邊界掃描測試系統(tǒng)主要由測試控制部分和目標(biāo)器件構(gòu)成,其中測試控制部分由測試圖形、數(shù)據(jù)的生成與分析及邊界掃描控制器兩部分構(gòu)成。而邊界掃描控制器是整個系統(tǒng)的核心,它主要實現(xiàn)JTAG協(xié)議的自動轉(zhuǎn)換,產(chǎn)生符合IEEE標(biāo)準(zhǔn)的邊界掃描測試總線信號,而邊界掃描測試系統(tǒng)工作性能主要取決與邊界掃描控制器的工作效率。因此,設(shè)計一個能夠快速、準(zhǔn)確的完成JTAG協(xié)議轉(zhuǎn)換,并且具有通用性的邊界掃描控制器是本文的主要研究工作。 本文首先從邊界掃描技術(shù)的基本原理入手,分析邊界掃描測試的物理基礎(chǔ)、邊界掃描的測試指令及與可測性設(shè)計相關(guān)的標(biāo)準(zhǔn),提出了邊界掃描控制器的總體設(shè)計方案。其次,采用模塊化設(shè)計思想、VHDL語言描述來完成要實現(xiàn)的邊界掃描控制器的硬件設(shè)計。然后,利用自頂向下的驗證方法,在對控制器內(nèi)功能模塊進行基于Testbench驗證的基礎(chǔ)上,利用嵌入式系統(tǒng)的設(shè)計思想,將所設(shè)計的邊界掃描控制器集成到SOPC中,構(gòu)成了基于SOPC的邊界掃描測試系統(tǒng)。并且對SOPC系統(tǒng)進行軟硬件協(xié)同仿真,實現(xiàn)對邊界掃描控制器的功能驗證后將其應(yīng)用到實際的測試電路當(dāng)中。最后,在基于SignalTapⅡ硬件調(diào)試的基礎(chǔ)上,軟硬件結(jié)合對整個系統(tǒng)可行性進行了測試。從測試結(jié)果看,達(dá)到了預(yù)期的設(shè)計目標(biāo),該邊界掃描控制器的設(shè)計方案是正確可行的。 本文設(shè)計的邊界掃描控制器具有自主知識產(chǎn)權(quán),可以與其他處理器結(jié)合構(gòu)成完整的邊界掃描測試系統(tǒng),并且為SOPC系統(tǒng)提供了一個很有實用價值的組件,具有很明顯的現(xiàn)實意義。
上傳時間: 2013-07-20
上傳用戶:hewenzhi
論文討論了中壓電力線載波通信(MV-PLC)的現(xiàn)狀和應(yīng)用前景,介紹了其技術(shù)特點和所面臨的問題。針對當(dāng)前中壓電力線載波芯片的開發(fā)狀況,提出了基于OFDM(正交頻分復(fù)用)技術(shù)的中壓電力線載波通信的技術(shù)優(yōu)勢和其Modem芯片開發(fā)的重要性。 針對國內(nèi)中壓電網(wǎng)的結(jié)構(gòu),根據(jù)現(xiàn)有的研究成果,分析了中壓電力線信道的傳輸特性,包括阻抗特性,噪聲特性和衰減特性。闡述了OFDM的基本原理、優(yōu)缺點和其中的關(guān)鍵技術(shù),分析了OFDM系統(tǒng)組成模型及參數(shù)選取原則。針對中壓電力線信道噪聲特點,提出了基于OFDM的中壓電力線載波Modem芯片的FPGA(現(xiàn)場可編程門陣列)實現(xiàn)方案,并建立了系統(tǒng)MATLAB定點仿真模型。通過分析定點仿真結(jié)果,給出了該OFDM系統(tǒng)的設(shè)計參數(shù),并詳細(xì)介紹了系統(tǒng)中部分模塊(主要包括IFFT/FFT模塊、數(shù)字上變頻模塊和同步模塊)的FPGA實現(xiàn)結(jié)構(gòu)(用Verilog硬件描述語言設(shè)計),并對這些模塊進行了功能驗證。 最后,搭建仿真平臺,對整個系統(tǒng)進行了前端EDA仿真驗證。利用低壓電力線環(huán)境,對所設(shè)計的系統(tǒng)進行了FPGA板級的調(diào)試,并對測試的結(jié)果進行了分析。驗證了系統(tǒng)的FPGA設(shè)計,并提出了MV-PLC OFDM系統(tǒng)中存在一些問題及系統(tǒng)需要改進之處。
標(biāo)簽: OFDM 中壓 電力線通信 中的應(yīng)用
上傳時間: 2013-04-24
上傳用戶:yezhihao
感應(yīng)電機具有可靠性好、結(jié)構(gòu)簡單、耐腐蝕、效率好、結(jié)構(gòu)緊湊、價格低廉和體積小等優(yōu)點,成為工業(yè)伺服控制的主要傳動裝置然而,感應(yīng)電機又是一個多變量、強耦合的非線性系統(tǒng),磁鏈和轉(zhuǎn)矩的非線性耦合及參數(shù)時變,使得感應(yīng)電機的控制十分復(fù)雜,特別是在實際電機控制系統(tǒng)中,還需要考慮硬件和周圍環(huán)境等多種因素的干擾,致使實現(xiàn)高性能的感應(yīng)電機控制系統(tǒng)更加困難 本文研究感應(yīng)電機的高性能控制策略,綜述了感應(yīng)電機高性能控制策略的發(fā)展歷程和感應(yīng)電機模糊控制的發(fā)展現(xiàn)狀,分析了實際電機控制系統(tǒng)控制器選型中各個嵌入式微處理器的基本性能和優(yōu)缺點在給出三相坐標(biāo)系和二相坐標(biāo)系中的感應(yīng)電機數(shù)學(xué)模型之后,從理論上闡述了模糊控制和矢量控制的基本原理,針對傳統(tǒng)的PI控制器參數(shù)整定繁瑣,系統(tǒng)魯棒性差的缺點,論文將模糊控制技術(shù)應(yīng)用于感應(yīng)電機的變頻調(diào)速,采用CRI推理法,設(shè)計了一種參數(shù)自整定模糊PI矢量控制器,利用Matlab對基于模糊PI控制的感應(yīng)電機控制系統(tǒng)進行了仿真,并對采用兩種控制器實現(xiàn)的感應(yīng)電機調(diào)速控制系統(tǒng)進行了比較、分析仿真結(jié)果表明模糊控制的控制性能優(yōu)于常規(guī)的PI調(diào)節(jié)器 論文對基于ARM的感應(yīng)電機數(shù)字控制技術(shù)進行了系統(tǒng)研究,闡述了采用LPC2214ARM微處理器構(gòu)成數(shù)字感應(yīng)電機變頻調(diào)速系統(tǒng)的方法,給出了一種高性能感應(yīng)電機的數(shù)字實現(xiàn)方案,詳細(xì)介紹了系統(tǒng)硬件結(jié)構(gòu)的組成及軟件模塊的功能,并給出了主要算法的參考代碼,為實際電機控制器的選型和開發(fā)提供了一個新的思路
標(biāo)簽: ARM 感應(yīng)電機 數(shù)字控制器
上傳時間: 2013-08-03
上傳用戶:sy_jiadeyi
在慣性導(dǎo)航系統(tǒng)中,捷聯(lián)式慣性導(dǎo)航系統(tǒng)以其體積小、成本低和可靠性高等優(yōu)點正逐步取代平臺式慣性導(dǎo)航系統(tǒng),成為慣性導(dǎo)航系統(tǒng)的發(fā)展趨勢。 為了適應(yīng)捷聯(lián)慣性導(dǎo)航系統(tǒng)小型化、低成本和高性能的發(fā)展方向,本文設(shè)計了DSP與FPGA相結(jié)合的系統(tǒng)方案:系統(tǒng)采用MEMS器件和高性能A/D轉(zhuǎn)換器構(gòu)成慣性信號檢測單元,F(xiàn)PGA進行I/O控制,DSP完成導(dǎo)航計算。方案綜合考慮了系統(tǒng)成本、計算速度、精度、體積等各方面的因素,并通過GPS、磁航向計等信息融合進一步提高導(dǎo)航精度。 數(shù)據(jù)采集是捷聯(lián)慣導(dǎo)系統(tǒng)設(shè)計的關(guān)鍵,本文數(shù)據(jù)采集由信號調(diào)理、A/D轉(zhuǎn)換和。FPGA等幾部分組成。其中,F(xiàn)PGA是整個數(shù)據(jù)采集部分的核心,其主要功能包括:實現(xiàn)了ADC控制邏輯和時序生成;配置了FIFO寄存器,緩沖了ADC與DSP之間的轉(zhuǎn)換數(shù)據(jù);擴展了UART串口,以實現(xiàn)系統(tǒng)的外部信息接口。在完成電路設(shè)計的基礎(chǔ)上,對各功能模塊進行了全面的半實物仿真,驗證了系統(tǒng)方案及各主要功能模塊的可行性。 論文簡述了慣性導(dǎo)航系統(tǒng)的應(yīng)用背景及發(fā)展?fàn)顩r,介紹了捷聯(lián)慣導(dǎo)系統(tǒng)的基本原理,設(shè)計了基于DSP/FPGA的捷聯(lián)慣導(dǎo)系統(tǒng)方案,實現(xiàn)了系統(tǒng)各部分硬件電路以及FPGA功能模塊,并通過搭建硬件驗證平臺和利用第三方仿真軟件,對傳感器的性能以及FPGA各功能模塊進行了較全面的驗證和仿真。結(jié)果表明:基于DSP/FPGA的捷聯(lián)慣導(dǎo)系統(tǒng)能夠滿足應(yīng)用的要求,并在小型化、低成本和高性能等方面有一定的優(yōu)勢。
標(biāo)簽: DSPFPGA 捷聯(lián) 慣性導(dǎo)航 系統(tǒng)設(shè)計
上傳時間: 2013-04-24
上傳用戶:1966640071
隨著社會、科技、經(jīng)濟的不斷發(fā)展,視頻監(jiān)控技術(shù)因其具有直觀、方便、信息內(nèi)容豐富等特點以及廣闊的應(yīng)用范圍,一直受到業(yè)界的廣泛關(guān)注。而隨著光纖通信技術(shù)的迅速發(fā)展,利用光纖通信技術(shù)實現(xiàn)視頻監(jiān)控系統(tǒng)的設(shè)計已成為視頻監(jiān)控技術(shù)發(fā)展的一個潮流。 本課題探究的數(shù)字視頻監(jiān)控系統(tǒng)支持八路視頻信號和反向數(shù)據(jù)信號的實時傳輸,系統(tǒng)主要分為視頻發(fā)送端和視頻接收端兩部分。系統(tǒng)視頻發(fā)送端主要包括視頻處理模塊、反向數(shù)據(jù)處理模塊、FPGA主控處理模塊、光收發(fā)一體模塊,其中FPGA主控處理模塊實現(xiàn)的主要功能是系統(tǒng)視頻信號傳輸中視頻一次復(fù)接處理以及反向數(shù)據(jù)傳輸中數(shù)據(jù)接收和線路解碼處理等。系統(tǒng)視頻接收端與視頻發(fā)送端的結(jié)構(gòu)是對應(yīng)的,主要功能模塊同樣包括視頻處理模塊、反向數(shù)據(jù)處理模塊、FPGA主控處理模塊、光收發(fā)一體模塊,其中FPGA主控處理模塊實現(xiàn)的主要功能是系統(tǒng)視頻信號傳輸中視頻二次分接處理以及反向數(shù)據(jù)傳輸中數(shù)據(jù)線路編碼和發(fā)送處理等。 本論文的研究重點是八路視頻信號傳輸中數(shù)字復(fù)分接的設(shè)計和反向數(shù)據(jù)信號傳輸中線路碼的編解碼設(shè)計。論文首先對課題研究的數(shù)字視頻監(jiān)控系統(tǒng)的總體設(shè)計進行了詳細(xì)的介紹,給出了各個功能模塊電路的具體實現(xiàn)設(shè)計方案;其次認(rèn)真分析了視頻監(jiān)控系統(tǒng)八路視頻信號傳輸中數(shù)字復(fù)分接的基本原理和實現(xiàn)方式,討論了系統(tǒng)視頻信號傳輸中數(shù)字復(fù)分接的設(shè)計思想及實現(xiàn)方案,給出了視頻信號復(fù)分接的程序設(shè)計與仿真驗證;最后詳細(xì)闡述了視頻監(jiān)控系統(tǒng)反向數(shù)據(jù)信號傳輸中線路碼的選擇及實現(xiàn)方式,結(jié)合數(shù)據(jù)光纖傳輸?shù)男阅芴攸c,選用CMI碼作為反向數(shù)據(jù)傳輸?shù)木€路碼型,討論了系統(tǒng)反向數(shù)據(jù)信號傳輸中CMI編解碼的設(shè)計思路及實現(xiàn)方案,給出了數(shù)據(jù)信號CMI編解碼的程序設(shè)計與仿真驗證。 論文的關(guān)鍵部分主要是FPGA主控處理模塊的程序設(shè)計,利用VHDL硬件描述語言完成視頻數(shù)字復(fù)分接和反向數(shù)據(jù)CMI編解碼的程序設(shè)計,并在QuanusII軟件開發(fā)平臺下完成了系統(tǒng)的程序設(shè)計與仿真驗證。
標(biāo)簽: FPGA 數(shù)字視頻 監(jiān)控系統(tǒng)
上傳時間: 2013-05-31
上傳用戶:fudong911
·詳細(xì)說明:這本書是導(dǎo)彈制導(dǎo)控制的基本書籍,非常適合初學(xué)者使用。
標(biāo)簽: 導(dǎo)彈 制導(dǎo) 書籍 控制
上傳時間: 2013-04-24
上傳用戶:qijian11056
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1