文中主要介紹了高性能數(shù)模轉(zhuǎn)換器AIM21的工作原理及其在智能變送器的設(shè)計中的應(yīng)用。設(shè)計方案利用低功耗的16住單片機MSP430作為核心控制器,選用低功耗的外圍擴展元器件,設(shè)計了具有4 20 mA
標(biāo)簽: 421 AD 數(shù)模轉(zhuǎn)換器
上傳時間: 2013-06-09
上傳用戶:時代將軍
二三極管場效應(yīng)管代碼查詢,供選擇器件時使用。
標(biāo)簽: 貼片 三極管 場效應(yīng)管
上傳時間: 2013-07-11
上傳用戶:上善若水
共模電感器和差模電感器系列規(guī)格書
標(biāo)簽: 共模電感器 差模電感器 規(guī)格書
上傳時間: 2013-07-15
上傳用戶:也一樣請求
ZORAN第九代單芯片DVD方案ZR36966原理圖,電路圖.
上傳時間: 2013-06-04
上傳用戶:Altman
離散余弦變換(DCT)及其反變換(IDCT)在圖像編解碼方面應(yīng)用十分廣泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等國際標(biāo)準(zhǔn)所采用。由于其計算量較大,軟件實現(xiàn)往往難以滿足實時處理的要求,因而在很多實際應(yīng)用中需要采用硬件設(shè)計的DCT/IDCT處理電路來滿足我們對處理速度的要求。本文所研究的內(nèi)容就是針對圖像處理應(yīng)用的8×8二維DCT/IDCT處理核的硬件實現(xiàn)。 本文首先介紹了DCT和IDCT在圖像處理中的作用和原理,詳細(xì)說明了DCT變換實現(xiàn)圖像壓縮的過程,并與其它變換比較說明了用DCT變換實現(xiàn)圖像壓縮的優(yōu)勢。接著,分析研究了DCT的各種快速算法,總結(jié)了前人對DCT快速算法及其實現(xiàn)所做的研究。本文給出了兩種性能、資源上有一定差異的二維DCT/IDCT的FPGA設(shè)計方案。兩種方案均利用DCT的行列分離特性,采用流水線設(shè)計技術(shù),將二維DCT/IDCT實現(xiàn)轉(zhuǎn)化為兩個一維DCT/IDCT實現(xiàn)。在一維DCT/IDCT設(shè)計中,根據(jù)圖像處理的特點對Loeffler算法的數(shù)據(jù)流進(jìn)行了優(yōu)化,通過合理安排時鐘周期數(shù)和簡化各周期內(nèi)的操作,大大縮短了關(guān)鍵路徑的執(zhí)行時間,從而提高了流水線的執(zhí)行速度。最后,對所設(shè)計的DCT/IDCT處理核進(jìn)行了綜合和時序仿真。 結(jié)果表明,當(dāng)使用Altera公司的MERCURY系列FPGA器件時,本文設(shè)計的方案一能夠在116M時鐘頻率下正確完成8×8的二維DCT或IDCT的邏輯運算,消耗2827個邏輯單元;方案二能夠在74M時鐘頻率下正常工作,消耗1629個邏輯單元。
上傳時間: 2013-07-14
上傳用戶:3291976780
相對于JPEG中二維離散余弦變換(2DDCT)來說,在JPEG2000標(biāo)準(zhǔn)中,二維離散小波變換(2DDWT)是其圖像壓縮系統(tǒng)的核心變換。在很多需要進(jìn)行實時處理圖像的系統(tǒng)中,如數(shù)碼相機、遙感遙測、衛(wèi)星通信、多媒體通信、便攜式攝像機、移動通信等系統(tǒng),需要用芯片實現(xiàn)圖像的編解碼壓縮過程。雖然有許多研究工作者對圖像處理的小波變換進(jìn)行了研究,但大都只偏重算法研究,對算法硬件實現(xiàn)時的復(fù)雜性考慮較少,對圖像處理的小波變換硬件實現(xiàn)的研究也較少。 本文針對圖像處理的小波變換算法及其硬件實現(xiàn)進(jìn)行了研究。對文獻(xiàn)[13]提出的“內(nèi)嵌延拓提升小波變換”(Combiningthedata-extensionprocedureintothelifting-basedDWTcore)快速算法進(jìn)行仔細(xì)分析,提出一種基于提升方式的5/3小波變換適合硬件實現(xiàn)的算法,在MATLAB中仿真驗證了該算法,證明其是正確的。并設(shè)計了該算法的硬件結(jié)構(gòu),在MATLAT的Simulink中進(jìn)行仿真,對該結(jié)構(gòu)進(jìn)行VHDL語言的寄存器傳輸級(RTL)描述與仿真,成功綜合到Altera公司的FPGA器件中進(jìn)行驗證通過。本算法與傳統(tǒng)的小波變換的邊界處理方法比較:由于將其邊界延拓過程內(nèi)嵌于小波變換模塊中,使該硬件結(jié)構(gòu)無需額外的邊界延拓過程,減少小波變換過程中對內(nèi)存的讀寫量,從而達(dá)到減少內(nèi)存使用量,降低功耗,提高硬件利用率和運算速度的特點。本算法與文獻(xiàn)[13]提出的算法相比較:無需增加額外的硬件計算模塊,又具有在硬件實現(xiàn)時不改變原來的提升小波算法的規(guī)則性結(jié)構(gòu)的特點。這種小波變換硬件芯片的實現(xiàn)不僅適用于JPEG2000的5/3無損小波變換,當(dāng)然也可用于其它各種實時圖像壓縮處理硬件系統(tǒng)。
上傳時間: 2013-06-13
上傳用戶:jhksyghr
逆變控制器的發(fā)展經(jīng)歷從分立元件的模擬電路到以專用微處理芯片(DSP/MCU)為核心的電路系統(tǒng),并從數(shù)模混合電路過渡到純數(shù)字控制的歷程。但是,通用微處理芯片是為一般目的而設(shè)計,存在一定局限。為此,近幾年來逆變器專用控制芯片(ASIC)實現(xiàn)技術(shù)的研究越來越受到關(guān)注,已成為逆變控制器發(fā)展的新方向之一。本文利用一個成熟的單相電壓型PWM逆變器控制模型,圍繞逆變器專用控制芯片ASIC的實現(xiàn)技術(shù),依次對專用芯片的系統(tǒng)功能劃分,硬件算法,全系統(tǒng)的硬件設(shè)計及優(yōu)化,流水線操作和并行化,芯片運行穩(wěn)定性等問題進(jìn)行了初步研究。首先引述了單相電壓型PWM逆變器連續(xù)時間和離散時間的數(shù)學(xué)模型,以及基于極點配置的單相電壓型PWM逆變器電流內(nèi)環(huán)電壓外環(huán)雙閉環(huán)控制系統(tǒng)的設(shè)計過程,同時給出了仿真結(jié)果,仿真表明此系統(tǒng)具有很好的動、靜態(tài)性能,并且具有自動限流功能,提高了系統(tǒng)的可靠性。緊接著分析了FPGA器件的特征和結(jié)構(gòu)。在給出本芯片應(yīng)用目標(biāo)的基礎(chǔ)上,制定了FPGA目標(biāo)器件的選擇原則和芯片的技術(shù)規(guī)格,完成了器件選型及相關(guān)的開發(fā)環(huán)境和工具的選取。然后系統(tǒng)闡述了復(fù)雜FPGA設(shè)計的設(shè)計方法學(xué),詳細(xì)介紹了基于FPGA的ASIC設(shè)計流程,概要介紹了僅使用QuartusII的開發(fā)流程,以及Modelsim、SynplifyPro、QuartusII結(jié)合使用的開發(fā)流程。在此基礎(chǔ)上,進(jìn)行了芯片系統(tǒng)功能劃分,針對:DDS標(biāo)準(zhǔn)正弦波發(fā)生器,電壓電流雙環(huán)控制算法單元,硬件PI算法單元,SPWM產(chǎn)生器,三角波發(fā)生器,死區(qū)控制器,數(shù)據(jù)流/控制流模塊等逆變器控制硬件算法/控制單元,研究了它們的硬件算法,完成了模塊化設(shè)計。分析了全數(shù)字鎖相環(huán)的結(jié)構(gòu)和模型,以此為基礎(chǔ),設(shè)計了一種應(yīng)用于逆變器的,用比例積分方法替代傳統(tǒng)鎖相系統(tǒng)中的環(huán)路濾波,用相位累加器實現(xiàn)數(shù)控振蕩器(DCO)功能的高精度二階全數(shù)字鎖相環(huán)(DPLL)。分析了“流水線操作”等設(shè)計優(yōu)化問題,并針對逆變器控制系統(tǒng)中,控制系統(tǒng)算法呈多層結(jié)構(gòu),且層與層之間還有數(shù)據(jù)流聯(lián)系,其執(zhí)行順序和數(shù)據(jù)流的走向較為復(fù)雜,不利于直接采用流水線技術(shù)進(jìn)行設(shè)計的特點,提出一種全新的“分層多級流水線”設(shè)計技術(shù),有效地解決了復(fù)雜控制系統(tǒng)的流水線優(yōu)化設(shè)計問題。本文最后對芯片運行穩(wěn)定性等問題進(jìn)行了初步研究。指出了設(shè)計中的“競爭冒險”和飽受困擾之苦的“亞穩(wěn)態(tài)”問題,分析了產(chǎn)生機理,并給出了常用的解決措施。
上傳時間: 2013-05-28
上傳用戶:ice_qi
在衛(wèi)星遙感設(shè)備中,隨著遙感技術(shù)的發(fā)展和對傳輸式觀測衛(wèi)星遙感圖像質(zhì)量要求的不斷提高,航天遙感圖像的分辨率和采樣率也越來越高,由此引起高分辨率遙感圖像數(shù)據(jù)存儲量和傳輸數(shù)據(jù)量的急劇增長,然而衛(wèi)星信道帶寬有限。為了盡量保持高分辨率遙感圖像所具有的信息,必須解決輸入數(shù)據(jù)碼率和傳輸信道帶寬之間的矛盾。所以星載高分辨率遙感圖像數(shù)據(jù)的高保真、實時、大壓縮比壓縮技術(shù)就成了解決這一矛盾的關(guān)鍵技術(shù)。FPGA器件為實現(xiàn)數(shù)據(jù)壓縮提供了一種壓縮算法的硬件實現(xiàn)的一個理想的平臺。FPGA器件集成度高,體積小,通過用戶編程實現(xiàn)專門應(yīng)用的功能。它允許電路設(shè)計者利用基于計算機的開發(fā)平臺,經(jīng)過設(shè)計輸入,仿真,測試和校驗,直到達(dá)到預(yù)期的結(jié)果,減少了開發(fā)周期。小波變換能夠適應(yīng)現(xiàn)代圖像壓縮所需要的如多分辨率、多層質(zhì)量控制等要求,在較大壓縮比下,小波圖像壓縮質(zhì)量明顯好于DCT變換,因此小波變換成為新一代壓縮標(biāo)準(zhǔn)JPEG2000的核心算法。同時,小波變換的提升算法結(jié)構(gòu)簡單,能夠?qū)崿F(xiàn)快速算法,有利于硬件實現(xiàn),因此提升小波變換對于采用FPGA或ASIC來實現(xiàn)圖像變換來說是很好的選擇。本文針對衛(wèi)星遙感圖像的數(shù)據(jù)流,主要研究可以對衛(wèi)星圖像進(jìn)行實時二維小波變換的方案。針對提升小波變換的VLSI結(jié)構(gòu)和FPGA設(shè)計中的關(guān)鍵技術(shù),從邊界延拓、濾波器結(jié)構(gòu)、整數(shù)小波、定點運算、原位運算等方面進(jìn)行了研究和討論,并且完成了針對衛(wèi)星遙感圖像的分塊二維9/7提升小波變換的FPGA實現(xiàn)。采用VerIlog語言對設(shè)計進(jìn)行了仿真驗證,并將仿真結(jié)果同matlab仿真結(jié)果進(jìn)行了比較,比較結(jié)果表明該方案能實現(xiàn)對衛(wèi)星遙感圖像數(shù)據(jù)流的二維提升小波變換的功能。同時QuartusII綜合結(jié)果也表明,系統(tǒng)時鐘能夠工作在很高的頻率,可以滿足高速實時對衛(wèi)星圖像的小波變換處理。
上傳時間: 2013-06-15
上傳用戶:00.00
康華光第五版模電答案,很全的啊,每個章節(jié)都有詳細(xì)的講解
標(biāo)簽: 模電
上傳時間: 2013-07-06
上傳用戶:qqiang2006
針對現(xiàn)代中低壓電網(wǎng)電能質(zhì)量的監(jiān)測及諧波治理的需要,論文綜合運用嵌入式技術(shù)、現(xiàn)代信號處理技術(shù)、虛擬儀器技術(shù)設(shè)計了一種新型低功耗、集成化的電網(wǎng)參數(shù)監(jiān)測儀。此系統(tǒng)實現(xiàn)了對三相電網(wǎng)相/線電壓、電流、有功功率、無功功率、視在功率、電網(wǎng)頻率、功率因數(shù)以及三相電壓、電流的31次以內(nèi)諧波的實時監(jiān)測。 論文分析了基于微處理器的電力系統(tǒng)基本參數(shù)的測量原理;對被測信號的交流參量通過抽樣方法獲得,由多點的抽樣數(shù)據(jù)統(tǒng)計得到的結(jié)果可以減小隨機誤差的影響;基于DFT和FFT的諧波測量原理,將FFT應(yīng)用于諧波分析獲得信號的頻域參數(shù);針對諧波測量中的混疊誤差設(shè)計了二階抗混疊濾波器;分析了非同步采樣和對非時限信號的截斷造成的頻譜泄露和柵欄效應(yīng)及其對諧波測量精度的影響。討論了常用的幾種窗函數(shù)對頻譜泄漏的抑制作用,在此基礎(chǔ)上選擇加海明窗對采樣信號進(jìn)行處理;針對DDS具有高精度頻率合成的特點,將其應(yīng)用到電網(wǎng)信號的采樣上,提高了采樣的同步性,使得測量精度滿足了系統(tǒng)的要求。上述方法需要大量快速的迭代運算,系統(tǒng)微處理器選用了32位ARM芯片LPC2132,提高了系統(tǒng)的數(shù)據(jù)處理能力和實時性。系統(tǒng)供電電源采用了開關(guān)電源、減小了體積,提高了效率;完成了下位機數(shù)據(jù)采集部分、二階抗混疊濾波器、測頻電路及通信模塊電路的設(shè)計;最后介紹了軟件設(shè)計部分,主要包含了數(shù)據(jù)采集的實現(xiàn)過程,F(xiàn)FT程序的設(shè)計,給出了各部分程序的流程圖;系統(tǒng)上位機軟件設(shè)計了電網(wǎng)數(shù)據(jù)處理程序,該軟件以LabWindows/CVI6.0為開發(fā)平臺,利用CVI豐富的庫函數(shù),完成對數(shù)據(jù)的處理、顯示和記錄等工作,并采用雙線程運行模式,在數(shù)據(jù)采集和處理的同時完成了顯示、命令的發(fā)送和運行曲線等功能。 按上述方案設(shè)計的樣機經(jīng)過三次電路制作與軟件調(diào)試,主要技術(shù)參數(shù)達(dá)到了設(shè)計要求,通過了實驗室測試,目前正在電力系統(tǒng)諧波治理系統(tǒng)中進(jìn)行工業(yè)實驗。
標(biāo)簽: ARM 電網(wǎng)參數(shù) 儀的研制 監(jiān)測
上傳時間: 2013-04-24
上傳用戶:我好難過
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1