亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

主機(jī)處理器

  • IEEE80211a物理層關(guān)鍵技術(shù)研究——FIR濾波器與Viterbi譯碼器的FPGA實現(xiàn)

    無線局域網(wǎng)(WLAN,Wireless Local Area Network)是未來移動通信系統(tǒng)的重要組成部分.為了滿足用戶高速率、方便靈活的接入互聯(lián)網(wǎng)的需求,WLAN的研究和建設(shè)正在世界范圍內(nèi)如火如荼的展開.由于擺脫了有線連接的束縛,無線局域網(wǎng)具有移動性好、成本低和不會出現(xiàn)線纜故障等特點.該文對無線局域網(wǎng)的主流協(xié)議IEEE 802.11a的物理層實現(xiàn)技術(shù)進(jìn)行了系統(tǒng)的研究和分析,并采用可編程ASIC器件FPGA,設(shè)計實現(xiàn)了物理層基帶處理的關(guān)鍵模塊,為今后形成具有自主知識產(chǎn)權(quán)的IP核奠定了基礎(chǔ).該文研究內(nèi)容得到了天津市信息化辦公室"寬帶無線局域網(wǎng)關(guān)鍵技術(shù)研究"項目經(jīng)費的支持.該文在對IEEE 802.11a協(xié)議深入研究的基礎(chǔ)上,提出了物理層的實現(xiàn)方案和功能模塊劃分.重點研究了實現(xiàn)基帶處理的關(guān)鍵模塊:FIR濾波器、卷積碼編碼器以及(2,1,7)Viterbi譯碼器的實現(xiàn)算法和硬件結(jié)構(gòu).在Viterbi譯碼器的設(shè)計中,

    標(biāo)簽: Viterbi 80211a 80211 IEEE

    上傳時間: 2013-06-19

    上傳用戶:xinzhch

  • MVB1類設(shè)備控制器的FPGA設(shè)計

    本文對TCN中的MVB技術(shù)進(jìn)行了研究,并在深入了解MVB的通信機(jī)制的基礎(chǔ)上,提出了采用FPGA替代MVB控制器專用芯片的解決方法。根據(jù)TCN協(xié)議,連接在MVB上的設(shè)備可以分為5類,其中1類設(shè)備可以在不需要CPU的基礎(chǔ)上實現(xiàn)自動通信,最為常用。本設(shè)計的目的就是采用FPGA替代MVB1類設(shè)備控制器。 文章采用自頂向下的模塊化設(shè)計方法,根據(jù)MVB1類設(shè)備控制器要實現(xiàn)的功能,將設(shè)計劃分為3個模塊:發(fā)送模塊、接收模塊和MVB1類模式控制模塊。其中發(fā)送模塊又劃分為位控制單元、CRC生成單元、FIFO單元和曼徹斯特編碼單元等。接收模塊又劃分為幀起始檢測單元、時鐘恢復(fù)單元、幀分界符檢測單元、數(shù)據(jù)譯碼單元、CRC校驗單元、譯碼控制單元和長度錯誤檢測單元等。MVB1類模式控制模塊又劃分為報文錯誤處理單元、主幀寄存器單元、TM控制單元和主控單元等。上述各模塊的RTL級設(shè)計都是采用硬件描述語言Verilog實現(xiàn)的。

    標(biāo)簽: MVB1 FPGA 設(shè)備 控制器

    上傳時間: 2013-07-21

    上傳用戶:dengzb84

  • 并網(wǎng)逆變器

    并網(wǎng)逆變器并網(wǎng)逆變器并網(wǎng)逆變器并網(wǎng)逆變器

    標(biāo)簽: 并網(wǎng)逆變器

    上傳時間: 2013-04-24

    上傳用戶:jyycc

  • 漢字ASCII碼-Unicode碼轉(zhuǎn)化器(轉(zhuǎn)換工具)

    漢字ASCII碼-Unicode碼轉(zhuǎn)化器(轉(zhuǎn)換工具)

    標(biāo)簽: Unicode ASCII 漢字 轉(zhuǎn)化器

    上傳時間: 2013-07-16

    上傳用戶:hustfanenze

  • 8位電流模模數(shù)轉(zhuǎn)換器設(shè)計研究

    8位電流模模數(shù)轉(zhuǎn)換器設(shè)計研究 8位電流模模數(shù)轉(zhuǎn)換器設(shè)計研究

    標(biāo)簽: 8位 電流模 模數(shù)轉(zhuǎn)換器

    上傳時間: 2013-06-21

    上傳用戶:kaixinxin196

  • 基于FPGA的MPEG4編解碼芯片開發(fā)系統(tǒng)設(shè)計研究

    MPEG-4是目前非常流行的視頻壓縮標(biāo)準(zhǔn),基于MPEG-4的視頻處理系統(tǒng)有兩種體系結(jié)構(gòu):可編程結(jié)構(gòu)和專用結(jié)構(gòu).可編程結(jié)構(gòu)靈活,適用范圍廣,易于升級,但電路復(fù)雜,電路功耗大.專用視頻編解碼器結(jié)構(gòu)硬件開銷小,處理速度高.該文主要研究專用的MPEG-4視頻編解碼芯片設(shè)計方法.目前市場上MPEG-4視頻編解碼芯片主要是Simple Profile級別的,而我們設(shè)計的芯片要實現(xiàn)Advanced Simple Profile級別.該文采用了一種基于大規(guī)模FPGA的軟硬件相結(jié)的芯片設(shè)計方案,我們設(shè)計了基于FPGA的MPEG-4芯片設(shè)計開發(fā)平臺,完成算法的硬件仿真與測試.論文圍繞基于FPGA的MPEG-4芯片開發(fā)系統(tǒng)設(shè)計,分為兩個部分.第一部分介紹了目前國內(nèi)外實現(xiàn)MPEG-4視頻處理系統(tǒng)的主要方法和應(yīng)用,概述了國際上MPEG-4視頻編解碼芯片設(shè)計的一般方法及其發(fā)展趨勢,詳細(xì)描述了我們的基于FPGA的MPEG-4編解碼芯片開發(fā)系統(tǒng)的結(jié)構(gòu).第二部分重點講述了基于FPGA的MPEG-4芯片開發(fā)系統(tǒng)各個電路模塊的設(shè)計,包括電源模塊、FPGA配置模塊、時鐘生成模塊、視頻輸入/輸出模塊、RS232串口模塊、以太網(wǎng)接口模塊、USB接口模塊等.同時也介紹了I

    標(biāo)簽: MPEG4 FPGA 編解碼芯片 開發(fā)系統(tǒng)

    上傳時間: 2013-06-15

    上傳用戶:it男一枚

  • 編碼器資料(全)

    較詳細(xì)的增量式和絕對式編碼器資料。開發(fā)前期很有用。

    標(biāo)簽: 編碼器

    上傳時間: 2013-06-13

    上傳用戶:dang2959809956

  • 3KW光伏并網(wǎng)逆變器的軟件畢業(yè)設(shè)計設(shè)計論文

    不錯的畢業(yè)論文 很詳細(xì)的介紹了光伏逆變器設(shè)計方法

    標(biāo)簽: 3KW 光伏并網(wǎng) 逆變器 軟件

    上傳時間: 2013-04-24

    上傳用戶:nanshan

  • 基于FPGA的視頻編碼器設(shè)計

    ISO和ITU-T制定的一系列視頻編碼國際標(biāo)準(zhǔn)的推出,開創(chuàng)了視頻通信和存儲應(yīng)用的新紀(jì)元。從H.261視頻編碼建議,到H.262/3、MPEG-1/2/4等都有一個共同的不斷追求的目標(biāo),即在盡可能低的碼率(或存儲容量)下獲得盡可能好的圖像質(zhì)量。 本課題的研究建立在目前主流的壓縮算法的基礎(chǔ)上,綜合出各種標(biāo)準(zhǔn)中實現(xiàn)途徑的共性和優(yōu)勢,將算法的主體移植于FPGA(FieldProgrammableGateArray)平臺上。憑借該種類嵌入式系統(tǒng)配置靈活、資源豐富的特點,建立一個可重構(gòu)的內(nèi)核處理模塊。進(jìn)一步的完善算法(運算速度、精度)和外圍系統(tǒng)后,就可作為專用視頻壓縮編碼器進(jìn)行門級電路設(shè)計的原型,構(gòu)建一個片上可編程的獨立系統(tǒng)。 編碼器設(shè)計有良好的應(yīng)用前景,通過使用離散余弦變換和熵編碼,對運動圖像從空間上進(jìn)行壓縮編碼,使得編碼后的數(shù)據(jù)流適合于傳輸、通信、存儲和編輯等方面的要求。同時,系統(tǒng)的設(shè)計將解碼的工作量大幅度降低,功能模塊在作適當(dāng)?shù)母膭雍罂蔀榻獯a器的參考設(shè)計使用。 研究所涉及的各功能模塊都進(jìn)行了系統(tǒng)性的仿真和綜合,滿足工程樣機(jī)的前期研發(fā)需要。

    標(biāo)簽: FPGA 視頻編碼器

    上傳時間: 2013-04-24

    上傳用戶:xiangwuy

  • 高速Viterbi譯碼器的FPGA實現(xiàn)

    本文提出了一種高速Viterbi譯碼器的FPGA實現(xiàn)方案。這種Viterbi譯碼器的設(shè)計方案既可以制成高性能的單片差錯控制器,也可以集成到大規(guī)模ASIC通信芯片中,作為全數(shù)字接收的一部分。 本文所設(shè)計的Viterbi譯碼器采用了基四算法,與基二算法相比,其譯碼速率在理論上約提升一倍。加一比一選單元是Viterbi譯碼器最主要的瓶頸所在,本文在加一比一選模塊中采用了全并行結(jié)構(gòu)的設(shè)計方法,這種方法雖然增加了硬件的使用面積,卻有效的提高了譯碼器的速率。在幸存路徑管理部分采用了兩路并行回溯的設(shè)計方法,與寄存器交換法相比,回溯算法更適用于FPGA開發(fā)設(shè)計。為了提高譯碼性能,減小譯碼差錯,本文采用較大譯碼深度的回溯算法以保證幸存路徑進(jìn)行合并。實現(xiàn)了基于FPGA的誤碼測試儀,在FPGA內(nèi)部完成誤碼驗證和誤碼計數(shù)的工作。 與基于軟件實現(xiàn)譯碼過程的DSP芯片不同,F(xiàn)PGA芯片完全采用硬件平臺對Viterbi譯碼器加以實現(xiàn),這使譯碼速率得到很大的提升。針對于具體的FPGA硬件實現(xiàn),本文采用了硬件描述語言VHDL來完成設(shè)計。通過對譯碼器的綜合仿真和FPGA實現(xiàn)驗證了該方案的可行性。譯碼器的最高譯碼輸出速率可以達(dá)到60Mbps。

    標(biāo)簽: Viterbi FPGA 譯碼器

    上傳時間: 2013-04-24

    上傳用戶:181992417

主站蜘蛛池模板: 黄大仙区| 巫溪县| 蕲春县| 京山县| 绍兴县| 那曲县| 北流市| 开阳县| 银川市| 葫芦岛市| 洪泽县| 阳信县| 南宁市| 天峨县| 双流县| 六枝特区| 五台县| 开江县| 松滋市| 玉溪市| 仁化县| 南丰县| 宝应县| 大港区| 德阳市| 通城县| 舒兰市| 仙居县| 会东县| 车险| 东丰县| 松桃| 德清县| 五寨县| 贵德县| 兰考县| 万全县| 东安县| 镇巴县| 鄂托克旗| 临夏市|