亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

不發(fā)貨復核復活

  • 礦用隔爆型高壓開關智能綜合保護系統的研究.rar

    隨著采煤自動化技術的發展,對煤礦井下供電系統可靠性、安全性和連續性的要求越來越高的要求,因此對礦用隔爆型高壓開關智能綜合保護系統的研究具有重要的理論和應用價值。隨著微機保護的發展,一些新的保護原理和方案,受到越來越多的關注,并逐步得到實際應用。然而這些新方法在改善保護性能的同時也對微機保護裝置的計算精度、速度和尋址空間等提出了更高的要求,因而也對構成微機保護裝置的硬件平臺提出了更高的要求。針對以上問題本文提出了一種新的微機保護設計方案,設計了一種基于DSP 和單片機雙CPU 結構的微機保護系統,并應用于高壓開關裝置當中DSP 作為主CPU 芯片主要完成數據采集、數據處理和保護等功能,8051 作為從CPU 主要完成鍵盤處理、液晶顯示處理和通訊等人機對話功能。此雙核結構具有并行工作,分工明確的優點,既保證了繼電保護的速動性,選擇性、靈敏性和可靠性,又實現了實施測量的高精度。 本文首先根據礦井高壓電網的實際情況,從理論上分析了礦井高壓電網常見故障的電氣特征,并參照相關標準制定了相應的保護原理和動作指標,尤其是針對礦井供電系統中普遍采用中性點不接地的情況,采用了“基于零序功率方向型”的選擇性漏電保護原理。然后分析了交流采樣、直流采樣方法的優缺點,確定了高壓防爆開關保護系統的采樣方式。 保護系統的硬件是實現保護原理的平臺,其穩定性和可靠性直接影響到保護功能的實現。本微機保護系統是基于DSP 和單片機的雙CPU 微機線路綜合保護測控裝置,DSP 的采用大大提高了保護裝置的數據處理速度,雙CPU 結構大大提高了裝置的可靠性。另外,該裝置不僅可以完成繼電保護功能,而且緊隨當前電力系統自動化發展的需要,還可以完成測量、控制、數據通訊的功能,亦即實現保護、控制、測量、數據通訊一體化。

    標簽: 隔爆型 保護系統 高壓開關

    上傳時間: 2013-05-17

    上傳用戶:2007yqing

  • 采用低分辨率位置傳感器的正弦波永磁同步電機控制系統.rar

    近年來,隨著永磁材料的發展,永磁同步電機應用日益廣泛。永磁同步電機根據反電動勢和電流波形的不同,可分為梯形波永磁同步電機(無刷直流電機)和正弦波永磁同步電機(永磁同步電機)。正弦波永磁同步電機為實現其正弦波驅動控制需要連續的轉子位置信號,通常采用機械位置傳感器(旋轉變壓器、光電編碼器等),機械位置傳感器雖可以提供高精度的轉子位置信息,但其體積大,價格高,增加了轉子的慣量,且性能易受環境因素的影響,限制了永磁同步電機的應用場合。近年來受到廣泛的關注的無位置傳感器技術,是通過檢測反電動勢(電壓)或電流等過零點獲取轉子的位置信號,此技術雖取消了機械位置傳感器,但存在控制復雜,位置檢測精度不高,運行轉速范圍受到限制等問題。為解決上述問題,本文研究采用低成本的低分辨率位置傳感器取代機械位置傳感器,通過位置估算法得到高分辨率的轉子位置信號,以實現永磁同步電機的正弦波驅動控制問題。 首先,本文分析了傳統的采用位置區間的平均速度和采用平均速度并引用平均加速度實現位置估算法的原理,針對其不足提出了一種改進的方法,該法通過對位置區間初始速度的估算,可以顯著提高速度、位置的估算精度。本文建立上述三種位置估算法的Matlab仿真模型,并對其進行了仿真研究,仿真結果表明:改進位置估算方法即使在加減速等動態性能過程中也能保持較小的位置誤差,性能明顯優于傳統的方法。 其次,完成了以TI公司的數子信號處理器(DSP)TMS320LF2407A為主控芯片,以IR公司IR2110為驅動芯片采用低分辨率位置傳感器的正弦波永磁同步電機控制系統的硬件電路的設計和調試工作。探討了正弦波永磁同步電機在采用無電流傳感器的電流開環控制時的控制策略問題。在此情況下電壓相位角φ對電機運行性能有重要的影響,為得到最佳的φ=f(ω)曲線,需根據負載特性進行優化。 最后,完成了基于TMS320LF2407A采用低分辨率位置傳感器的正弦波永磁同步電機的軟件設計,文中詳細討論了位置估算程序和實現SVPWM程序的設計和調試,并對其進行了實驗驗證。

    標簽: 分辨率 位置傳感器 正弦波

    上傳時間: 2013-07-23

    上傳用戶:shwjl

  • 基于DSP在線式UPS不間斷電源控制系統的研究.rar

    基于DSP在線式UPS不間斷電源控制系統的研究

    標簽: DSP UPS 不間斷電源

    上傳時間: 2013-07-08

    上傳用戶:yangbo69

  • 三磁道磁卡讀存器的設計.rar

    該系統是一款磁卡閱讀存儲器,根據用戶要求解決了普通閱讀器只能實時連接計算機,不能單獨使用的問題。而且針對作為特殊用途的磁卡,要求三道磁道都記錄數據,并且第三磁道記錄格式與標準規定的記錄格式不同時,系統配套的應用程序對其做了正確譯碼、顯示。 @@ 整個系統包括單片機控制的閱讀存儲器硬件部分,和配套使用的計算機界面應用程序軟件部分。其中硬件電路包括磁條譯碼芯片、外部存儲器芯片、串口電平轉換芯片等等,所有的工作過程都是由單片機控制。我們這里選用紫外線擦除的87C52單片機,電路使用的集成電路芯片都是采用SMT封裝器件,極大縮小了讀存器的體積,使用簡單,攜帶方便。 @@ 磁條譯碼芯片采用的是中青科技有限公司出品的M3-230.LQ F/2F解碼器集成電路。該IC實現了磁信號到電信號的轉換。外部存儲器則是使用的8K Bytes的24LC65集成芯片,擴展8片,總容量達到8×8K。 @@ MAXIM公司出品的MAX232實現了單片機TTL電平到RS232接口電平的轉換,從而與計算機串口實現硬件連接。 @@ 計算機界面顯示程序采用當今使用最廣的面向對象編程語言Visual Basic 6.0版本(以后簡稱VB),并且使用VB帶有的串口通信控件MScomm,通過設置其屬性,使其和下位機單片機協議保持一致,進而進行正確的串口通信。關于磁道上數據記錄的譯碼,則是通過對每條磁道上數據記錄進行多次實驗,認真分析,進而得到了各條磁道各自的編碼規則,按照其規則對其譯碼顯示。這部分程序也是通過VB編程語言實現的。另外,計算機應用程序部分還實現了對下位機讀存器的擦除控制。 @@關鍵詞:磁卡,閱讀存儲器,單片機,串口通信,track3數據譯碼

    標簽: 磁道 磁卡

    上傳時間: 2013-08-05

    上傳用戶:黃華強

  • 不平衡系統中STATCOM的控制方法和主電路研究.rar

    三相電壓不平衡度是衡量電網電能質量的一個重要指標。在三相系統中,引起電壓不平衡的主要原因是發電機的輸出電壓不平衡和負載不平衡兩方面,電壓不平衡比較嚴重時,會給系統帶來諸多危害。近年來,STATCOM因其動態響應速度快,電流諧波含量小,裝置體積小等優點,在電壓不平衡補償中的應用越來越廣。 首先本文研究了基于IGCT的STATCOM主電路。為了獲得更高的輸出電壓,通常需要將IGCT串聯使用。然而在器件串聯使用時,由于其特性的差異會產生暫態電壓分配不均衡,導致個別器件上產生過電壓而威脅器件的安全,嚴重時會燒毀器件。因此需要采用均壓電路來保證串聯結構中電壓的平均分配。本文重點對IGCT串聯均壓電路和緩沖電路進行了設計,在分析串聯均壓電路的同時,計算了吸收電容和吸收電阻的取值范圍。而后,對緩沖電路進行了Pspice仿真,通過仿真驗證了均壓電路的工作效果。結果表明,吸收電容和吸收電阻的取值合適,能夠對IGCT的串聯運行起到很好的保護作用。本文還對100Kvar/660VSTATCOM的主電路進行了參數設計,對IGCT的型號和各主要元件進行了選擇。 本文重點研究了不平衡系統中STATCOM的控制策略。建立了基于IGCT的STATCOM的數學模型;根據STATCOM的電流暫態模型,對電流電壓進行序分解,并做D—Q坐標變換,建立STATCOM在靜止坐標系下的正、負序數學模型。基于建立的負序模型,研究STATCOM在不平衡情況下的控制策略,本文采用無差拍控制方法;根據實際補償時遇到的問題:收斂速度慢、依賴固定的負載模型、魯棒性差等,對無差拍控制方法進行了優化設計。該優化方法在傳統無差拍的基礎上引入了參考電流觀測器和狀態觀測器;文中具體設計了這個改進無差拍控制器和其相關電路。經分析與仿真驗證了本文提出的優化控制方法,將該方法應用于STATCOM不平衡補償器,取得了良好的不平衡補償性能、快速的動態響應和良好的魯棒性。

    標簽: STATCOM 不平衡

    上傳時間: 2013-06-05

    上傳用戶:abc123456.

  • MEMS傳感器弱信號檢測電路及集成設計.rar

    高精度慣性加速度計能夠實現實時位移檢測,在當今民用和軍用系統如汽車電子、工業控制、消費電子、衛星火箭和導彈等中間具有廣泛的需求。在高精度慣性加速度計中,特別需要穩定的低噪聲高靈敏度接口電路。事實上,隨著傳感器性能的不斷提高,接口電路將成為限制整個系統的主要因素。 本論文在分析差動電容式傳感器工作原理的基礎上,設計了針對電容式加速度計的全差分開環低噪聲接口電路。前端電路檢測傳感器電容的變化,通過積分放大,產生正比于電容波動的電壓信號。 本論文采用開關電容電路結構,使得對寄生不敏感,信號靈敏度高,容易與傳感器單片集成。為了得到微重力加速度性能,設計電容式位移傳感接口電路時,重點研究了噪聲問題和系統建模問題。仔細分析了開環傳感器中的不同噪聲源,并對其中的一些進行了仿真驗證。建立了接口電路寄生電容和寄生電阻模型。 為了更好的提高分辨率,降低噪聲的影響如放大器失調、1/f噪聲、電荷注入、時鐘饋通和KT/C噪聲,本論文采用了相關雙采樣技術(CDS)。為了限制接口電路噪聲特別是熱噪聲,著重設計考慮了前置低噪聲放大器的設計及優化。由于時鐘一直導通,特別設計了低功耗弛豫振蕩器,振蕩頻率為1.5M。為了減小傳感器充電基準電壓噪聲,采用兩級核心基準結構設計了高精度基準,電源抑制比高達90dB。 TSMC 0.18μm工藝中的3.3V電壓和模型,本論文進行了spectre仿真。 關鍵詞:MEMS;電容式加速度計;接口電路;低噪聲放大器;開環檢測

    標簽: MEMS 傳感器 弱信號

    上傳時間: 2013-05-23

    上傳用戶:hphh

  • 射頻與微波功率放大器設計.rar

    本書主要闡述設計射頻與微波功率放大器所需的理論、方法、設計技巧,以及將分析計算與計算機輔助設計相結合的優化設計方法。這些方法提高了設計效率,縮短了設計周期。本書內容覆蓋非線性電路設計方法、非線性主動設備建模、阻抗匹配、功率合成器、阻抗變換器、定向耦合器、高效率的功率放大器設計、寬帶功率放大器及通信系統中的功率放大器設計。  本書適合從事射頻與微波動功率放大器設計的工程師、研究人員及高校相關專業的師生閱讀。 作者簡介 Andrei Grebennikov是M/A—COM TYCO電子部門首席理論設計工程師,他曾經任教于澳大利亞Linz大學、新加坡微電子學院、莫斯科通信和信息技術大學。他目前正在講授研究班課程,在該班上,本書作為國際微波年會論文集。 目錄 第1章 雙口網絡參數  1.1 傳統的網絡參數  1.2 散射參數  1.3 雙口網絡參數間轉換  1.4 雙口網絡的互相連接  1.5 實際的雙口電路   1.5.1 單元件網絡   1.5.2 π形和T形網絡  1.6 具有公共端口的三口網絡  1.7 傳輸線  參考文獻 第2章 非線性電路設計方法  2.1 頻域分析   2.1.1 三角恒等式法   2.1.2 分段線性近似法   2.1.3 貝塞爾函數法  2.2 時域分析  2.3 NewtOn.Raphscm算法  2.4 準線性法  2.5 諧波平衡法  參考文獻 第3章 非線性有源器件模型  3.1 功率MOSFET管   3.1.1 小信號等效電路   3.1.2 等效電路元件的確定   3.1.3 非線性I—V模型   3.1.4 非線性C.V模型   3.1.5 電荷守恒   3.1.6 柵一源電阻   3.1.7 溫度依賴性  3.2 GaAs MESFET和HEMT管   3.2.1 小信號等效電路   3.2.2 等效電路元件的確定   3.2.3 CIJrtice平方非線性模型   3.2.4 Curtice.Ettenberg立方非線性模型   3.2.5 Materka—Kacprzak非線性模型   3.2.6 Raytheon(Statz等)非線性模型   3.2.7 rrriQuint非線性模型   3.2.8 Chalmers(Angek)v)非線性模型   3.2.9 IAF(Bemth)非線性模型   3.2.10 模型選擇  3.3 BJT和HBT汀管   3.3.1 小信號等效電路   3.3.2 等效電路中元件的確定   3.3.3 本征z形電路與T形電路拓撲之間的等效互換   3.3.4 非線性雙極器件模型  參考文獻 第4章 阻抗匹配  4.1 主要原理  4.2 Smith圓圖  4.3 集中參數的匹配   4.3.1 雙極UHF功率放大器   4.3.2 M0SFET VHF高功率放大器  4.4 使用傳輸線匹配   4.4.1 窄帶功率放大器設計   4.4.2 寬帶高功率放大器設計  4.5 傳輸線類型   4.5.1 同軸線   4.5.2 帶狀線   4.5.3 微帶線   4.5.4 槽線   4.5.5 共面波導  參考文獻 第5章 功率合成器、阻抗變換器和定向耦合器  5.1 基本特性  5.2 三口網絡  5.3 四口網絡  5.4 同軸電纜變換器和合成器  5.5 wilkinson功率分配器  5.6 微波混合橋  5.7 耦合線定向耦合器  參考文獻 第6章 功率放大器設計基礎  6.1 主要特性  6.2 增益和穩定性  6.3 穩定電路技術   6.3.1 BJT潛在不穩定的頻域   6.3.2 MOSFET潛在不穩定的頻域   6.3.3 一些穩定電路的例子  6.4 線性度  6.5 基本的工作類別:A、AB、B和C類  6.6 直流偏置  6.7 推挽放大器  6.8 RF和微波功率放大器的實際外形  參考文獻 第7章 高效率功率放大器設計  7.1 B類過激勵  7.2 F類電路設計  7.3 逆F類  7.4 具有并聯電容的E類  7.5 具有并聯電路的E類  7.6 具有傳輸線的E類  7.7 寬帶E類電路設計  7.8 實際的高效率RF和微波功率放大器  參考文獻 第8章 寬帶功率放大器  8.1 Bode—Fan0準則  8.2 具有集中元件的匹配網絡  8.3 使用混合集中和分布元件的匹配網絡  8.4 具有傳輸線的匹配網絡    8.5 有耗匹配網絡  8.6 實際設計一瞥  參考文獻 第9章 通信系統中的功率放大器設計  9.1 Kahn包絡分離和恢復技術  9.2 包絡跟蹤  9.3 異相功率放大器  9.4 Doherty功率放大器方案  9.5 開關模式和雙途徑功率放大器  9.6 前饋線性化技術  9.7 預失真線性化技術  9.8 手持機應用的單片cMOS和HBT功率放大器  參考文獻

    標簽: 射頻 微波功率 放大器設計

    上傳時間: 2013-04-24

    上傳用戶:W51631

  • 基于FPGA的OFDM基帶系統研究.rar

    近幾年來,OFDM(Orthogonal Frequency Division Multiplexing)技術引起了人們的廣泛注意,根據這項新技術,很多相關協議被提出來。其中WiMax(Wireless MetropolitanArea Networks)代表空中接口滿足IEEE 802.16標準的寬帶無線通信系統,IEEE標準在2004年定義了空中接口的物理層(PHY),即802.16d協議。該協議規定數據傳輸采用突發模式,調制方式采用OFDM技術,傳輸速率較高且實現方便、成本低廉,已經成為首先推廣應用的商業化標準。 本文主要對IEEE802.16d OFDM系統物理層進行研究,并在XILINX公司的Virtexpro II芯片上實現了基帶算法。 首先討論了OFDM基本原理及其關鍵技術。根據IEEE802.16d OFDM系統的物理層發送端流程搭建了基帶仿真鏈路,利用MATLAB/SIMULINK仿真了OFDM系統在有無循環前綴(CP)、多徑數目不同等情況下的性能變化。由于同步算法和信道估計算法計算量都很大,為了找到適合采用FPGA實現的算法,分析了同步誤差和不同信道估計算法對接收信號的影響,并結合計算量的大小提出了一種新的聯合同步算法,以及得出了LS信道估計算法最適合802.16d系統的結論。 其次,完成了基帶發射機和接收機的FPGA硬件電路實現。為了使系統的時鐘頻率更高,采用了流水線的結構。設計中采用編寫Verilog程序和使用IP核相結合的辦法,實現了新的聯合同步算法,并且通過簡化結構,避免了信道估計算法中的繁瑣除法。利用ISE9. 2i和Modelsim6.Oc軟件平臺對程序進行設計、綜合和仿真,并將仿真結果和MATLAB軟件計算結果相對比。結果表明,采用16位數據總線可達到理想的精度。 最后,采用串口通信的方式對基帶系統進行了驗證。通過串口通信從功能上表明該系統確實可行。 關鍵詞:IEEE802. 16d; OFDM; 同步;信道估計;基帶系統

    標簽: FPGA OFDM 基帶

    上傳時間: 2013-07-31

    上傳用戶:1757122702

  • 基于FPGA的PCI軟核模塊的研究與實現.rar

    本課題是在課題組已實現的高速串行通信平臺的基礎上,進一步引伸,設計開源的PCI軟核通信模塊替代Xilinx公司提供的LogiCORE PCI核,力求在從模式下,做到占用資源更少,傳輸速度更快,也為以后實現更完整的功能提供平臺。 本文以此為背景,基于FPGA平臺,搭建以開源的PCI軟核為核心的串行通信接口平臺,使其成為PCI總線與用戶邏輯之間的橋梁,使用戶邏輯避開與復雜的PCI總線協議。本課題采用Spartan-II FPGA芯片XC2S200-6FG456C系統開發板作為串行通信接口的硬件實驗平臺,實現了支持配置讀/寫交易、單數據段讀/寫、突發模式讀/寫、命令/地址譯碼功能和數據傳送錯誤檢測與處理功能的PCI軟核。 本文主要闡述了以PCI軟核為核心的串行通信平臺的實現,首先介紹了PCI軟核的編程語言、軟件工具和硬件實驗平臺Spartan-II FPGA芯片XC2S200-6FG456C系統開發板。然后,介紹了PCI總線命令、PCI軟核所支持的功能、PCI軟核兩側信號的定義、PCI軟核配置模塊以及探討了PCI軟核的狀態機接收、發送數據等過程,分析了PCI軟核的數據收發功能仿真,主要包括配置讀/寫交易、單數據段模式讀/寫和突發模式讀/寫的仿真圖形,并闡述了管腳約束的操作流程。最后介紹PCI軟核模塊的WDM驅動,內容包括驅動程序簡介、驅動程序的開發、中斷處理、驅動程序與應用程序之間的通信以及應用程序操作。最后,對PCI軟核的各種性能進行了比較分析。整個模塊設計緊湊,完成在實驗平臺上的數據發送。 設計選用硬件描述語言VerilogHDL,在開發工具Xilinx ISE7.1中完成整個系統的設計、綜合、布局布線,利用Modelsim進行功能及時序仿真,使用DriverWorks為PCI軟核編寫WinXP下的驅動程序,用VC++6.0編寫相應的測試應用程序。之后,將FPGA設計下載到Spanan-II FPGA芯片XC2S200-6FG456C系統開發板中運行。 文章最后指出工作中的不足之處和需要進一步完善的地方。

    標簽: FPGA PCI 軟核

    上傳時間: 2013-04-24

    上傳用戶:sc965382896

  • 基于FPGA的SATAⅡ協議研究與實現.rar

    現代的計算機追求的是更快的速度、更高的數據完整性和靈活性。無論從物理性能,還是從電氣性能來看,現今的并行總線都已出現了某些局限,無法提供更高的數據傳輸率。而SATA以其傳輸速率快、支持熱插拔、可靠的數據傳輸等特點,得到各行業越來越多的支持。 目前市場上的SATA IP CORE都是面向IC設計的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上實現SATAⅡ協議,對SATA技術的推廣、國內邏輯IP核的發展都有一定的意義。 本文將SATAⅡ協議的FPGA實現劃分成物理層、鏈路層、傳輸層和應用層四個模塊。提出了物理層串行收/發器設計以及物理鏈路初始化方案。分析了鏈路層模塊結構,給出了作為SATAⅡ鏈路層核心的狀態機的設計。為滿足SATAⅡ協議3.0Gbps的速率,采用擴大數據處理位寬的方法,設計完成了鏈路層的16b/20b編碼模塊,同時為提高數據傳輸可靠性和信號的穩定性,分別實現了鏈路層CRC校驗模塊和并行擾碼模塊。在描述協議傳輸層的模塊結構的基礎上,給出了作為傳輸層核心的狀態機的設計,并以DMA DATA OUT命令的操作為例介紹了FIS在傳輸層中的處理過程。完成了命令層協議狀態機的設計,并實現了SATAⅡ新增功能NCQ技術,從而使得數據傳輸更加有效。最后為使本設計應用更加廣泛,設計了基于AHB總線的用戶接口。 本設計采用Verilog HDL語言對需要實現的電路進行描述,并使用Modelsim軟件仿真。仿真結果表明,本文設計的邏輯電路可靠穩定,與SATAⅡ協議定義功能一致。

    標簽: FPGA SATA 協議研究

    上傳時間: 2013-06-16

    上傳用戶:cccole0605

主站蜘蛛池模板: 靖边县| 新邵县| 松原市| 张家口市| 图木舒克市| 绵竹市| 尚义县| 方正县| 平利县| 固始县| 社会| 永登县| 江永县| 延津县| 平原县| 于都县| 靖州| 皮山县| 化德县| 永寿县| 竹山县| 梓潼县| 宜章县| 长垣县| 乐亭县| 连山| 前郭尔| 彭阳县| 二手房| 贞丰县| 视频| 亳州市| 山阳县| 宁南县| 甘孜| 尼勒克县| 乌拉特前旗| 东城区| 富源县| 平昌县| 叙永县|