亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

您現(xiàn)在的位置是:蟲蟲下載站 > 資源下載 > 可編程邏輯 > 一種在FPGA上實現(xiàn)的FIR濾波器的資源優(yōu)化算法

一種在FPGA上實現(xiàn)的FIR濾波器的資源優(yōu)化算法

  • 資源大小:855 K
  • 上傳時間: 2014-01-02
  • 上傳用戶:shanyeshuren
  • 資源積分:2 下載積分
  • 標(biāo)      簽: FPGA FIR 濾波器 優(yōu)化算法

資 源 簡 介

在數(shù)字濾波器中,F(xiàn)IR濾波器是一種結(jié)構(gòu)簡單且總是穩(wěn)定的濾波器,同時也只有FIR濾波器擁有線性相位的特性。傳統(tǒng)的直接型濾波器運算速度過慢,而改進型的DA結(jié)構(gòu)的濾波器需要過高的芯片面積消耗大量的邏輯資源很難達到運算速度以及邏輯資源節(jié)約的整體優(yōu)化。本文提出了一種基于RAG算法的FIR濾波器,與傳統(tǒng)的基于DA算法的濾波器結(jié)構(gòu)的濾波器相比,RAG算法簡化了FIR濾波器乘法模塊的結(jié)構(gòu),減少了邏輯資源的消耗和硬件實現(xiàn)面積,提高了計算速度。本文設(shè)計的16階FIR濾波器用VerilogHDL進行描述,并綜合到Altera公司的CycloneⅡ系列FPGA中。仿真實驗表明基于RAG算法的FIR濾波器達到了邏輯資源的節(jié)約和運算速度的提高的整體優(yōu)化效果。

相 關(guān) 資 源

主站蜘蛛池模板: 霍山县| 顺平县| 鹤壁市| 日照市| 寿光市| 昂仁县| 长寿区| 密云县| 昭苏县| 金溪县| 宁明县| 清河县| 睢宁县| 盱眙县| 阳泉市| 云南省| 玛多县| 平塘县| 汉中市| 博兴县| 新蔡县| 绩溪县| 桃江县| 平潭县| 沙洋县| 丰台区| 柳州市| 诸暨市| 罗平县| 合阳县| 思茅市| 绥阳县| 南通市| 无极县| 杭州市| 渝中区| 北海市| 杨浦区| 涪陵区| 九台市| 措美县|