亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

您現(xiàn)在的位置是:蟲蟲下載站 > 資源下載 > 可編程邏輯 > 一種在FPGA上實現(xiàn)的FIR濾波器的資源優(yōu)化算法

一種在FPGA上實現(xiàn)的FIR濾波器的資源優(yōu)化算法

  • 資源大小:855 K
  • 上傳時間: 2014-01-02
  • 上傳用戶:shanyeshuren
  • 資源積分:2 下載積分
  • 標(biāo)      簽: FPGA FIR 濾波器 優(yōu)化算法

資 源 簡 介

在數(shù)字濾波器中,F(xiàn)IR濾波器是一種結(jié)構(gòu)簡單且總是穩(wěn)定的濾波器,同時也只有FIR濾波器擁有線性相位的特性。傳統(tǒng)的直接型濾波器運算速度過慢,而改進型的DA結(jié)構(gòu)的濾波器需要過高的芯片面積消耗大量的邏輯資源很難達到運算速度以及邏輯資源節(jié)約的整體優(yōu)化。本文提出了一種基于RAG算法的FIR濾波器,與傳統(tǒng)的基于DA算法的濾波器結(jié)構(gòu)的濾波器相比,RAG算法簡化了FIR濾波器乘法模塊的結(jié)構(gòu),減少了邏輯資源的消耗和硬件實現(xiàn)面積,提高了計算速度。本文設(shè)計的16階FIR濾波器用VerilogHDL進行描述,并綜合到Altera公司的CycloneⅡ系列FPGA中。仿真實驗表明基于RAG算法的FIR濾波器達到了邏輯資源的節(jié)約和運算速度的提高的整體優(yōu)化效果。

相 關(guān) 資 源

主站蜘蛛池模板: 夏河县| 依兰县| 两当县| 胶州市| 桓仁| 耒阳市| 黄梅县| 延长县| 台湾省| 焉耆| 平泉县| 九江市| 平利县| 南岸区| 平利县| 怀宁县| 门头沟区| 富源县| 嘉善县| 丹棱县| 博爱县| 聂拉木县| 荥阳市| 怀宁县| 铅山县| 达孜县| 楚雄市| 娱乐| 新河县| 温泉县| 昌平区| 花莲县| 泸西县| 颍上县| 延寿县| 健康| 南投县| 东乌珠穆沁旗| 香港 | 林州市| 关岭|