數(shù)字濾波器的FPGA實現(xiàn),verilogHDL
資源簡介:數(shù)字濾波器的FPGA實現(xiàn),verilogHDL
上傳時間: 2013-09-05
上傳用戶:雨出驚人love
資源簡介:數(shù)字濾波器的FPGA實現(xiàn),verilogHDL
上傳時間: 2014-01-03
上傳用戶:徐孺
資源簡介:數(shù)字濾波器的FPGA實現(xiàn),verilogHDL,適合感興趣的學習者學習,可以提高自己的能力,大家可以多交流哈
上傳時間: 2022-05-21
上傳用戶:
資源簡介:IIR數(shù)字濾波器的FPGA實現(xiàn)(圖),初學者適用
上傳時間: 2013-08-27
上傳用戶:781354052
資源簡介:IIR數(shù)字濾波器的FPGA實現(xiàn)(圖),初學者適用
上傳時間: 2013-12-23
上傳用戶:wpwpwlxwlx
資源簡介:在圖像處理、數(shù)據(jù)傳輸、雷達接收等現(xiàn)代信號處理領(lǐng)域,對信號處理的穩(wěn)定性、實時性和靈活性都有很高的要求。FIR數(shù)字濾波器因其線性相位特性滿足了現(xiàn)代信號處理領(lǐng)域?qū)V波器的高性能要求,成為應用最廣泛的數(shù)字濾波器之一。高密度的FPGA兼顧實時性和靈活性,為F...
上傳時間: 2013-06-07
上傳用戶:zhangyi99104144
資源簡介:FIR數(shù)字濾波器設(shè)計FPGA實現(xiàn)的研究。流水線技術(shù)在文中得到了應用,提高了數(shù)據(jù)處理的速度
上傳時間: 2013-08-06
上傳用戶:wangyi39
資源簡介:本文以數(shù)字信號處理系統(tǒng)為應用背景,圍繞基于FPGA的ⅡR數(shù)字濾波器的實現(xiàn)技術(shù)展開了研究。 首先以ⅡR數(shù)字濾波器的優(yōu)化設(shè)計基本理論為依據(jù),研究了在頻域上的最小均方誤差設(shè)計法和在時域上的最小平方誤差設(shè)計法。以四階和六階兩個ⅡR低通數(shù)字濾波器設(shè)計為例,利...
上傳時間: 2013-06-20
上傳用戶:lw852826
資源簡介:介紹了IIR 濾波器的FPGA 實現(xiàn)方法,給出了 IIR 數(shù)字濾波器的時序控制、延時、補碼乘法和累加四個模塊的設(shè)計方法,并用VHDL和FPGA 器件實現(xiàn)了IIR 數(shù)字濾波。
上傳時間: 2013-08-12
上傳用戶:tianyi996
資源簡介:介紹了IIR 濾波器的FPGA 實現(xiàn)方法,給出了 IIR 數(shù)字濾波器的時序控制、延時、補碼乘法和累加四個模塊的設(shè)計方法,并用VHDL和FPGA 器件實現(xiàn)了IIR 數(shù)字濾波。
上傳時間: 2013-12-17
上傳用戶:ardager
資源簡介:FIR數(shù)字濾波器設(shè)計FPGA實現(xiàn)的研究。流水線技術(shù)在文中得到了應用,提高了數(shù)據(jù)處理的速度
上傳時間: 2017-09-12
上傳用戶:dongbaobao
資源簡介:該文檔為verilogHDL的SPWM全數(shù)字算法的FPGA實現(xiàn)講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-02-18
上傳用戶:得之我幸78
資源簡介:數(shù)字濾波器的MATLAB與FPGA實現(xiàn)——Altera/Verilog版》以Altera公司的FPGA器件為開發(fā)平臺,采用MATLAB及Verilog HDL語言為開發(fā)工具,詳細闡述數(shù)字濾波器的FPGA實現(xiàn)原理、結(jié)構(gòu)、方法以及仿真測試過程,并通過大量工程實例分析FPGA實現(xiàn)過程中的具體技術(shù)細節(jié)...
上傳時間: 2022-06-14
上傳用戶:
資源簡介:本書比較全面地闡述了FPGA在數(shù)字信號處理中的應用問題。 數(shù)字信號處理的FPGA實現(xiàn) 本書共分8章,主要內(nèi)容包括典型FPGA器件的介紹、vhdl硬件描述語言、FPGA設(shè)計中常用軟件簡介、用FPGA實現(xiàn)數(shù)字信號處理的數(shù)據(jù)規(guī)劃、多種結(jié)構(gòu)類型的fir數(shù)字濾波器的FPGA實現(xiàn)、...
上傳時間: 2013-06-04
上傳用戶:y562413679
資源簡介:CIC濾波器的FPGA實現(xiàn)的一篇文章,軟件無線電中常用cic濾波器進行采樣速率的轉(zhuǎn)換,很好的滿足了抗混疊效應的要求
上傳時間: 2013-08-09
上傳用戶:cc1
資源簡介:采用Verilog HDL語言分剮實現(xiàn)了FIR數(shù)字濾波器的改進的串行結(jié)構(gòu)、 并行結(jié)構(gòu)以及DA結(jié)構(gòu),并在ModelSim仿真驗證平臺中仿真了實現(xiàn)設(shè)計。
上傳時間: 2015-12-22
上傳用戶:shikg1245
資源簡介:數(shù)字濾波器的硬件實現(xiàn),里面實例可以直接在quartus中運行
上傳時間: 2013-12-20
上傳用戶:asdfasdfd
資源簡介:數(shù)字示波器的FPGA實現(xiàn) VHDL編寫 Quartus7.1測試通過
上傳時間: 2013-11-28
上傳用戶:LIKE
資源簡介:FIR數(shù)字濾波器的DSP實現(xiàn) 用凱塞窗設(shè)計源程序
上傳時間: 2014-12-04
上傳用戶:cjf0304
資源簡介:FIR數(shù)字濾波器的DSP實現(xiàn) 相信很多人在尋找吧 我也是找了好久的 現(xiàn)分享大家
上傳時間: 2014-08-07
上傳用戶:yuzsu
資源簡介:CIC濾波器的FPGA實現(xiàn)的一篇文章,軟件無線電中常用cic濾波器進行采樣速率的轉(zhuǎn)換,很好的滿足了抗混疊效應的要求
上傳時間: 2017-03-01
上傳用戶:comua
資源簡介:本文檔是關(guān)于數(shù)字濾波器的DSP實現(xiàn),如有需要請下載
上傳時間: 2013-12-20
上傳用戶:hebmuljb
資源簡介:該文檔為多相抽取濾波器的FPGA實現(xiàn)講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-02-10
上傳用戶:
資源簡介:數(shù)字濾波器是現(xiàn)代數(shù)字信號處理系統(tǒng)的重要組成部分之一。ⅡR數(shù)字濾波器又是其中非常重要的一類慮波器,因其可以較低的階次獲得較高的頻率選擇特性而得到廣泛應用。 本文研究了ⅡR數(shù)字濾波器的常用設(shè)計方法,在分析各種ⅡR實現(xiàn)結(jié)構(gòu)的基礎(chǔ)上,利用MATLAB針對并聯(lián)...
上傳時間: 2013-04-24
上傳用戶:rockjablew
資源簡介:數(shù)字濾波作為數(shù)字信號處理技術(shù)的重要組成部分,廣泛應用于諸如信號分離、恢復、整形等多種場合中,本文討論的FIR濾波器因其具有嚴格的線性相位特性而得到廣泛的應用。在工程實踐中,往往要求信號處理具有實時性和靈活性,但目前常用的一些軟件或硬件實現(xiàn)方法則...
上傳時間: 2013-07-13
上傳用戶:皇族傳媒
資源簡介:數(shù)字濾波作為數(shù)字信號處理技術(shù)的重要組成部分,廣泛應用于諸如信號分離、恢復、整形等多種場合中,本文討論的FIR濾波器因其具有嚴格的線性相位特性而得到廣泛的應用。在工程實踐中,往往要求信號處理具有實時性和靈活性,但目前常用的一些軟件或硬件實現(xiàn)方法則...
上傳時間: 2013-07-19
上傳用戶:sjyy1001
資源簡介:·?摘要:? 隨著數(shù)字技術(shù)的發(fā)展,數(shù)字濾波器的功能越來越受到人們的注意和廣泛應用,它有精度高、靈活性大等突出特點.FIR數(shù)字濾波具有穩(wěn)定性高,嚴格的線性相位,能用FFT算法實現(xiàn)等特點.通過FPGA實現(xiàn)FIR數(shù)字濾波具有實時性高、處理速度快、精度高的特點.文章先...
上傳時間: 2013-07-14
上傳用戶:wuyuying
資源簡介:常用的實時數(shù)字信號處理的器件有可編程的數(shù)字信號處理(DSP)芯片(如AD系列、TI系列)、專用集成電路(ASIC)、現(xiàn)場可編程門陣列(FPGA)等。在工程實踐中,往往要求對信號處理要有高速性、實時性和靈活性,而已有的一些軟件和硬件實現(xiàn)方式則難以同時達到這幾方面的要...
上傳時間: 2013-06-06
上傳用戶:June
資源簡介:LMS自適應濾波器是一種廣泛使用的數(shù)字信號處理算法,對其實現(xiàn)有多種方法.通過研究其特性的基礎(chǔ)上,提出了在FPGA 中使用軟處理的嵌入式實現(xiàn)方案,文中對實現(xiàn)方式的優(yōu)缺點進行了分析,并給出了硬件實現(xiàn)中的有線字長效應進行了詳細的分析.
上傳時間: 2014-01-21
上傳用戶:gokk
資源簡介::介紹了基于FPGA的FIR數(shù)字濾波器的設(shè)計與實現(xiàn),該設(shè)計利用Matlab工具箱設(shè)計窗函數(shù)計算FIR濾波器系數(shù),并通過VHDL層次化設(shè)計方法,同時FPGA與單片機有機結(jié)合,采用C51及VHDL語言模塊化的設(shè)計思想及進行優(yōu)化編程,有效實現(xiàn)了鍵盤可設(shè)置參數(shù)及LCD顯示。結(jié)果表明此實現(xiàn)...
上傳時間: 2014-01-02
上傳用戶:tianyi223