編寫(xiě)verilog代碼 利用實(shí)驗(yàn)箱上的A/D芯片完成模數(shù)轉(zhuǎn)換。輸入電壓由實(shí)驗(yàn)箱提供,其幅值在0~5V間變化,由電位器控制。輸出信號(hào)顯示輸入的模擬電壓值,由數(shù)碼管顯示為2位BCD碼的形式。
資源簡(jiǎn)介:編寫(xiě)verilog代碼 利用實(shí)驗(yàn)箱上的A/D芯片完成模數(shù)轉(zhuǎn)換。輸入電壓由實(shí)驗(yàn)箱提供,其幅值在0~5V間變化,由電位器控制。輸出信號(hào)顯示輸入的模擬電壓值,由數(shù)碼管顯示為2位BCD碼的形式。
上傳時(shí)間: 2013-12-16
上傳用戶:songnanhua
資源簡(jiǎn)介:利用80C196片內(nèi)的A/D轉(zhuǎn)換模塊,進(jìn)行A/D轉(zhuǎn)換實(shí)驗(yàn),模擬量輸入選用板提供的電位器,改變電位器值,觀察AX寄存器中每次轉(zhuǎn)換結(jié)果。將高8位AD結(jié)果用8255的PA口輸出到LED燈上。
上傳時(shí)間: 2013-12-26
上傳用戶:rocwangdp
資源簡(jiǎn)介:ad7714是美國(guó)公司生產(chǎn)的24 位串行模數(shù)轉(zhuǎn)換器,電源和數(shù)據(jù)接口在ad7710的基礎(chǔ)上作了較大改進(jìn).可用于低頻小信號(hào)的測(cè)量.
上傳時(shí)間: 2014-11-22
上傳用戶:標(biāo)點(diǎn)符號(hào)
資源簡(jiǎn)介:基于自主開(kāi)發(fā)的A/D芯片的芯片初始化程序,vc編寫(xiě),希望對(duì)大家有幫助
上傳時(shí)間: 2015-07-10
上傳用戶:黃華強(qiáng)
資源簡(jiǎn)介:自己課程設(shè)計(jì)寫(xiě)的程序,用FPGA控制ADC0809的轉(zhuǎn)換時(shí)序來(lái)完成模/數(shù)轉(zhuǎn)換,然后將轉(zhuǎn)換完的數(shù)字信號(hào)傳遞給0832
上傳時(shí)間: 2013-08-30
上傳用戶:小寶愛(ài)考拉
資源簡(jiǎn)介:基于自主開(kāi)發(fā)的A/D芯片的vc測(cè)試程序,希望對(duì)大家有幫助
上傳時(shí)間: 2013-12-30
上傳用戶:731140412
資源簡(jiǎn)介:基于51單片機(jī)的A/D芯片tlc24c16驅(qū)動(dòng)程序和調(diào)用子函數(shù),本人做項(xiàng)目時(shí)用過(guò),絕對(duì)沒(méi)問(wèn)題
上傳時(shí)間: 2013-12-11
上傳用戶:zjf3110
資源簡(jiǎn)介:周立功出的smartsopc開(kāi)發(fā)件中模數(shù)轉(zhuǎn)換 adc5540模塊,自己寫(xiě)的avalonIP核,已經(jīng)用于工程中
上傳時(shí)間: 2016-10-21
上傳用戶:咔樂(lè)塢
資源簡(jiǎn)介:TLC2543是TI公司的12位串行模數(shù)轉(zhuǎn)換器,使用開(kāi)關(guān)電容逐次逼近技術(shù)完成A/D轉(zhuǎn)換過(guò)程。由于是串行輸入結(jié)構(gòu),能夠節(jié)省51系列單片機(jī)I/O資源;且價(jià)格適中,分辨率較高,因此在儀器儀表中有較為廣泛的應(yīng)用。
上傳時(shí)間: 2013-12-28
上傳用戶:1079836864
資源簡(jiǎn)介:TMS320F2812的A/D驅(qū)動(dòng)程序,已經(jīng)編譯通過(guò)。
上傳時(shí)間: 2014-01-13
上傳用戶:xc216
資源簡(jiǎn)介:TLC0834是TI公司生產(chǎn)的八位逐次逼近模數(shù)轉(zhuǎn)換器,具有輸入可配置的多通道多路器和串行輸入方式。文中以AT89C51 CPU為核心,采用LTC0834八位串行A/D轉(zhuǎn)換器設(shè)計(jì)了一個(gè)可將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)的電路。
上傳時(shí)間: 2013-12-19
上傳用戶:ardager
資源簡(jiǎn)介:max196是maxic公司的16位的A/D芯片,高精度,三通道
上傳時(shí)間: 2013-12-09
上傳用戶:tonyshao
資源簡(jiǎn)介:利用xc167單片機(jī)上的雙口can,實(shí)現(xiàn)canopen通訊。
上傳時(shí)間: 2014-01-23
上傳用戶:cx111111
資源簡(jiǎn)介:隨著電子技術(shù)的快速發(fā)展,嵌入式系統(tǒng)已經(jīng)成為熱點(diǎn)。嵌入式系統(tǒng)大量應(yīng)用在自動(dòng)控制、工業(yè)設(shè)備和家用電器當(dāng)中。當(dāng)前應(yīng)用的產(chǎn)品常以嵌入式處理器的形式出現(xiàn),常用的如PDA、交換機(jī)、路由器等。嵌入式的廣泛應(yīng)用大大提高了人們的生活水平。位置敏感探測(cè)器(Positio...
上傳時(shí)間: 2013-04-24
上傳用戶:gcs333
資源簡(jiǎn)介:用過(guò)采樣和求均值提高ADC分辨率 很多應(yīng)用需要使用模/數(shù)轉(zhuǎn)換器 ADC 進(jìn)行測(cè)量 這些應(yīng)用所需要的分辨率取決于信號(hào)的動(dòng) 態(tài)范圍 必須測(cè)量的參數(shù)的最小變化和信噪比 SNR 因此 很多系統(tǒng)使用較高分辨率的片外ADC 然而也可以通過(guò)使用一些技術(shù)來(lái)達(dá)到較高的分辨率和...
上傳時(shí)間: 2016-06-21
上傳用戶:hanli8870
資源簡(jiǎn)介:利用tlc0834芯片進(jìn)行模數(shù)變換,將電壓顯示在數(shù)碼管上,并設(shè)置安全電壓,超過(guò)則報(bào)警。
上傳時(shí)間: 2017-05-21
上傳用戶:1109003457
資源簡(jiǎn)介:TLC1551是美國(guó)TI公司生產(chǎn)的10位并行輸出模數(shù)轉(zhuǎn)換器,該器件轉(zhuǎn)換速度快,傳輸數(shù)據(jù)方便,應(yīng)用電路簡(jiǎn)單.文中介紹了TLC1551的管腳功能、電氣特性、工作原理和時(shí)序、應(yīng)用電路及模數(shù)轉(zhuǎn)換的單片機(jī)基本程
上傳時(shí)間: 2013-07-26
上傳用戶:amwfhv
資源簡(jiǎn)介:模數(shù)轉(zhuǎn)換器的數(shù)據(jù)文檔,這是常用于電子秤的雙通道24位模數(shù)轉(zhuǎn)換器。
上傳時(shí)間: 2017-05-09
上傳用戶:huql11633
資源簡(jiǎn)介:利用S3C44BOX的RTC和實(shí)驗(yàn)箱上的LCD液晶、4*4小鍵盤(pán)設(shè)計(jì)智能家居控制器界面。
上傳時(shí)間: 2013-12-24
上傳用戶:baiom
資源簡(jiǎn)介:4×4鍵盤(pán)掃描的verilog 代碼,在CPLD板上實(shí)現(xiàn)
上傳時(shí)間: 2015-12-01
上傳用戶:zhangyigenius
資源簡(jiǎn)介:dm9000e網(wǎng)卡芯片在周立功的MagicARM2200實(shí)驗(yàn)箱上的基于VxWorks的END網(wǎng)卡驅(qū)動(dòng)。自己調(diào)試修改的。
上傳時(shí)間: 2016-06-20
上傳用戶:ikemada
資源簡(jiǎn)介:EmbestIDE實(shí)驗(yàn)箱上的USB開(kāi)發(fā)源程序
上傳時(shí)間: 2016-12-15
上傳用戶:dbs012280
資源簡(jiǎn)介:1.基本實(shí)驗(yàn) 以擴(kuò)展實(shí)驗(yàn)箱上的74LS273做為輸出口,控制八個(gè)發(fā)光二極管亮滅,模擬交通燈管理。 2. 擴(kuò)展實(shí)驗(yàn) 在基本實(shí)驗(yàn)基礎(chǔ)上加入左轉(zhuǎn)彎信號(hào)燈。
上傳時(shí)間: 2013-12-27
上傳用戶:225588
資源簡(jiǎn)介:使用AVR ATmega128實(shí)驗(yàn)箱上的資源,設(shè)計(jì)萬(wàn)年歷。本系統(tǒng)應(yīng)用了Text LCD,矩陣鍵盤(pán),定時(shí)器/計(jì)數(shù)器中斷系統(tǒng),另外,我從伺服電機(jī)接口PB.5接出一個(gè)蜂鳴器。本次實(shí)驗(yàn)的目的就是熟悉AVR的這些資源。
上傳時(shí)間: 2017-04-13
上傳用戶:coeus
資源簡(jiǎn)介:使用AVR ATmega128實(shí)驗(yàn)箱上的資源,設(shè)計(jì)萬(wàn)年歷
上傳時(shí)間: 2014-01-14
上傳用戶:cx111111
資源簡(jiǎn)介:利用實(shí)驗(yàn)板上的最右邊的LED數(shù)碼管做顯示,利用中斷法編寫(xiě)定時(shí)程序,控制單片機(jī)定時(shí)器進(jìn)行定時(shí),所定時(shí)間為1S。
上傳時(shí)間: 2017-07-22
上傳用戶:13188549192
資源簡(jiǎn)介:VHDL設(shè)計(jì)的經(jīng)驗(yàn),高人手記,讓你在編寫(xiě)VHDL代碼時(shí)避免不應(yīng)用的錯(cuò)誤和修改錯(cuò)誤。
上傳時(shí)間: 2013-08-19
上傳用戶:sammi
資源簡(jiǎn)介:51的verilog代碼!適用于Xilinx的FPGA
上傳時(shí)間: 2015-02-04
上傳用戶:lijianyu172
資源簡(jiǎn)介:SDRAM 控制器的verilog代碼 經(jīng)過(guò)綜合驗(yàn)證過(guò)的.無(wú)截壓密碼
上傳時(shí)間: 2013-12-19
上傳用戶:semi1981
資源簡(jiǎn)介:利用開(kāi)發(fā)板上的/dev/mem設(shè)備,進(jìn)行內(nèi)存映射,驅(qū)動(dòng)cpu的GPIO口,點(diǎn)亮和熄滅led燈.附makefile文件
上傳時(shí)間: 2014-08-17
上傳用戶:稀世之寶039