數(shù)字下變頻的Verilog程序,測(cè)試可以直接使用,將A/D信號(hào)下變頻為基帶I,Q兩路信號(hào)
資源簡介:數(shù)字下變頻的Verilog程序,測(cè)試可以直接使用,將A/D信號(hào)下變頻為基帶I,Q兩路信號(hào)
上傳時(shí)間: 2014-01-19
上傳用戶:saharawalker
資源簡介:簡要介紹了數(shù)字下變頻的設(shè)計(jì),通過采用xilinx的ise軟件,ipcore的調(diào)用實(shí)現(xiàn)
上傳時(shí)間: 2013-08-05
上傳用戶:zukfu
資源簡介:軟件無線電數(shù)字下變頻的研究及系統(tǒng)仿真,主要是介紹數(shù)字下變頻的方案。
上傳時(shí)間: 2016-01-12
上傳用戶:ljmwh2000
資源簡介:介紹了一種基于新型FPGA的高速數(shù)字下變頻的實(shí)現(xiàn)方法 它充分利用數(shù)字下變頻的優(yōu)化算法以及FPGA領(lǐng)域的新技術(shù)去除由于數(shù)據(jù)速率過高而造成的各種瓶頸,極大地減少了計(jì)算量 和FPGA片內(nèi)資源的消耗.
上傳時(shí)間: 2016-01-27
上傳用戶:z754970244
資源簡介:在接收信號(hào)的數(shù)字化、軟化的實(shí)現(xiàn)中,數(shù)字下變頻起著重要的作用。本文首先介紹了數(shù)字下 變頻的組成結(jié)構(gòu),然后詳細(xì)分析了數(shù)字下變頻的工作原理,描述了在實(shí)現(xiàn)數(shù)字下變頻時(shí),設(shè)計(jì)方案所 采用的高效濾波器———CIC 濾波器和多相抽取濾波器的結(jié)構(gòu)和原理。最后,用通...
上傳時(shí)間: 2013-11-29
上傳用戶:kernaling
資源簡介:vhdl語言寫的數(shù)字下變頻的實(shí)現(xiàn),整個(gè)工程文件,xlinx ise用的
上傳時(shí)間: 2017-01-01
上傳用戶:cursor
資源簡介:dsp實(shí)現(xiàn)軟件無線電數(shù)字下變頻得主體程序部分
上傳時(shí)間: 2013-12-31
上傳用戶:hullow
資源簡介:是基于FPGA的數(shù)字下變頻的設(shè)計(jì)與實(shí)現(xiàn),挺不錯(cuò)的一片文章
上傳時(shí)間: 2013-12-03
上傳用戶:yuzsu
資源簡介:簡要介紹了數(shù)字下變頻的設(shè)計(jì),通過采用xilinx的ise軟件,ipcore的調(diào)用實(shí)現(xiàn)
上傳時(shí)間: 2017-09-18
上傳用戶:朗朗乾坤
資源簡介:軟件無線電(SDR,Software Defined Radio)由于具備傳統(tǒng)無線電技術(shù)無可比擬的優(yōu)越性,已成為業(yè)界公認(rèn)的現(xiàn)代無線電通信技術(shù)的發(fā)展方向。理想的軟件無線電系統(tǒng)強(qiáng)調(diào)體系結(jié)構(gòu)的開放性和可編程性,減少靈活性著的硬件電路,把數(shù)字化處理(ADC和DAC)盡可能靠近天線,...
上傳時(shí)間: 2013-06-30
上傳用戶:huannan88
資源簡介:軟件無線電(SDR,Software Defined Radio)由于具備傳統(tǒng)無線電技術(shù)無可比擬的優(yōu)越性,已成為業(yè)界公認(rèn)的現(xiàn)代無線電通信技術(shù)的發(fā)展方向。理想的軟件無線電系統(tǒng)強(qiáng)調(diào)體系結(jié)構(gòu)的開放性和可編程性,減少靈活性著的硬件電路,把數(shù)字化處理(ADC和DAC)盡可能靠近天線,...
上傳時(shí)間: 2013-06-09
上傳用戶:szchen2006
資源簡介:本論文首先描述了數(shù)字下變頻基本理論和結(jié)構(gòu),對(duì)完成各級(jí)數(shù)字信號(hào)處理所涉及到的CORDIC、CIC、HB、DA、重采樣等關(guān)鍵算法做了適當(dāng)介紹;然后根據(jù)這些算法提出了基于FPGA實(shí)現(xiàn)的結(jié)構(gòu)并進(jìn)一步給出了性能分析;并且從數(shù)字下變頻的系統(tǒng)層次上考慮了各模塊彼此間的性能制...
上傳時(shí)間: 2013-05-25
上傳用戶:01010101
資源簡介:數(shù)字上變頻DUC是與數(shù)字下變頻ddc相對(duì)應(yīng)的工作.目前實(shí)現(xiàn)方式主要有:專用芯片,通用DSP和FPGA實(shí)現(xiàn)三種.本程序即給出了XILINX公司的Digital Up Converter核心程序(IP CORE)以及響應(yīng)的使用說明,對(duì)于從事雷達(dá),無線通信的工程人員和研究者有很大用處.
上傳時(shí)間: 2016-07-24
上傳用戶:jing911003
資源簡介:Verilog語言實(shí)現(xiàn)的數(shù)字下變頻設(shè)計(jì)。 在ALTERA的QUARTUS ii下實(shí)現(xiàn)。實(shí)用,好用。
上傳時(shí)間: 2017-05-07
上傳用戶:三人用菜
資源簡介:數(shù)字下變頻器的matlab實(shí)現(xiàn),一定的設(shè)計(jì)指標(biāo),可以用來知道vhdl程序設(shè)計(jì)
上傳時(shí)間: 2017-01-03
上傳用戶:TF2015
資源簡介:本文設(shè)計(jì)和實(shí)現(xiàn)了基于FPGA的數(shù)字下變頻器DDC,用于寬帶數(shù)字中頻軟件無線電接收機(jī)中。采用自上向下的模塊化設(shè)計(jì)方法,將DDC的功能劃分為基本單元,實(shí)現(xiàn)這些功能模塊并組成模塊庫。在具體應(yīng)用時(shí),優(yōu)化配置各個(gè)模塊來滿足具體無線通信系統(tǒng)性能的要求。這樣做比傳...
上傳時(shí)間: 2013-08-05
上傳用戶:lishuoshi1996
資源簡介:本文主要對(duì)數(shù)字下變頻器的FPGA實(shí)現(xiàn)方法進(jìn)行了研究分析,重點(diǎn)完成了其主要模塊的設(shè)計(jì)驗(yàn)證,最后進(jìn)行了初步的系統(tǒng)級(jí)驗(yàn)證。目標(biāo)任務(wù)是利用FPGA實(shí)現(xiàn)一個(gè)單通道專用數(shù)字下變頻芯片,以目前得到廣泛應(yīng)用的、代表單通道DDC器件領(lǐng)先水平的產(chǎn)品——美國Intersil公司的H...
上傳時(shí)間: 2013-04-24
上傳用戶:sunjet
資源簡介:數(shù)字下變頻(DDC:Digital Down Convert)是將中頻信號(hào)數(shù)字下變頻至零中頻且使信號(hào)速率下降至適合通用DSP器件處理速率的技術(shù)。實(shí)現(xiàn)這種功能的數(shù)字下變頻器是軟件無線電的核心部分。采用專用DDC芯片完成數(shù)字下變頻,雖然具...
上傳時(shí)間: 2013-07-11
上傳用戶:6546544
資源簡介:Xilinx公司推出的DSP設(shè)計(jì)開發(fā)工具System Generator是在Matlab環(huán)境中進(jìn)行建模,是DSP高層系統(tǒng)設(shè)計(jì)與Xilinx FPGA之間實(shí)現(xiàn)的“橋梁”。在分析了FPGA傳統(tǒng)級(jí)設(shè)計(jì)方法的基礎(chǔ)上,提出了基于System Generator的系統(tǒng)級(jí)設(shè)計(jì)新方法,并應(yīng)用新方法設(shè)計(jì)驗(yàn)證了一套數(shù)字下變...
上傳時(shí)間: 2013-11-18
上傳用戶:小草123
資源簡介:基于FPGA芯片Stratix II EP2S60F672C4設(shè)計(jì)了一個(gè)適用于寬帶數(shù)字接收機(jī)的帶寬可變的數(shù)字下變頻器(VB-DDC)。該VB-DDC結(jié)合傳統(tǒng)數(shù)字下變頻結(jié)構(gòu)與多相濾波結(jié)構(gòu)的優(yōu)點(diǎn),實(shí)現(xiàn)了對(duì)輸入中頻信號(hào)的高效高速處理,同時(shí)可以在較大范圍內(nèi)對(duì)信號(hào)處理帶寬靈活配置。硬件調(diào)...
上傳時(shí)間: 2013-11-03
上傳用戶:23333
資源簡介:基于FPGA芯片Stratix II EP2S60F672C4設(shè)計(jì)了一個(gè)適用于寬帶數(shù)字接收機(jī)的帶寬可變的數(shù)字下變頻器(VB-DDC)。該VB-DDC結(jié)合傳統(tǒng)數(shù)字下變頻結(jié)構(gòu)與多相濾波結(jié)構(gòu)的優(yōu)點(diǎn),實(shí)現(xiàn)了對(duì)輸入中頻信號(hào)的高效高速處理,同時(shí)可以在較大范圍內(nèi)對(duì)信號(hào)處理帶寬靈活配置。硬件調(diào)...
上傳時(shí)間: 2013-10-13
上傳用戶:haiya2000
資源簡介:這是PCM電話傳輸系統(tǒng)模型的Verilog程序,是一個(gè)modlesim開發(fā)環(huán)境下的工程文件,并有波形仿真結(jié)果.
上傳時(shí)間: 2014-07-07
上傳用戶:lps11188
資源簡介:這是一個(gè)數(shù)字時(shí)鐘的Verilog程序 仿真通過 能實(shí)現(xiàn)秒 分 時(shí) 計(jì)時(shí)
上傳時(shí)間: 2013-12-19
上傳用戶:TF2015
資源簡介:這個(gè)是我在linux下用qt寫的數(shù)字存儲(chǔ)示波器的界面程序,希望對(duì)大家有幫助!
上傳時(shí)間: 2016-01-15
上傳用戶:stella2015
資源簡介::數(shù)字下變頻技術(shù)是軟件無線電的關(guān)鍵技術(shù)之一. 數(shù)字下變頻技術(shù)是將寬帶高速數(shù)據(jù)流信號(hào)變成窄帶低速 數(shù)據(jù)流信號(hào),這個(gè)過程就是信號(hào)的抽取. 實(shí)現(xiàn)抽取的關(guān)鍵問題是如何實(shí)現(xiàn)抽取前的數(shù)字濾波,特別是多級(jí)抽取時(shí)濾 波器的設(shè)計(jì)與實(shí)現(xiàn). 對(duì)于一個(gè)具體信號(hào)進(jìn)行多級(jí)抽取...
上傳時(shí)間: 2013-12-18
上傳用戶:nairui21
資源簡介:本文介紹了在數(shù)字下變頻(DDC) 中的抽取濾波器系統(tǒng)設(shè)計(jì)方法和具體實(shí)現(xiàn)方案。采用CIC 濾波器、HB 濾波器、FIR 濾波器三級(jí)級(jí)聯(lián)的方式來降低采樣率。通過實(shí)際驗(yàn)證,證明了設(shè)計(jì)的可行性
上傳時(shí)間: 2013-12-25
上傳用戶:小寶愛考拉
資源簡介:用于數(shù)字下變頻器的 FPGA 實(shí)現(xiàn)
上傳時(shí)間: 2017-01-13
上傳用戶:songnanhua
資源簡介:用CIC 和 FIR Filters設(shè)計(jì)的數(shù)字下變頻器,DSP Builder6.1版工程文件
上傳時(shí)間: 2014-01-11
上傳用戶:zhangzhenyu
資源簡介:3955步進(jìn)電機(jī)的驅(qū)動(dòng)的cpld的Verilog程序,經(jīng)過測(cè)試,可以在ISPLEVER下調(diào)試,包括總線的譯碼等.非常完整
上傳時(shí)間: 2014-11-24
上傳用戶:康郎
資源簡介:嵌入式linux下的18B20數(shù)字溫度傳感器的驅(qū)動(dòng)程序。
上傳時(shí)間: 2017-05-12
上傳用戶:klin3139