usb1.1 ip核,使用verilog編寫(xiě)
資源簡(jiǎn)介:fpga的usb1.1 ip核,硬件實(shí)現(xiàn)
上傳時(shí)間: 2016-08-31
上傳用戶:ywqaxiwang
資源簡(jiǎn)介:usb1.1 ip核,使用verilog編寫(xiě)
上傳時(shí)間: 2014-01-11
上傳用戶:qq21508895
資源簡(jiǎn)介:usb1.1的設(shè)備控制器IP核,是用verilog硬件描述語(yǔ)言寫(xiě)的
上傳時(shí)間: 2013-12-22
上傳用戶:cc1015285075
資源簡(jiǎn)介:fpga 8051單片機(jī)IP核。This is version 1.3 of the MC8051 IP core
上傳時(shí)間: 2015-06-12
上傳用戶:waitingfy
資源簡(jiǎn)介:ATA接口的IP核,經(jīng)過(guò)量產(chǎn)的驗(yàn)證,已經(jīng)在quartus5.1下編譯通過(guò)了.
上傳時(shí)間: 2014-01-17
上傳用戶:xz85592677
資源簡(jiǎn)介:leon2是一個(gè)源碼開(kāi)放的嵌入式32位處理器ip核,該文件是leon2-1.0.20-xst.tar的源代碼
上傳時(shí)間: 2014-01-10
上傳用戶:佳期如夢(mèng)
資源簡(jiǎn)介:SHA-1加密算法的IP核,內(nèi)涵文檔,仿真測(cè)試文件
上傳時(shí)間: 2016-11-11
上傳用戶:ruixue198909
資源簡(jiǎn)介:詳細(xì)描述了I2C的技術(shù)規(guī)范 版本號(hào)為2.1 是采用VHDL編寫(xiě)I2C的IP核的一本不錯(cuò)的參考資料
上傳時(shí)間: 2014-01-17
上傳用戶:asdfasdfd
資源簡(jiǎn)介:基于verilog HDL的一個(gè)usb 1.1的IP 核,內(nèi)有詳細(xì)文檔說(shuō)明。
上傳時(shí)間: 2013-12-20
上傳用戶:731140412
資源簡(jiǎn)介:在Cyclone IV GX收發(fā)器入門(mén)套件上,設(shè)計(jì)帶嵌入式收發(fā)器的Gen1×1硬核IP的 PCI Express IP編譯器。.rar
上傳時(shí)間: 2022-04-23
上傳用戶:kingwide
資源簡(jiǎn)介:單片微型計(jì)算機(jī)(單片機(jī))是將微處理器CPU、程序存儲(chǔ)器、數(shù)據(jù)存儲(chǔ)器、定時(shí)/計(jì)數(shù)器、輸入/輸出并行接口等集成在一起。由于單片機(jī)具有專門(mén)為嵌入式系統(tǒng)設(shè)計(jì)的體系結(jié)構(gòu)與指令系統(tǒng),所以它最能滿足嵌入式系統(tǒng)的應(yīng)用要求。Intel公司生產(chǎn)的MCS-51系列單片機(jī)是我國(guó)目前...
上傳時(shí)間: 2013-06-21
上傳用戶:stampede
資源簡(jiǎn)介:單片微型計(jì)算機(jī)(單片機(jī))是將微處理器CPU、程序存儲(chǔ)器、數(shù)據(jù)存儲(chǔ)器、定時(shí)/計(jì)數(shù)器、輸入/輸出并行接口等集成在一起。由于單片機(jī)具有專門(mén)為嵌入式系統(tǒng)設(shè)計(jì)的體系結(jié)構(gòu)與指令系統(tǒng),所以它最能滿足嵌入式系統(tǒng)的應(yīng)用要求。Intel公司生產(chǎn)的MCS-51系列單片機(jī)是我國(guó)目前...
上傳時(shí)間: 2013-04-24
上傳用戶:1417818867
資源簡(jiǎn)介:描述了一個(gè)8位二進(jìn)制輸入的DAC 文章中包含源代碼 采用數(shù)字化技術(shù)、在測(cè)控系統(tǒng)中用IP核實(shí)現(xiàn)D/A轉(zhuǎn)換,并且在1片可編程邏輯器件中實(shí)現(xiàn)。它不受溫度的影響,既可保持高分辨率,又可降低對(duì)電路精度和穩(wěn)定度的要求,并減少元件的數(shù)量。
上傳時(shí)間: 2016-06-10
上傳用戶:王楚楚
資源簡(jiǎn)介:使用Libero提供的異步通信IP核實(shí)現(xiàn)UART通信,并附帶仿真程序。UART設(shè)置為1位開(kāi)始位,8位數(shù)據(jù)位,1位停止位,無(wú)校驗(yàn)。且UART發(fā)送自帶2級(jí)FIFO緩沖,占用FPGA面積很小。
上傳時(shí)間: 2013-12-09
上傳用戶:拔絲土豆
資源簡(jiǎn)介:國(guó)際著名Xilinx公司原版PCI IP核,完全兼容PCIv2.1,可放心應(yīng)用
上傳時(shí)間: 2019-03-08
上傳用戶:yyyfzx
資源簡(jiǎn)介:隨著計(jì)算機(jī)及其外圍設(shè)備的發(fā)展,傳統(tǒng)的并行接口和串行接口在靈活性和接口擴(kuò)展等方面存在的缺陷愈來(lái)愈不可回避,并逐漸成為計(jì)算機(jī)通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,usb)誕生了。usb由于具有傳輸速率高、價(jià)格便宜、使用方便、靈活...
上傳時(shí)間: 2013-06-30
上傳用戶:nanfeicui
資源簡(jiǎn)介:當(dāng)前,片上系統(tǒng)(SOC)已成為系統(tǒng)實(shí)現(xiàn)的主流技術(shù)。流片風(fēng)險(xiǎn)與費(fèi)用增加、上市時(shí)間壓力加大、產(chǎn)品功能愈加復(fù)雜等因素使得SOC產(chǎn)業(yè)逐漸劃分為IP提供者、SOC設(shè)計(jì)服務(wù)者和芯片集成者三個(gè)層次。SOC設(shè)計(jì)已走向基于IP集成的平臺(tái)設(shè)計(jì)階段,經(jīng)過(guò)嚴(yán)格驗(yàn)證質(zhì)量可靠的IP核成為...
上傳時(shí)間: 2013-06-12
上傳用戶:mqien
資源簡(jiǎn)介:本文介紹了一個(gè)基于CPLD/FPGA的嵌入式IP核設(shè)計(jì)。論文在闡述可編程邏輯器件及其發(fā)展趨勢(shì)的基礎(chǔ)上,探討了知識(shí)產(chǎn)權(quán)復(fù)用理念,MCU的復(fù)雜化設(shè)計(jì)以及數(shù)字信號(hào)傳輸與處理的速度要求。結(jié)合國(guó)內(nèi)外對(duì)CPLD/FPGA的使用現(xiàn)狀,引出了在CPLD/FPGA上開(kāi)發(fā)嵌入式模塊程序的...
上傳時(shí)間: 2013-07-05
上傳用戶:隱界最新
資源簡(jiǎn)介:結(jié)合視頻壓縮的理論以及IP核設(shè)計(jì)中對(duì)于仿真驗(yàn)證的要求,本文設(shè)計(jì)了視頻壓縮IP核FPGA仿真驗(yàn)證平臺(tái).其硬件子平臺(tái)以Xilinx公司XC2V3000為核心,針對(duì)視頻壓縮IP核應(yīng)用仿真要求設(shè)計(jì)外圍電路,構(gòu)建一個(gè)視頻壓縮IP核的硬件仿真原型,采用運(yùn)行于上位機(jī)上的控制和驅(qū)動(dòng)軟件...
上傳時(shí)間: 2013-05-31
上傳用戶:ikemada
資源簡(jiǎn)介:當(dāng)前,片上系統(tǒng)(SOC)已成為系統(tǒng)實(shí)現(xiàn)的主流技術(shù)。流片風(fēng)險(xiǎn)與費(fèi)用增加、上市時(shí)間壓力加大、產(chǎn)品功能愈加復(fù)雜等因素使得SOC產(chǎn)業(yè)逐漸劃分為IP提供者、SOC設(shè)計(jì)服務(wù)者和芯片集成者三個(gè)層次。SOC設(shè)計(jì)已走向基于IP集成的平臺(tái)設(shè)計(jì)階段,經(jīng)過(guò)嚴(yán)格驗(yàn)證質(zhì)量可靠的IP核成為...
上傳時(shí)間: 2013-04-24
上傳用戶:rockjablew
資源簡(jiǎn)介:隨著雷達(dá)信號(hào)處理技術(shù)的不斷發(fā)展,通用化、系統(tǒng)化、模塊化的設(shè)計(jì)標(biāo)準(zhǔn)日益受到人們的重視,而FPGA和可復(fù)用IP核技術(shù)的發(fā)展使之成為可能。文中從三個(gè)方面進(jìn)行IP內(nèi)核的開(kāi)發(fā),一是采用硬件描述語(yǔ)言實(shí)現(xiàn)雷達(dá)信號(hào)處理IP核設(shè)計(jì);二...
上傳時(shí)間: 2013-05-21
上傳用戶:tccc
資源簡(jiǎn)介:基于FPGA的3D圖像處理器IP核的設(shè)計(jì)與實(shí)現(xiàn)
上傳時(shí)間: 2013-05-18
上傳用戶:1101055045
資源簡(jiǎn)介:altera的FFT IP核的用戶手冊(cè),介紹了如何使用ALTERA IP核生成FFT核,如何設(shè)置參數(shù)并講述了如何仿真,適用于通信方面的FPGA設(shè)計(jì)工程師,學(xué)生
上傳時(shí)間: 2013-04-24
上傳用戶:wanqunsheng
資源簡(jiǎn)介:壓縮包內(nèi)是usb1.1的標(biāo)準(zhǔn)規(guī)范文檔,中文版。
上傳時(shí)間: 2013-06-26
上傳用戶:moqi
資源簡(jiǎn)介:ALTERA的spi的ip核,里面有詳細(xì)的過(guò)程歡迎下載
上傳時(shí)間: 2013-04-24
上傳用戶:z1191176801
資源簡(jiǎn)介:在測(cè)控系統(tǒng)中用IP核實(shí)現(xiàn)DA轉(zhuǎn)換.doc
上傳時(shí)間: 2013-08-13
上傳用戶:13736136189
資源簡(jiǎn)介:關(guān)于FPGA的一些常識(shí)及含IP核的VHDL設(shè)計(jì)源代碼。
上傳時(shí)間: 2013-09-03
上傳用戶:tsfh
資源簡(jiǎn)介:設(shè)計(jì)了一款基于Avalon總線的8051MCU IP核。它支持MCS-51指令集,優(yōu)化內(nèi)部的結(jié)構(gòu),通過(guò)采用流水線技術(shù)、指令映射技術(shù)、指令預(yù)取技術(shù)、微代碼技術(shù)等極大的提高了IP核的工作速度,使IP核在100MHz時(shí)鐘下,能夠單周期執(zhí)行一條指令。本設(shè)計(jì)使用Modelsim軟件完成了功...
上傳時(shí)間: 2013-11-02
上傳用戶:gundan
資源簡(jiǎn)介:本文介紹了利用EDA技術(shù)設(shè)計(jì)出與MCS-51系列微處理器指令集完全兼容的8位嵌入式微處理器芯片的IP核,并經(jīng)過(guò)驗(yàn)證獲得了滿意的效果。
上傳時(shí)間: 2013-10-28
上傳用戶:標(biāo)點(diǎn)符號(hào)
資源簡(jiǎn)介:本文介紹了利用EDA技術(shù)設(shè)計(jì)出與MCS-51系列微處理器指令集完全兼容的8位嵌入式微處理器芯片的IP核,并經(jīng)過(guò)驗(yàn)證獲得了滿意的效果。
上傳時(shí)間: 2013-11-14
上傳用戶:qq1604324866