CADENCE 芯片版圖設(shè)計(jì)工具VIRTUSO/DIVA/DRACULA 入門手冊
資源簡介:CADENCE 芯片版圖設(shè)計(jì)工具VIRTUSO/DIVA/DRACULA 入門手冊
上傳時間: 2013-09-06
上傳用戶:truth12
資源簡介:CADENCE 芯片版圖設(shè)計(jì)工具VIRTUSO/DIVA/DRACULA 入門手冊
上傳時間: 2014-07-20
上傳用戶:songnanhua
資源簡介:CADENCE版圖設(shè)計(jì),介紹胡很詳細(xì),學(xué)ORCAD的建議
上傳時間: 2013-09-05
上傳用戶:電子世界
資源簡介:CADENCE版圖設(shè)計(jì),介紹胡很詳細(xì),學(xué)ORCAD的建議
上傳時間: 2014-01-03
上傳用戶:kytqcool
資源簡介:CADENCE高速電路板設(shè)計(jì)與仿真 清晰書簽版
上傳時間: 2013-04-15
上傳用戶:eeworm
資源簡介:CADENCE高速電路板設(shè)計(jì)與仿真 高清書簽版
上傳時間: 2013-06-16
上傳用戶:eeworm
資源簡介:CADENCE高速電路板設(shè)計(jì)與仿真(第3版)清晰PDF
上傳時間: 2013-06-20
上傳用戶:eeworm
資源簡介:CADENCE高速電路板設(shè)計(jì)與仿真(第2版)
上傳時間: 2013-06-28
上傳用戶:青春給了作業(yè)95
資源簡介:CADENCE高速電路板設(shè)計(jì)與仿真(第3版)
上傳時間: 2013-06-28
上傳用戶:jlyaccounts
資源簡介:一個并行高速乘法器芯片的設(shè)計(jì)與實(shí)現(xiàn)
上傳時間: 2014-01-08
上傳用戶:蟲蟲蟲蟲蟲蟲
資源簡介:together是不比Rose差的設(shè)計(jì)工具,甚至在生成java類方面效果更好,該教材是together6.1的一份實(shí)例教程,不錯!
上傳時間: 2013-12-17
上傳用戶:athjac
資源簡介:程序描述:使用Cypress的Cy7C68013A芯片進(jìn)行設(shè)計(jì),控制外部LED數(shù)碼管的顯示。程序包括USB固件程序以及主機(jī)程序。 安裝:把源碼拷貝到硬盤特定目錄下,使用Keil C編譯器和Visual C++ 6.0運(yùn)行即可。 注意:可以首先使用Cypress的調(diào)試工具進(jìn)行固件程序的調(diào)試,...
上傳時間: 2014-01-17
上傳用戶:wxhwjf
資源簡介:程序描述:使用Cypress的Cy7C68013A芯片進(jìn)行設(shè)計(jì),通過外接EEPROM來進(jìn)行上電時的重列舉。程序包括USB固件程序以及主機(jī)程序。 安裝:把源碼拷貝到硬盤特定目錄下,使用Keil C編譯器和Visual C++ 6.0運(yùn)行即可。 注意:可以首先使用Cypress的調(diào)試工具進(jìn)行固件...
上傳時間: 2013-12-16
上傳用戶:ynwbosss
資源簡介:程序描述:使用Cypress的Cy7C68013A芯片進(jìn)行設(shè)計(jì),實(shí)現(xiàn)USB鍵盤輸入的功能。 安裝:把源碼拷貝到硬盤特定目錄下,使用Keil C編譯器運(yùn)行即可。 注意:可以首先使用Cypress的調(diào)試工具進(jìn)行固件程序的調(diào)試,以確保固件程序的正確性
上傳時間: 2017-01-17
上傳用戶:chfanjiang
資源簡介:開關(guān)電源芯片NCP3063設(shè)計(jì)軟件,XLS格式的工具,1.5A
上傳時間: 2017-05-02
上傳用戶:VRMMO
資源簡介:基于CADENCEIC的CMOS集成電路版圖設(shè)計(jì)? ? ? ? ? ??
上傳時間: 2022-07-20
上傳用戶:slq1234567890
資源簡介:集成電路版圖設(shè)計(jì) ppt版
上傳時間: 2013-07-14
上傳用戶:eeworm
資源簡介:lm317設(shè)計(jì)工具
上傳時間: 2013-06-13
上傳用戶:eeworm
資源簡介:FPGA/CPLD設(shè)計(jì)工具——Xilinx ISE使用詳解
上傳時間: 2013-07-15
上傳用戶:eeworm
資源簡介:電感器設(shè)計(jì)工具集 7種
上傳時間: 2013-05-24
上傳用戶:eeworm
資源簡介:本書以FPGA/CPLD設(shè)計(jì)流程為主線,闡述了如何合理地利用ISE設(shè)計(jì)平臺集成的各種設(shè)計(jì)工具,高效地完成FPGA/CPLD的設(shè)計(jì)方法與技巧。全書在介紹FPGA/CPLD概念和設(shè)計(jì)流程的基礎(chǔ)上,依次論述了工程管理與設(shè)計(jì)輸入、仿真、綜合、約束、實(shí)現(xiàn)與布局布線、配置調(diào)試等主要...
上傳時間: 2013-06-24
上傳用戶:gut1234567
資源簡介:專輯類-實(shí)用電子技術(shù)專輯-385冊-3.609G lm317設(shè)計(jì)工具.exe
上傳時間: 2013-07-13
上傳用戶:lps11188
資源簡介:專輯類-實(shí)用電子技術(shù)專輯-385冊-3.609G 電感器設(shè)計(jì)工具集-7種-16.7M.zip
上傳時間: 2013-04-24
上傳用戶:lejny17
資源簡介:專輯類-可編程邏輯器件相關(guān)專輯-96冊-1.77G FPGA-CPLD設(shè)計(jì)工具——Xilinx-ISE使用詳解-378頁-71.7M.pdf
上傳時間: 2013-04-24
上傳用戶:yuanyuan123
資源簡介:專輯類-EDA仿真相關(guān)專輯-56冊-2.30G 集成電路版圖設(shè)計(jì)-186頁-3.2M-ppt版.zip
上傳時間: 2013-08-04
上傳用戶:netwolf
資源簡介:MOS集成運(yùn)算放大器的版圖設(shè)計(jì) 集成電路設(shè)計(jì)綜合實(shí)驗(yàn)指導(dǎo)書
上傳時間: 2013-04-24
上傳用戶:yolo_cc
資源簡介:本文著重研究用現(xiàn)場可編程門陣列(FPGA)來開發(fā)設(shè)計(jì)精插補(bǔ)芯片。選用Altera公司的Cyclone系列的EP1C3T144C8芯片設(shè)計(jì)了逐點(diǎn)比較法,數(shù)字積分法和比較積分法三種經(jīng)典插補(bǔ)算法,并對各種算法模塊進(jìn)行了仿真驗(yàn)證。又設(shè)計(jì)了三個算法選通信號,將三種算法模塊綜合成了...
上傳時間: 2013-04-24
上傳用戶:zgu489
資源簡介:隨著電信數(shù)據(jù)傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長,無法滿足特定客戶對高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個單一的高速數(shù)據(jù)流在發(fā)送...
上傳時間: 2013-07-16
上傳用戶:asdkin
資源簡介:DesignSpark PCB是一只免費(fèi)的PCB 設(shè)計(jì)工具。 壓縮包內(nèi)含以下DesignSpark PCB的中文教程PDF文檔: - DesignSpark PCB簡介與教程 - 創(chuàng)建庫教程 - 導(dǎo)入 Eagle 文件教程
上傳時間: 2013-04-24
上傳用戶:隱界最新
資源簡介:DesignSpark PCB 設(shè)計(jì)系統(tǒng)構(gòu)建于集成設(shè)計(jì)環(huán)境之上,提供從捕獲原理圖到印刷電路板(PCB) 的設(shè)計(jì)和布局所需的全部工具。系統(tǒng)要求:DesignSpark 可在Windows 操作系統(tǒng)下運(yùn)行,但是我們推薦您使用Windows XP。它不可以在Windows 3.1x 或Linux 下運(yùn)行。推薦使用速...
上傳時間: 2013-05-28
上傳用戶:郭靜0516