本資料描述了一種基二的流水線型FFT,用了比較新穎的結(jié)構(gòu),減少了硬件的消耗,優(yōu)化了設(shè)計(jì),以模塊化設(shè)計(jì),更容易利用VHDL或其他硬件語言描述
資源簡(jiǎn)介:本資料描述了一種基二的流水線型FFT,用了比較新穎的結(jié)構(gòu),減少了硬件的消耗,優(yōu)化了設(shè)計(jì),以模塊化設(shè)計(jì),更容易利用VHDL或其他硬件語言描述
上傳時(shí)間: 2018-09-15
上傳用戶:lpyaking
資源簡(jiǎn)介:一種基于FPGA 實(shí)現(xiàn)的全并行結(jié)構(gòu)FFT 設(shè)計(jì)方法,采用全并行加流水結(jié)構(gòu), 可在一個(gè)時(shí)鐘節(jié)拍內(nèi)完成32 點(diǎn)FFT 運(yùn)算的功能, 設(shè)計(jì)最高運(yùn)算速度可達(dá)11ns
上傳時(shí)間: 2013-08-16
上傳用戶:467368609
資源簡(jiǎn)介:用MATLAB語言編寫的基2 DIT FFT子程序& 用簡(jiǎn)單的速度很低的方法計(jì)算DFT
上傳時(shí)間: 2014-01-11
上傳用戶:xsnjzljj
資源簡(jiǎn)介:浮點(diǎn)復(fù)數(shù)基2時(shí)分FFT完成適當(dāng)?shù)腇FT,輸出改寫輸入緩沖器。
上傳時(shí)間: 2014-01-08
上傳用戶:qweqweqwe
資源簡(jiǎn)介:FFT設(shè)計(jì)源碼:一個(gè)FFT設(shè)計(jì)的VHDL源文件,供參考
上傳時(shí)間: 2015-09-11
上傳用戶:hullow
資源簡(jiǎn)介:大接訪刻錄速度飛 薩芬德甲聯(lián)賽肯德基弗蘭克設(shè)計(jì)的弗蘭克設(shè)計(jì)的飛 三等獎(jiǎng)弗蘭克三等獎(jiǎng)弗蘭克就
上傳時(shí)間: 2015-10-12
上傳用戶:wff
資源簡(jiǎn)介:時(shí)間抽取基2的FFT算法C語言實(shí)現(xiàn),注釋清晰 在VC++6.0上已經(jīng)通過測(cè)試。
上傳時(shí)間: 2016-03-22
上傳用戶:skfreeman
資源簡(jiǎn)介:基2-FFT算法的Matlab代碼的實(shí)現(xiàn)。其中有一個(gè)子程序可以用Matlab內(nèi)部的程序來實(shí)現(xiàn),以提高程序的運(yùn)算速度。
上傳時(shí)間: 2014-02-20
上傳用戶:bcjtao
資源簡(jiǎn)介:這個(gè)是關(guān)于卡內(nèi)基梅隆數(shù)據(jù)庫設(shè)計(jì)的課件,講的比較清晰,全英文
上傳時(shí)間: 2013-12-25
上傳用戶:671145514
資源簡(jiǎn)介:基二的FFT算法仿真,和matlab中FFT( , )函數(shù)性能沒什么差別!
上傳時(shí)間: 2013-12-21
上傳用戶:小碼農(nóng)lz
資源簡(jiǎn)介:基4的FFT算法程序,它是要通過將長(zhǎng)度為N的數(shù)據(jù)序列轉(zhuǎn)化成大小為4的DFT來實(shí)現(xiàn)高速化。從理論上講,它比執(zhí)行時(shí)間縮短為基2的FFT的3/4。該程序性能優(yōu)越,可用性很強(qiáng)。下載即可用!
上傳時(shí)間: 2016-06-04
上傳用戶:skhlm
資源簡(jiǎn)介:基頻收發(fā)機(jī)設(shè)計(jì)以Matlab仿真,可以使初學(xué)者有效了解通信信道產(chǎn)生。
上傳時(shí)間: 2013-12-27
上傳用戶:清風(fēng)冷雨
資源簡(jiǎn)介:ppm脈位調(diào)制數(shù)字基帶系統(tǒng)的設(shè)計(jì),包括完整的QuartusII工程和Modelsim仿真文件
上傳時(shí)間: 2013-12-17
上傳用戶:jcljkh
資源簡(jiǎn)介:一種基于FPGA 實(shí)現(xiàn)的全并行結(jié)構(gòu)FFT 設(shè)計(jì)方法,采用全并行加流水結(jié)構(gòu), 可在一個(gè)時(shí)鐘節(jié)拍內(nèi)完成32 點(diǎn)FFT 運(yùn)算的功能, 設(shè)計(jì)最高運(yùn)算速度可達(dá)11ns
上傳時(shí)間: 2013-12-18
上傳用戶:小鵬
資源簡(jiǎn)介:瑞泰ICETEK-VC5509-A FFT設(shè)計(jì)源代碼
上傳時(shí)間: 2014-09-07
上傳用戶:四只眼
資源簡(jiǎn)介:基2的FFT變換,帶采樣,結(jié)果輸出到文件
上傳時(shí)間: 2013-12-11
上傳用戶:1159797854
資源簡(jiǎn)介:CDMA基帶信號(hào)發(fā)生器設(shè)計(jì)與仿真.PDF
上傳時(shí)間: 2014-11-26
上傳用戶:來茴
資源簡(jiǎn)介:隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號(hào)處理技術(shù)廣泛應(yīng)用于通訊、語音處理、計(jì)算機(jī)和多媒體等領(lǐng)域。快速傅里葉變換FFT作為數(shù)字信號(hào)處理的核心技術(shù)之一,使離散傅里葉變換的運(yùn)算時(shí)間縮短了幾個(gè)數(shù)量級(jí)。 現(xiàn)場(chǎng)可編程門陣列FPGA是近年來迅速發(fā)展起來的新型可編程器件。...
上傳時(shí)間: 2013-04-24
上傳用戶:lwwhust
資源簡(jiǎn)介:GSM是全球使用最為廣泛的一種無線通信標(biāo)準(zhǔn),不僅在民用領(lǐng)域,也在鐵路GSM-R等專用領(lǐng)域發(fā)揮著極為重要的作用。由于無線信道具有瑞利衰落和延時(shí)效應(yīng),在通信系統(tǒng)的收發(fā)兩端也存在不完全匹配等未知因素,因此接收的信號(hào)疊加有各種誤差因素的影響。GSM接收機(jī)的實(shí)...
上傳時(shí)間: 2013-07-01
上傳用戶:sh19831212
資源簡(jiǎn)介: 為了使音頻信號(hào)分析儀小巧可靠,成本低廉,設(shè)計(jì)了以2片MSP430F1611單片機(jī)為核心的系統(tǒng)。該系統(tǒng)將音頻信號(hào)送入八階巴特沃茲低通濾波器,對(duì)信號(hào)進(jìn)行限幅放大、衰減、電平位移、緩沖,并利用一單片機(jī)負(fù)責(zé)對(duì)前級(jí)處理后的模擬信號(hào)進(jìn)行采樣,將采集得到的音頻信...
上傳時(shí)間: 2013-12-11
上傳用戶:jasonheung
資源簡(jiǎn)介:隨著SoC設(shè)計(jì)復(fù)雜度的提高,驗(yàn)證已成為集成電路設(shè)計(jì)過程中的瓶頸,而FPGA技術(shù)的快速發(fā)展以及良好的可編程特性使基于FPGA的原型驗(yàn)證越來越多地被用于SoC系統(tǒng)的設(shè)計(jì)過程。本文討論了GPS基帶的驗(yàn)證方案以及基于FPGA的設(shè)計(jì)實(shí)現(xiàn),并對(duì)驗(yàn)證過程中的問題進(jìn)行了分析,...
上傳時(shí)間: 2013-10-22
上傳用戶:sxdtlqqjl
資源簡(jiǎn)介:隨著SoC設(shè)計(jì)復(fù)雜度的提高,驗(yàn)證已成為集成電路設(shè)計(jì)過程中的瓶頸,而FPGA技術(shù)的快速發(fā)展以及良好的可編程特性使基于FPGA的原型驗(yàn)證越來越多地被用于SoC系統(tǒng)的設(shè)計(jì)過程。本文討論了GPS基帶的驗(yàn)證方案以及基于FPGA的設(shè)計(jì)實(shí)現(xiàn),并對(duì)驗(yàn)證過程中的問題進(jìn)行了分析,...
上傳時(shí)間: 2014-08-04
上傳用戶:1184599859
資源簡(jiǎn)介:數(shù)字存儲(chǔ)示波器(DSO)上世紀(jì)八十年代開始出現(xiàn),由于當(dāng)時(shí)它的帶寬和分辨率較低,實(shí)時(shí)性較差,沒有具備模擬示波器的某些特點(diǎn),因此并沒有受到人們的重視。隨著數(shù)字電路、大規(guī)模集成電路及微處理器技術(shù)的發(fā)展,尤其是高速模/數(shù)(A/D)轉(zhuǎn)換器及半導(dǎo)體存儲(chǔ)器(RAM...
上傳時(shí)間: 2013-07-07
上傳用戶:asdkin
資源簡(jiǎn)介:為了響應(yīng)國家工業(yè)和信心產(chǎn)業(yè)部[2009]666號(hào)文件我國數(shù)字對(duì)講機(jī)實(shí)現(xiàn)模擬轉(zhuǎn)數(shù)字化的要求,并且為了方便企業(yè)生產(chǎn)和調(diào)試、降低成本的目的。采用國產(chǎn)基帶芯片SCT3918設(shè)計(jì)了一款適應(yīng)我國國情的數(shù)字對(duì)講機(jī)CDMR(China Digital Mobile Radio),在實(shí)驗(yàn)室內(nèi)做了射頻技術(shù)...
上傳時(shí)間: 2013-10-18
上傳用戶:caozhizhi
資源簡(jiǎn)介:使用C語言實(shí)現(xiàn)了DSP中常用的FFT算法,先對(duì)數(shù)據(jù)進(jìn)行倒位序運(yùn)算,然后通過3層循環(huán)對(duì)數(shù)據(jù)進(jìn)行基-2的FFT運(yùn)算。
上傳時(shí)間: 2014-08-28
上傳用戶:lgnf
資源簡(jiǎn)介:一中低功耗的FFT設(shè)計(jì)的結(jié)構(gòu)概述,采用SDF結(jié)構(gòu),以及對(duì)ROM的簡(jiǎn)化,使得達(dá)到低功耗的目的
上傳時(shí)間: 2018-03-26
上傳用戶:lpyaking
資源簡(jiǎn)介:RDHP-1901 - SCALE-iDriver SIC1182K的通用基板:下載設(shè)計(jì)
上傳時(shí)間: 2022-07-08
上傳用戶:kent
資源簡(jiǎn)介:主要介紹TI公司DSP芯片硬、軟件的應(yīng)用與開發(fā)。對(duì)硬件不僅深入地介紹TMS320C3X和TMS320C6000兩個(gè)系列的芯片,也詳細(xì)地介紹了它們的各種外圍芯片及其外圍的擴(kuò)展:存儲(chǔ)器擴(kuò)展;PCI及USB擴(kuò)展、A/D與D/A擴(kuò)展、數(shù)字I/O擴(kuò)展及多DSP之間的通信,還給出了豐富的設(shè)計(jì)實(shí)...
上傳時(shí)間: 2014-09-08
上傳用戶:saharawalker
資源簡(jiǎn)介:國外網(wǎng)站找到的,在linux平臺(tái)下的c++開發(fā)的基2 基4的FFT程序源碼,測(cè)試通過。
上傳時(shí)間: 2013-12-20
上傳用戶:zhangzhenyu
資源簡(jiǎn)介:采用按時(shí)間抽選的基4原位算法和坐標(biāo)旋轉(zhuǎn)數(shù)字式計(jì)算機(jī)(CORDIC)算法實(shí)現(xiàn)了一個(gè)FFT實(shí)時(shí)譜分析系統(tǒng)。整個(gè)設(shè)計(jì)采用流水線工作方式,保證了系統(tǒng)的速度,避免了瓶勁的出現(xiàn);整個(gè)系統(tǒng)采用FPGA實(shí)現(xiàn),實(shí)驗(yàn)表明,該系統(tǒng)既有DSP器件實(shí)現(xiàn)的靈活性又有專用FFT芯片實(shí)現(xiàn)的高...
上傳時(shí)間: 2015-08-14
上傳用戶:lhc9102