方便綠色免安裝擷圖軟件,也可擷取網(wǎng)頁畫面
標(biāo)簽: FSCapture
上傳時間: 2018-11-20
上傳用戶:aaazzz37
JavaScript語法手冊 裡面有詳細的JavaScript語法和一些網(wǎng)頁的基本操作
標(biāo)簽: JavaScript 手冊 基本操作
上傳時間: 2013-12-10
上傳用戶:yulg
一個數(shù)據(jù)庫頁面,用jsp寫成。希望給點意見
標(biāo)簽: jsp
上傳時間: 2013-12-14
上傳用戶:shanml
支援大頁面fash的燒錄軟體,由sjf2440去做修改的
標(biāo)簽: fash 2440 sjf 修改
上傳時間: 2016-03-14
上傳用戶:wanqunsheng
以不同的視角觀察球面x^2+y^2+z^2=r^2和圓柱面x^2+y^2=rx所圍區(qū)域
標(biāo)簽: rx
上傳時間: 2014-01-17
上傳用戶:han_zh
安規(guī)方面 X電容與Y電容的設(shè)計與計算方法
標(biāo)簽: 安規(guī) X電容 Y電容 計算
上傳時間: 2013-05-31
上傳用戶:gjzeus
圖像處理技術(shù)應(yīng)用越來越廣泛,特別是工業(yè)檢測領(lǐng)域。然而,圖像處理技術(shù)應(yīng)用的基礎(chǔ)是圖像的獲取,為了更加靈活地設(shè)計各種應(yīng)用產(chǎn)品,本課題研究基于FPGA的面陣 CCD驅(qū)動傳輸電路設(shè)計,利用該電路能夠獲取高質(zhì)量、高分辨率的圖像,為后續(xù)的圖像處理技術(shù)應(yīng)用打下基礎(chǔ)。本文首先介紹了研究意義、CCD圖像傳感器的發(fā)展以及FPGA的產(chǎn)生與發(fā)展,接著提出了面陣CCD成像系統(tǒng)總體設(shè)計方案,然后針對關(guān)鍵電路的設(shè)計進行詳盡的分析和說明,這些電路包括時序發(fā)生電路、存儲器控制電路、USB接口電路以及電源調(diào)理電路。其中時序發(fā)生電路主要用于產(chǎn)生CCD正常工作所需的各種時序信號以及A/D變換芯片AD9824 所需的工作時序,這些時序都是由FPGA產(chǎn)生的,文中給出了FPGA邏輯設(shè)計的基本過程以及仿真波形。本系統(tǒng)采用SDRAM緩存圖像信號,為了完成SDRAM的寫入、讀出以及定時刷新,利用FPGA生成存儲器控制電路。系統(tǒng)采用USB接口與計算機通信,因此FPGA 中設(shè)計了相應(yīng)邏輯電路與CY7C68013A USB接口芯片實現(xiàn)信號握手及數(shù)據(jù)通信,進而與 PC機通信。為了保證各個芯片正常工作,設(shè)計電源調(diào)理電路實現(xiàn)將輸入5V電源轉(zhuǎn)換成多種電壓向各個芯片供電。經(jīng)過初步調(diào)試,并根據(jù)仿真結(jié)果判斷驅(qū)動傳輸電路基本達到設(shè)計要求。關(guān)鍵詞:FPGA,CCD,A/D變換,SDRAM,USB,驅(qū)動時序
標(biāo)簽: FPGA CCD 面陣 傳輸
上傳時間: 2013-04-24
上傳用戶:prczsf
·三相異步電動機Y-△起動控制(Flash)
標(biāo)簽: Flash 三相異步電動機 起動 控制
上傳用戶:hhkpj
15.2 已經(jīng)加入了有關(guān)貫孔及銲點的Z軸延遲計算功能. 先開啟 Setup - Constraints - Electrical constraint sets 下的 DRC 選項. 點選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay欄.
標(biāo)簽: Allegro 15.2 SPB
上傳時間: 2013-10-08
上傳用戶:王慶才
X電容是指跨于L-N之間的電容器, Y電容是指跨于L-G/N-G之間的電容器。(L=Line, N=Neutral, G=Ground).
標(biāo)簽: 電容
上傳時間: 2014-12-23
上傳用戶:haohao
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1