反激式變換器中RCD箝位電路的設計
上傳時間: 2013-07-13
上傳用戶:eeworm
專輯類-開關電源相關專輯-119冊-749M 反激式變換器中RCD箝位電路的設計.pdf
上傳時間: 2013-06-26
上傳用戶:zhuyibin
與其他的隔離式拓撲相比,反激式轉換器因其相對簡單和成本低而在隔離式 DC/DC 應用中得到了廣泛的運用。即使如此,設計傳統的反激式轉換器并非易事,變壓器需要謹慎的設計,而且眾所周知的右半平面 (RHP) 零點以及光耦合器的傳播延遲會使環路補償復雜化。
上傳時間: 2013-11-04
上傳用戶:ouyang426
Java Bytecode Editor 是一個 JAVA 的字節碼反匯編和修改器。它可以很方便的修改已經編譯成 Class 文件的 JAVA 文件。
標簽: JAVA Bytecode Editor Class
上傳時間: 2014-01-17
上傳用戶:wfl_yy
開關電源相關專輯 119冊 749M反激式變換器中RCD箝位電路的設計.pdf
標簽:
上傳時間: 2014-05-05
上傳用戶:時代將軍
反激變換器的優化
上傳時間: 2013-11-06
上傳用戶:cursor
進年來,脈沖功率裝置的使用愈來愈廣泛。由于高功率脈沖電變換器源能夠為脈沖功率裝置的負載提供能量,是構成脈沖功率裝置的主體。本文采用LT3751為核心,采用電容、電感儲能、并通過電力電子器件配合脈沖變壓器設計了反激式功率變換器電路,并通過基于LTspice進行電路瞬態分析,以得到最佳的電路模型。LTspice IV是一款高性能Spice Il仿真器、電路圖捕獲和波形觀測器,并為簡化開關穩壓器的仿真提供了改進和模型。凌力爾特(LINEAR)對Spice所做的改進使得開關穩壓器的仿真速度極快,較之標準的Spice仿真器有了大幅度的提高,并且LTspice IV帶有80%的凌力爾特開關穩壓器的Spice和Macro Model(宏模型),200多種運算放大器模型以及電阻器、晶體管和MOSFET模型,使得我們在進行電路設計仿真,特別是開關電路的設計與仿真時更加輕松。
上傳時間: 2022-06-22
上傳用戶:
隔離升壓DC-DC變換器在電動汽車、儲能系統、可再生能源發電以及超導儲能系統等領域有廣闊的應用前景。本文以隔離升壓全橋變換器(Isolated Boost Full Bridge Converter,簡稱IBFBC)為研究對象,針對隔離升壓型變換器的拓撲結構、起動問題、隔離變壓器漏感問題、軟開關問題和輸入電感磁復位問題等進行了系統深入的研究,解決了這一類拓撲所共有技術問題。 提出了隔離升壓DC-DC變換器拓撲族,分析比較了各種拓撲的特點,確定了以IBFBC為研究對象。對IBFBC進行了詳細的穩態分析和小信號建模分析,為其分析、設計和搭建實驗平臺提供了電路理論基礎。 理論上分析了IBFBC起動時存在電流沖擊的原因。提出了二種數字化軟起動方案,該方案對主電路進行了改造,利用DSP能靈活產生PWM波的特點采用了新的控制策略,成功實現了該系統的軟起動。 理論上分析了IBFBC隔離變壓器漏感引起功率開關管關斷電壓尖峰的原因,采用了有源箝位的方法,有效的解決電壓尖峰問題。提出了帶有源箝位IBFBC的九種PWM控制策略,提出了一種控制型軟PWM方法,在不增加主電路元器件的基礎上,通過控制PWM的發生方法,實現了有源箝位功率開關管和橋臂功率開關管的零電壓開通。 從理論上分析了IBFBC輸入電感磁復位問題。在正常停機時提出了一種數字化軟停止的方法,控制變換器由Boost工作狀態逐漸過渡到Buck工作狀態,讓輸入電感存儲的能量逐漸釋放掉,最后停止工作。對于故障保護停機,采用了繞組磁復位的方法,把輸入電感設計成反激式變換器形式,突然停機時,電感中存儲的能量通過反激式繞組釋放到輸出端,這樣保護了變換器不會損壞。 給出了主電路關鍵器件參數的設計方法,設計了以DSP-TMS320F2407為核心的數字控制單元,編寫了DSP控制程序和CPLD邏輯處理程序。研制了一臺輸出功率5KW,輸入電壓直流24V,輸出電壓直流300V的IBFBC,通過全面的性能實驗驗證了理論分析和仿真結果。 本文立足于IBFBC的關鍵技術要求,并充分考慮工程應用中的實際因素,進行了理論分析和實驗研究,為實際系統方案設計提供理論依據,并已經在實際應用中得到驗證。
上傳時間: 2013-04-24
上傳用戶:lifevast
CD4000 雙3輸入端或非門+單非門 TI CD4001 四2輸入端或非門 HIT/NSC/TI/GOL 雙4輸入端或非門 NSC CD4006 18位串入/串出移位寄存器 NSC CD4007 雙互補對加反相器 NSC CD4008 4位超前進位全加器 NSC CD4009 六反相緩沖/變換器 NSC CD4010 六同相緩沖/變換器 NSC CD4011 四2輸入端與非門 HIT/TI CD4012 雙4輸入端與非門 NSC CD4013 雙主-從D型觸發器 FSC/NSC/TOS CD4014 8位串入/并入-串出移位寄存器 NSC CD4015 雙4位串入/并出移位寄存器 TI CD4016 四傳輸門 FSC/TI CD4017 十進制計數/分配器 FSC/TI/MOT CD4018 可預制1/N計數器 NSC/MOT
上傳時間: 2017-07-20
上傳用戶:lx9076
擴頻通信系統與常規的通信系統相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優點,在近年來得到了迅速的發展。論文針對直擴通信系統中偽碼和載波同步問題而展開,研究了直擴系統的結構、性能及完成了相關參數的計算,改進了包絡算法,設計了解擴和解調器,最后用ISE9.1實現了解擴和解調器的仿真波形,驗證了設計的正確性。 論文研究了擴頻通信系統的特點、國內外發展現狀及理論基礎,完成了DS-QPSK接收機的解擴器和解調器的設計與實現。解擴器主要圍繞著偽碼的捕獲與跟蹤這一核心,分析了解擴器的結構、性能及其完成了相關參數的計算,完成了數字下變頻器、偽碼發生電路、偽碼相關積分提取電路、多通道快碼捕獲電路、偽碼跟蹤鑒相電路、偽碼時鐘調整電路的設計,并在ISE9.1編程綜合得到仿真結果,驗證了設計的正確性。由于相關積分包絡算法是整個系統的基礎和核心,為了減少時延和系統所占硬件資源,改進了包絡算法并得到了仿真驗證。結果表明,它不但減少了硬件資源的占用、縮短了延時,而且對整個系統的優化起著決定性的作用。論文給出了偽碼同步的仿真結果及資源占用情況,有力地說明了解擴器占用資源少、時延短等特點。 解調器研究了頻偏及載波相位誤差對信號的影響及同步方案,完成了數控振蕩器、反正切鑒頻器、環路濾波器的設計并得到了相關的仿真波形,實現了載波的跟蹤,給出了仿真結果及資源占用情況,對系統實現過程中的一些經驗進行了總結。最后是對論文工作的一些總結和對今后工作的展望。
上傳時間: 2013-06-13
上傳用戶:924484786