C51單片機實現(xiàn)液晶秒表以及簡單計算器 電路是一個51最小系統(tǒng),沒有采用總線方式,而簡單的連線方式,上有4*4矩陣鍵盤,一數(shù)碼管,89S51單片機,串口下載線,數(shù)碼管顯示鎖存芯片\蜂鳴器\1602液晶. 代碼已經(jīng)調(diào)試成功過,可以實現(xiàn)時間的調(diào)整.4*4矩陣鍵盤,第一排前三列是實現(xiàn)小時\分鐘\秒的加.第二排前三列是實現(xiàn)小時\分鐘\秒的減.當然還可以通過設置矩陣鍵盤的鍵值,來實現(xiàn)加\減\乘\除四則運算,由數(shù)碼管顯示參與運算的數(shù)字以及最終的運算結果.
上傳時間: 2015-08-17
上傳用戶:cursor
基于MSP430F1611處理器的使用硬件SPI0控制閃存芯片AT45DB081B的代碼,編寫了底層命令和頁寫,讀命令
上傳時間: 2014-07-09
上傳用戶:wpwpwlxwlx
最新之a(chǎn)theros芯片driver source code, 基于linux操作系統(tǒng),內(nèi)含atheros芯片HAL全部代碼
標簽: atheros driver source linux
上傳時間: 2013-11-29
上傳用戶:nanshan
閃存芯片編程,應用于從只讀存儲器引導系統(tǒng)
上傳時間: 2014-06-21
上傳用戶:daguda
本文以一個PDA項目為依托,在項目中,主要是開發(fā)該設備的軟件。其工作包括:上層應用程序的開發(fā)、引導程序的編寫、Linux操作系統(tǒng)的移植和各種外設驅(qū)動程序的編寫以及文件系統(tǒng)的改進。 本文首先分析了Linux操作系統(tǒng)的虛擬文件系統(tǒng)、高速緩沖區(qū)、MTD以及驅(qū)動程序模塊。接著,本文分析了JFFS2文件系統(tǒng)的不足,以及在大容量閃存設備中掛載速度過慢的原因。然后,本文結合JFFS2文件系統(tǒng)在開發(fā)過程中所出現(xiàn)的各種問題,以及在大容量閃存芯片上進行掛載時的性能要求,對JFFS2文件系統(tǒng)作了一些實際的改進。文中的創(chuàng)新性貢獻包括以下幾個方面: (1)在掃描一個擦除塊之前,首先把擦除塊中的所有內(nèi)容讀進內(nèi)存。然后,在內(nèi)存中進行所有的判斷操作以及拷貝,這樣就可以減少I/O操作。另外,由于所有的拷貝操作都在內(nèi)存中進行,所以掛載速度就可以有所提升。 (2)通過加入“空閑區(qū)域管理節(jié)點”對閃存中的空閑區(qū)域進行管理。這樣,在掃描的過程中,一旦發(fā)現(xiàn)該節(jié)點就可以跳過它所描述的空閑區(qū)域,從而加快掛載的速度。 (3)在掃描的階段中對有效數(shù)據(jù)實體進行硬鏈接數(shù)的計算,因此,臨時目錄節(jié)點就不需要創(chuàng)建了,這樣也免除了臨時目錄的刪除步驟,所以對掛載速度也有明顯的提高。 最后,基于以上的研究與改進,結合本項目的實際要求,對大容量閃存設備的JFFS2文件系統(tǒng)的掛載過程進行了改進的實踐。
上傳時間: 2013-07-26
上傳用戶:damozhi
目前,數(shù)字信號處理廣泛應用于通信、雷達、聲納、語音與圖像處理等領域,信號處理算法理論己趨于成熟,但其具體硬件實現(xiàn)方法卻值得探討。FPGA是近年來廣泛應用的超大規(guī)模、超高速的可編程邏輯器件,由于其具有高集成度、高速、可編程等優(yōu)點,大大推動了數(shù)字系統(tǒng)設計的單片化、自動化,縮短了單片數(shù)字系統(tǒng)的設計周期、提高了設計的靈活性和可靠性,在超高速信號處理和實時測控方面有非常廣泛的應用。本文對FPGA的數(shù)據(jù)采集與處理技術進行研究,基于FPGA在數(shù)據(jù)采樣控制和信號處理方面的高性能和單片系統(tǒng)發(fā)展的新熱點,把FPGA作為整個數(shù)據(jù)采集與處理系統(tǒng)的控制核心。主要研究內(nèi)容如下: FPGA的單片系統(tǒng)研究。針對數(shù)據(jù)采集與處理,對FPGA進行選型,設計了基于FPGA的單片系統(tǒng)的結構。把整個控制系統(tǒng)分為三個部分:多通道采樣控制模塊,數(shù)據(jù)處理模塊,存儲控制模塊。 多通道采樣控制模塊的設計。利用4片AD7506和一片AD7862對64路模擬量進行周期采樣,分別設計了通道選擇控制模塊和A/D轉(zhuǎn)換控制模塊,并進行了仿真,完成了基于FPGA的多通道采樣控制。 數(shù)據(jù)處理模塊的設計。FFT算法在數(shù)字信號處理中占有重要的地位,因此本文研究了FFT的硬件實現(xiàn)結構,提出了用FPGA實現(xiàn)FFT的一種設計思想,給出了總體實現(xiàn)框圖。分別設計了旋轉(zhuǎn)因子復數(shù)乘法器,碟形運算單元,存儲器,控制器,并分別進行了仿真。重點設計實現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設計實現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復雜度。理論分析和仿真結果表明,狀態(tài)機控制器成功地對各個模塊進行了有序、協(xié)調(diào)的控制。 存儲控制模塊的設計。利用閃存芯片K9K1G08UOA對采集處理后的數(shù)據(jù)進行存儲,設計了FPGA與閃存的硬件連接,設計了存儲控制模塊。 本文對FFT算法的硬件實現(xiàn)進行了研究,結合單片系統(tǒng)的特點,把整個系統(tǒng)分為多通道采樣控制模塊,數(shù)據(jù)處理模塊,存儲控制模塊進行設計和仿真。設計采用VHDL編寫程序的源代碼。仿真測試結果表明,此FPGA單片系統(tǒng)可完成對實時信號的高速采集與處理。
標簽: FPGA 數(shù)據(jù)采集 處理技術
上傳時間: 2013-04-24
上傳用戶:362279997
目前,數(shù)字信號處理廣泛應用于通信、雷達、聲納、語音與圖像處理等領域,信號處理算法理論己趨于成熟,但其具體硬件實現(xiàn)方法卻值得探討。FPGA是近年來廣泛應用的超大規(guī)模、超高速的可編程邏輯器件,由于其具有高集成度、高速、可編程等優(yōu)點,大大推動了數(shù)字系統(tǒng)設計的單片化、自動化,縮短了單片數(shù)字系統(tǒng)的設計周期、提高了設計的靈活性和可靠性,在超高速信號處理和實時測控方面有非常廣泛的應用。本文對FPGA的數(shù)據(jù)采集與處理技術進行研究,基于FPGA在數(shù)據(jù)采樣控制和信號處理方面的高性能和單片系統(tǒng)發(fā)展的新熱點,把FPGA作為整個數(shù)據(jù)采集與處理系統(tǒng)的控制核心。主要研究內(nèi)容如下: FPGA的單片系統(tǒng)研究。針對數(shù)據(jù)采集與處理,對FPGA進行選型,設計了基于FPGA的單片系統(tǒng)的結構。把整個控制系統(tǒng)分為三個部分:多通道采樣控制模塊,數(shù)據(jù)處理模塊,存儲控制模塊。 多通道采樣控制模塊的設計。利用4片AD7506和一片AD7862對64路模擬量進行周期采樣,分別設計了通道選擇控制模塊和A/D轉(zhuǎn)換控制模塊,并進行了仿真,完成了基于FPGA的多通道采樣控制。 數(shù)據(jù)處理模塊的設計。FFT算法在數(shù)字信號處理中占有重要的地位,因此本文研究了FFT的硬件實現(xiàn)結構,提出了用FPGA實現(xiàn)FFT的一種設計思想,給出了總體實現(xiàn)框圖。分別設計了旋轉(zhuǎn)因子復數(shù)乘法器,碟形運算單元,存儲器,控制器,并分別進行了仿真。重點設計實現(xiàn)了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設計實現(xiàn)了蝶形處理單元中的旋轉(zhuǎn)因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復雜度。理論分析和仿真結果表明,狀態(tài)機控制器成功地對各個模塊進行了有序、協(xié)調(diào)的控制。 存儲控制模塊的設計。利用閃存芯片K9K1G08UOA對采集處理后的數(shù)據(jù)進行存儲,設計了FPGA與閃存的硬件連接,設計了存儲控制模塊。 本文對FFT算法的硬件實現(xiàn)進行了研究,結合單片系統(tǒng)的特點,把整個系統(tǒng)分為多通道采樣控制模塊,數(shù)據(jù)處理模塊,存儲控制模塊進行設計和仿真。設計采用VHDL編寫程序的源代碼。仿真測試結果表明,此FPGA單片系統(tǒng)可完成對實時信號的高速采集與處理。
標簽: FPGA 數(shù)據(jù)采集 處理技術
上傳時間: 2013-07-06
上傳用戶:eclipse
cs850實驗板的flash存儲器編程,實現(xiàn)NOR閃存芯片的廠商ID讀取、區(qū)塊(sector)擦除、字節(jié)編程等基本的閃存操作
上傳時間: 2016-04-12
上傳用戶:wys0120
本代碼通過串口通信的應用熟悉Tornado的集成開發(fā)環(huán)境,在C850實驗板上實現(xiàn)NOR閃存芯片的廠商ID讀取、區(qū)塊擦除、字節(jié)編程等基本的閃存操作。
標簽: Tornado 代碼 串口通信 集成開發(fā)環(huán)境
上傳時間: 2016-08-27
上傳用戶:leehom61
一. eMMC的概述eMMC (Embedded MultiMedia Card) 為MMC協(xié)會所訂立的內(nèi)嵌式存儲器標準規(guī)格,主要是針對手機產(chǎn)品為主。eMMC的一個明顯優(yōu)勢是在封裝中集成了一個控制器, 它提供標準接口并管理閃存, 使得手機廠商就能專注于產(chǎn)品開發(fā)的其它部分,并縮短向市場推出產(chǎn)品的時間。這些特點對于希望通過縮小光刻尺寸和降低成本的NAND供應商來說,具有同樣的重要性。二. eMMC的優(yōu)點eMMC目前是最當紅的移動設備本地存儲解決方案,目的在于簡化手機存儲器的設計,由于NAND Flash 芯片的不同廠牌包括三星、KingMax、東芝(Toshiba) 或海力士(Hynix) 、美光(Micron) 等,入時,都需要根據(jù)每家公司的產(chǎn)品和技術特性來重新設計,過去并沒有哪個技術能夠通用所有廠牌的NAND Flash 芯片。而每次NAND Flash 制程技術改朝換代,包括70 納米演進至50 納米,再演進至40 納米或30 納米制程技術,手機客戶也都要重新設計, 但半導體產(chǎn)品每1 年制程技術都會推陳出新, 存儲器問題也拖累手機新機種推出的速度,因此像eMMC這種把所有存儲器和管理NAND Flash 的控制芯片都包在1 顆MCP上的概念,逐漸風行起來。eMMC的設計概念,就是為了簡化手機內(nèi)存儲器的使用,將NAND Flash 芯片和控制芯片設計成1 顆MCP芯片,手機客戶只需要采購eMMC芯片,放進新手機中,不需處理其它繁復的NAND Flash 兼容性和管理問題,最大優(yōu)點是縮短新產(chǎn)品的上市周期和研發(fā)成本,加速產(chǎn)品的推陳出新速度。閃存Flash 的制程和技術變化很快,特別是TLC 技術和制程下降到20nm階段后,對Flash 的管理是個巨大挑戰(zhàn),使用eMMC產(chǎn)品,主芯片廠商和客戶就無需關注Flash 內(nèi)部的制成和產(chǎn)品變化,只要通過eMMC的標準接口來管理閃存就可以了。這樣可以大大的降低產(chǎn)品開發(fā)的難度和加快產(chǎn)品上市時間。eMMC可以很好的解決對MLC 和TLC 的管理, ECC 除錯機制(Error Correcting Code) 、區(qū)塊管理(BlockManagement)、平均抹寫儲存區(qū)塊技術 (Wear Leveling) 、區(qū)塊管理( Command Managemen)t,低功耗管理等。eMMC核心優(yōu)點在于生產(chǎn)廠商可節(jié)省許多管理NAND Flash 芯片的時間,不必關心NAND Flash 芯片的制程技術演變和產(chǎn)品更新?lián)Q代,也不必考慮到底是采用哪家的NAND Flash 閃存芯片,如此, eMMC可以加速產(chǎn)品上市的時間,保證產(chǎn)品的穩(wěn)定性和一致性。
標簽: emmc
上傳時間: 2022-06-20
上傳用戶:jiabin