亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

xilinx ise

  • SDRAM讀寫控制的實現(xiàn)與Modelsim仿真

    軟件開發(fā)環(huán)境:ISE 7.1i 硬件開發(fā)環(huán)境:紅色颶風II代-Xilinx版 1. 本實例用于控制開發(fā)板上面的SDRAM完成讀寫功能; 先向SDRAM里面寫數(shù)據(jù),然后再將數(shù)據(jù)讀出來做比較,如果不匹配就通過LED變亮顯示出來,如果一致,LED就不亮。 2. part1目錄是使用Modelsim仿真的工程; 3. part2目錄是在開發(fā)版上面驗證的工程; 2.1. part1_32目錄是4m32SDRAM的仿真工程; 2.2. part1_16目錄是4m16SDRAM的仿真工程; \model文件夾里面是仿真模型; \rtl文件夾里面是源文件; \sim文件夾里面是仿真工程; \test_bench文件夾里面是測試文件; \wave文件夾里面是仿真波形。 3.1. 工程在\project文件夾里面; 3.2. 源文件和管腳分配在\rtl文件夾里面; 3.3. 下載文件在\download文件夾里面,.mcs為PROM模式下載文件,.bit為JTAG調(diào)試下載文件。

    標簽: Modelsim SDRAM 讀寫 控制

    上傳時間: 2013-04-24

    上傳用戶:ZJX5201314

  • 基于FPGA的RS碼編譯碼器的設計與實現(xiàn)

    研制發(fā)射微小衛(wèi)星,是我國利用空間技術服務經(jīng)濟建設、造福人類的重要途徑。現(xiàn)代微小衛(wèi)星在短短20年里能取得長足的發(fā)展,主要取決于微小衛(wèi)星自身的一系列特點:重量輕,體積小,成本低,性能高,安全可靠,發(fā)射方便、快捷靈活等。在衛(wèi)星通信系統(tǒng)中,由于傳輸信道的多徑和各種噪聲的影響,信號在接收端會引起差錯,通過信道編碼環(huán)節(jié),可對這些不可避免的差錯進行檢測和糾正。 在微小衛(wèi)星通信鏈路中,信道編碼器的任務是差錯控制。本文采用符合空間數(shù)據(jù)系統(tǒng)咨詢委員會CCSDS標準的鏈接碼進行信道編碼,即內(nèi)碼為(2,1,6)的卷積碼,外碼為(255,223)的RS碼,中間進行交織操作。其中,里德-索羅蒙碼(簡稱RS碼)是一種重要的非二進制BCH碼,是分組碼中糾錯能力最強的糾錯碼,一次可以糾正多個突發(fā)錯誤,廣泛地用于空間通信中。 本文針對南京航空航天大學自行研制的微小衛(wèi)星通信分系統(tǒng)的技術要求,在用SystemView和C語言仿真的基礎上,用硬件描述語言Verilog設計了RS(255,223)編碼器和譯碼器,使用Modelsim軟件進行了功能仿真,并通過Xilinx公司的軟件ISE對設計進行綜合、布局布線,最后生成可下載的比特流文件下載到Xilinx公司的型號為XC3S2000的FPGA芯片中,完成了電路的設計并實現(xiàn)了編碼譯碼的功能,表明本文設計的信道編解碼器的正確性和實用性,滿足了微小衛(wèi)星通信分系統(tǒng)的技術要求。

    標簽: FPGA RS碼 編譯碼器

    上傳時間: 2013-08-01

    上傳用戶:lili123

  • 基于FPGA的嵌入式系統(tǒng)的設計

    本論文來自于863項目基于光互連自組織內(nèi)存服務體系(簡稱MemoryBox)。本文主要研究Memory Box系統(tǒng)中基于可重配置計算架構(gòu),軟硬件攜同設計方法,在XILINX VIRTEX 2 Pro FPGA上設計實現(xiàn)嵌入式系統(tǒng)。由于嵌入式系統(tǒng)是Memory Box工作的平臺,所以硬件應具有良好的擴展性、靈活性,軟件應具有優(yōu)良的穩(wěn)定性。在硬件平臺選型時,我們選擇的是基于高性能Xilinx VIRTEX2 Pro的自制開發(fā)板。嵌入式系統(tǒng)軟硬件開發(fā)平臺選用的是Xilinx EDK、ISE。內(nèi)核移植所用的交叉開發(fā)工具鏈為powerpc-405-linux-gnu。該交叉開發(fā)工具鏈工作在Red Hat Enterprise LINUX.AS 4平臺下。 本論文主要包括三部分工作:首先是硬件設計,其核心是EDK和ISE設計的SOPC工程;然后是嵌入式LINUX內(nèi)核移植與調(diào)試;最后完成存儲管理軟件的設計。完全用硬件實現(xiàn)系統(tǒng)要求的各種存儲管理功能極其困難。而通過移植內(nèi)核,存儲管理軟件以運行在Linux內(nèi)核上的應用軟件的形式實現(xiàn)了其功能。存儲管理軟件要解決共享沖突,負載均衡,遠程內(nèi)存與本地內(nèi)存的地址一致性以及對海量內(nèi)存陣列的重新編址等問題,設計出較完善的Memory Box的存儲管理模型。

    標簽: FPGA 嵌入式系統(tǒng)

    上傳時間: 2013-06-11

    上傳用戶:tyler

  • XILINX.EDK.V7.1.rar

    Xilinx EDK是一個囊括所有用于設計嵌入式編程系統(tǒng)的解決方案。這個預配置的套件包括了Platform Studio工具以及您用嵌入式IBM PowerPC? 硬件處理器核和/或Xilinx MicroBlaze?軟處理器核進行Xilinx平臺FPGA設計時所需的技術文檔和IP.

    標簽: XILINX EDK

    上傳時間: 2013-06-07

    上傳用戶:lvzhr

  • 真實感圖形繪制中明暗效果的FPGA實現(xiàn)

    計算機圖形學中真實感成像包括兩部分內(nèi)容:物體的精確圖形表示;場景中光照效果的適當?shù)拿枋觥9庹招Чü獾姆瓷洹⑼该餍浴⒈砻婕y理和陰影。對物體進行投影,然后再可見面上產(chǎn)生自然光照效果,可以實現(xiàn)場景的真實感顯示。光照明模型主要用于物體表面某點處的光強度計算。面繪制算法是通過光照模型中的光強度計算,以確定場景中物體表面的所有投影像素點的光強度。Phong明暗處理算法是生成真實感3D圖像最佳算法之一。但是由于其大量的像素級運算和硬件難度而在實現(xiàn)實時真實感圖形繪制中被Gotuaud明暗處理算法所取代。VLSI技術的發(fā)展以及對于高真實感實時圖形的需求使得Phong明暗處理算法的實現(xiàn)成為可能。利用泰勒級數(shù)近似的Fast Phong明暗處理算法適合硬件實現(xiàn)。此算法需要存儲大量數(shù)據(jù)的ROM。這增加了實現(xiàn)的難度。 本文完成了以下工作: 1、本文簡述了實時真實感圖形繪制管線,詳細敘述了所用到的光照明模型和明暗處理方法,并對幾種明暗處理方法的效果作了比較,實驗結(jié)果表明Fast Phong明暗處理算法適用于實時真實感圖形繪制。 2、在熟悉Xilinx公司FPGA芯片結(jié)構(gòu)及其開發(fā)流程的基礎上,結(jié)合Xilinx公司提供的FPGA開發(fā)工具ISE 7.1i,仿真工具為ISE simulator,綜合工具為XST;完成了Fast Phong明暗處理模塊的FPGA設計與實現(xiàn)。綜合得到的電路的最高頻率為54.058MHz。本文的Fast Phong明暗處理硬件模塊適用于實時真實感圖形繪制。 3、本文通過誤差分析,提出了優(yōu)化的查找表結(jié)構(gòu)。通過在FPGA上對本文所提結(jié)構(gòu)進行驗證。結(jié)果表明,本方案在提高速度、精度的同時將ROM的數(shù)據(jù)量從64K*8bit減少至13K*8bit。

    標簽: FPGA 圖形 繪制

    上傳時間: 2013-06-21

    上傳用戶:ghostparker

  • ispLEVER Classic0

    在為所有 Xilinx® Virtex®-6 和 Spartan®-6 FPGA 產(chǎn)品系列提供全面生產(chǎn)支持的同時,ISE 12 版本作為業(yè)界唯一一款領域?qū)S迷O計套件,不斷發(fā)展和演進,可以為邏輯、數(shù)字信號處理(DSP)、嵌入式處理以及系統(tǒng)級設計提供互操作性設計流程和工具配置。此外,賽靈思還在 ISE 12 套件中采用了大量軟件基礎架構(gòu),并改進了設計方法,從而不僅可縮短運行時間,提高系統(tǒng)集成度,而且還能在最新一代器件產(chǎn)品系列和目標設計平臺上擴展 IP 互操作性

    標簽: ispLEVER Classic0

    上傳時間: 2013-07-26

    上傳用戶:青春給了作業(yè)95

  • ISE開發(fā)環(huán)境學習指南

    ISE開發(fā)環(huán)境學習指南,ISE套件的介紹與安裝,ISE基本功能介紹和應用

    標簽: ISE 開發(fā)環(huán)境

    上傳時間: 2013-06-11

    上傳用戶:lingzhichao

  • Xilinx FPGA設計進階(提高篇)

    ·Xilinx FPGA設計進階(提高篇) 文件列表:   Ch1_Overview.PDF   Ch2_Virtex_arch.PDF   Ch3_fpga_design.PDF   Ch4_HDL_Coding.PDF   Ch5_Constraint.PDF   Ch6_Floorplanner.PDF

    標簽: Xilinx FPGA nbsp 進階

    上傳時間: 2013-04-24

    上傳用戶:zhyiroy

  • FPGA的LVDS介紹和xilinx原語的使用

    FPGA的LVDS介紹和xilinx原語的使用方法中文說明.rar

    標簽: xilinx FPGA LVDS

    上傳時間: 2013-08-01

    上傳用戶:leehom61

  • 關于xilinx的fpga設計

    關于xilinx的fpga設計,華為公司內(nèi)部資料,不是隨便可以看的到得。

    標簽: xilinx fpga

    上傳時間: 2013-08-05

    上傳用戶:wanglf7409

主站蜘蛛池模板: 九寨沟县| 桐城市| 宝坻区| 奉新县| 广德县| 兰溪市| 堆龙德庆县| 南昌县| 西盟| 乌苏市| 钟山县| 旬阳县| 新和县| 信丰县| 闻喜县| 青岛市| 武清区| 南部县| 水富县| 牙克石市| 江山市| 略阳县| 石楼县| 遵义县| 清涧县| SHOW| 米林县| 玛多县| 通化县| 和林格尔县| 乌鲁木齐市| 屯昌县| 河南省| 蒙城县| 留坝县| 汉川市| 明水县| 册亨县| 西乌| 乌什县| 岫岩|