socle開發板 移植Picture_Wave套件 可在螢幕上顯示照片並利用觸碰螢幕方式移動 kernel-2.6.19 crosstool-gcc-3.4.5
標簽: crosstool-gcc Picture_Wave kernel socle
上傳時間: 2014-09-11
上傳用戶:klin3139
若在m×n的矩陣中有一個元素a[i,j]滿足下述條件:a[i,j]既是第i行元素中的最小值,又是第j列元素中的最大值(稱為鞍點),試寫一個求矩陣鞍點的算法
上傳時間: 2016-07-11
上傳用戶:qweqweqwe
void Knight(int i , int j) { // printf("%d %dn",i,j) if (board[i][j] != 0 || i < 0 || i >= Size || j < 0 || j >= Size ) { return } step++ board[i][j]=step if (step == Size*Size) { showboard() system("PAUSE") return } //DFS Knight(i-2,j-1) //left Knight(i-2,j+1) Knight(i+2,j-1) //right Knight(i+2,j+1) Knight(i-1,j-2) //up Knight(i+1,j-2) Knight(i+1,j+2) //down Knight(i-1,j+2) // board[i][j]=0 step-- }
上傳時間: 2014-01-17
上傳用戶:cxl274287265
設∑={α1, α2…… αn }是n個互不相同的符號組成的符號集。 Lk={β1β2…βk | βiЄ ∑,1≤i≤k}是∑中字符組成的長度為k 的全體字符串。 S是Lk的子集,S是Lk的無分隔符字典是指對任意的S中元素a1a2…ak, b1b2…bk. {a2a3…akb1, a3a4…akb1b2, ……, akb1b2… bk-1 }∩S=Φ。該算法算法,對于給定的正整數n 和k,計算 Lk的最大無分隔符字典。
上傳時間: 2013-12-26
上傳用戶:waitingfy
本書以FPGA/CPLD設計流程為主線,闡述了如何合理地利用ISE設計平臺集成的各種設計工具,高效地完成FPGA/CPLD的設計方法與技巧。全書在介紹FPGA/CPLD概念和設計流程的基礎上,依次論述了工程管理與設計輸入、仿真、綜合、約束、實現與布局布線、配置調試等主要設計步驟在ISE集成環境中的實現方法與技巧。 本書立足于工程實踐,結合作者多年工作經驗,選用大量典型實例,并配有一定數量的練習題。本書配套光盤收錄了所有實例的完整工程目錄、源代碼、詳細操作步驟和使用說明,利于讀者邊學邊練,提高實際應用能力。 本書可作為高等院校通信工程、電子工程、計算機、微電子與半導體學等專業的教材,也可作為硬件工程師和IC工程師的實用工具書。
標簽: Xilinx-ISE FPGA CPLD 71.7
上傳時間: 2013-06-24
上傳用戶:gut1234567
開關電源設計與開發 資料
標簽: 開關電源設計
上傳時間: 2014-12-24
上傳用戶:38553903210
Ex3-23 親兄弟問題 « 問題描述: 給定n 個整數0 1 1 , , , n- a a a 組成的序列。序列中元素i a 的親兄弟元素k a 定義為: min{ | } k i j n j j i a = a a ³ a < < 。 親兄弟問題要求給定序列中每個元素的親兄弟元素的位置。元素i a 的親兄弟元素為k a 時,稱k 為元素i a 的親兄弟元素的位置。當元素i a 沒有親兄弟元素時,約定其親兄弟元素 的位置為-1。 例如,當n=10,整數序列為6,1,4,3,6,2,4,7,3,5 時,相應的親兄弟元素位 置序列為:4,2,4,4,7,6,7,-1,9,-1。 « 編程任務: 對于給定的n個整數0 1 1 , , , n- a a a 組成的序列,試用抽象數據類型棧,設計一個O(n) 時間算法,計算相應的親兄弟元素位置序列。 « 數據輸入: 由文件input.txt提供輸入數據。文件的第1 行有1 個正整數n,表示給定給n個整數。 第2 行是0 1 1 , , , n- a a a 。 « 結果輸出: 程序運行結束時,將計算出的與給定序列相應的親兄弟元素位置序列輸出到output.txt 中。 輸入文件示例 輸出文件示例 input.txt 10 4 2 4 4 7 6 7 -1 9 -1 output.txt 6 1 4 3 6 2 4 7 3 5
上傳時間: 2013-12-17
上傳用戶:shizhanincc
隨著電子工業應用領域需求的增長,要實現復雜程度較高的數字電子系統,對數據處理能力提出越來越高的要求。定點運算已經很難滿足高性能數字系統的需要,而浮點數相對于定點數,具有表述范圍寬,有效精度高等優點,在航空航天、遙感、機器人技術以及涉及指數運算和信號處理等領域有著廣泛的應用。對浮點運算的要求主要體現在兩個方面:一是速度,即如何快速有效的完成浮點運算;二是精度,即浮點運算能夠提供多少位的有效數字。 計算機性價比的提高以及可編程邏輯器件的出現,對傳統的數字電子系統設計方法進行了變革。FPGA(Field Programmable Gate Array,現場可編程門陣列)讓設計師通過設計芯片來實現電子系統的功能,將傳統的固件選用及電路板設計工作放在芯片設計中進行。FPGA可以完成極其復雜的時序與組合邏輯電路功能,適用于高速、高密度,如運算器、數字濾波器、二維卷積器等具有復雜算法的邏輯單元和信號處理單元的邏輯設計領域。 鑒于FPGA技術的特點和浮點運算的廣泛應用,本文基于FPGA將浮點運算結合實際應用設計一個觸摸式浮點計算器,主要目的是通過VHDL語言編程來實現浮點數的加減、乘除和開方等基本運算功能。 (1)給出系統的整體框架設計和各模塊的實現,包括芯片的選擇、各模塊之間的時序以及控制、每個運算模塊詳細的工作原理和算法設計流程; (2)通過VHDL語言編程來實現浮點數的加減、乘除和開方等基本運算功能; (3)在Xilinx ISE環境下,對系統的主要模塊進行開發設計及功能仿真,驗證了基于FPGA的浮點運算。
上傳時間: 2013-04-24
上傳用戶:咔樂塢
本文研究的主要內容是應用可編程器件FPGA來作PCI總線從模塊設計.文中首先分析了可編程器件在PCI總線產品設計中的可行性和應用前景,接著對PCI總線協議作了一個系統的介紹,然后分析了PCI總線從模塊接口電路的結構,提出了子電路模塊的具體實現方案,最后在Xilinx ISE開發環境下采用Xilinx公司生產Spartan2E系列的器件XC2S300E來設計接口電路.并設計了驗證電路板,在PC機主板上對設計進行功能驗證,驗證結果表明設計正確,達到了設計要求.為今后對PCI總線接口進一步的研究奠定了基礎.
上傳時間: 2013-04-24
上傳用戶:gxohao
Xilinx EDK是一個囊括所有用于設計嵌入式編程系統的解決方案。這個預配置的套件包括了Platform Studio工具以及您用嵌入式IBM PowerPC? 硬件處理器核和/或Xilinx MicroBlaze?軟處理器核進行Xilinx平臺FPGA設計時所需的技術文檔和IP.
上傳時間: 2013-06-07
上傳用戶:lvzhr