亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

wcDMa

寬帶碼分多址(英語(yǔ):WidebandCodeDivisionMultipleAccess,常簡(jiǎn)寫為W-CDMA)是一種3G蜂窩網(wǎng)絡(luò),使用的部分協(xié)議與2GGSM標(biāo)準(zhǔn)一致。具體一點(diǎn)來(lái)說(shuō),W-CDMA是一種利用碼分多址復(fù)用(或者CDMA通用復(fù)用技術(shù),不是指CDMA標(biāo)準(zhǔn))方法的寬帶擴(kuò)頻3G移動(dòng)通信空中接口。
  • wcDMa仿真

    主要仿真3G通訊中wcDMa的各種特性,非常的有用、環(huán)印下載

    標(biāo)簽: wcDMa 仿真、matlab

    上傳時(shí)間: 2018-03-14

    上傳用戶:ygm2275202514

  • wcDMa的諾基亞工程師做的仿真

    wcDMa系統(tǒng)仿真,其中包含C和SIM模擬,非常的實(shí)用

    標(biāo)簽: wcDMa 諾基亞 工程師 仿真

    上傳時(shí)間: 2018-03-14

    上傳用戶:ygm2275202514

  • wcDMa直放站系統(tǒng)中數(shù)字預(yù)失真技術(shù)的設(shè)計(jì)與實(shí)現(xiàn)

    wcDMa直放站系統(tǒng)中數(shù)字預(yù)失真技術(shù)的設(shè)計(jì)與實(shí)現(xiàn),wcDMa,直放站,數(shù)字預(yù)失真,系統(tǒng)

    標(biāo)簽: wcDMa 直放站 數(shù)字預(yù)失真 系統(tǒng)

    上傳時(shí)間: 2018-05-08

    上傳用戶:gnifengyu

  • wcDMa中根升余弦濾波器的FPGA的實(shí)現(xiàn)

    該文檔為wcDMa中根升余弦濾波器的FPGA的實(shí)現(xiàn)簡(jiǎn)介資料,講解的還不錯(cuò),感興趣的可以下載看看…………………………

    標(biāo)簽: wcDMa 余弦濾波器 fpga

    上傳時(shí)間: 2021-10-21

    上傳用戶:jiabin

  • wcDMa基站射頻電路及天線的設(shè)計(jì)

    隨著個(gè)人通信和移動(dòng)通信技術(shù)在世界范圍內(nèi)的迅猛發(fā)展,人們對(duì)移動(dòng)通信的服務(wù)質(zhì)量要求也越來(lái)越高.wcDMa(Wideband Code Division Multiple Access)作為第三代移動(dòng)通信系統(tǒng)的三大標(biāo)準(zhǔn)之一,因?yàn)榫哂袃?yōu)良的通信質(zhì)量和較高的頻譜利用率而被廣泛應(yīng)用.在wcDMa接收機(jī)中,射頻前端電路占有重要的地位,其性能優(yōu)劣直按影響著接收機(jī)的接收靈敏度以及后繼信號(hào)處理部分的性能.因此,進(jìn)行wcDMa射頻電路的研究和設(shè)計(jì)具有重要的現(xiàn)實(shí)意義.天線和低噪聲放大器(LNA)是射頻(RF)接收機(jī)芯片的重要組成部分。本文在廣泛查閱國(guó)內(nèi)、外參考文獻(xiàn)的基礎(chǔ)上,對(duì)微帶天線的寬頻帶技術(shù)和LNA的設(shè)計(jì)原理進(jìn)行了深入地研究.綜合多種寬頻帶技術(shù),本文采用L形探針饋電與雙E形槽貼片相結(jié)合的方法,提出了一款適合于wcDMa基站的寬頻帶微帶天線結(jié)構(gòu)。利用電磁仿真軟件HFSS對(duì)該天線的性能進(jìn)行了研究,研究了天線貼片尺寸對(duì)天線性能的影響。在此基礎(chǔ)上,優(yōu)化設(shè)計(jì)了適用于wcDMa基站的寬頻帶微帶天線,并對(duì)其進(jìn)行了加工、測(cè)試和分析,仿真和測(cè)試結(jié)果均表明,該天線-10dB回波損耗帶寬為520MHz,天線在2GHz的增益為7.88dBi,滿足wcDMa基站的要求.另外,本文還根據(jù)wcDMa基站對(duì)LNA性能的要求,利用仿真軟件ADS(Advanced Design System)設(shè)計(jì)了一款高線性的兩級(jí)平衡低噪聲放大器,給出了電路原理圖,并制作了版圖,結(jié)果表明,該低噪聲放大器在1.92GH2~1.98GHz頻段增益不低于30dB,噪聲系數(shù)小于1dB,滿足wcDMa的要求,具有一定的實(shí)用價(jià)值。

    標(biāo)簽: wcDMa 基站 射頻電路 天線

    上傳時(shí)間: 2022-06-20

    上傳用戶:

  • wcDMa數(shù)字直放站中數(shù)字預(yù)失真研究及其FPGA實(shí)現(xiàn).rar

    現(xiàn)代社會(huì)對(duì)各種無(wú)線通信業(yè)務(wù)的需求迅猛增長(zhǎng),這就要求無(wú)線通信在具有較高傳輸質(zhì)量的同時(shí),還必須具有較大的傳輸容量。這種需求要求在無(wú)線通信中必須采用效率較高的線性調(diào)制方式,以提高有限頻帶帶寬的數(shù)據(jù)速率和頻譜利用率,而效率較高的調(diào)制方式通常會(huì)對(duì)發(fā)端發(fā)射機(jī)的線性要求較高,這就使功率放大器線性化技術(shù)成為下一代無(wú)線通信系統(tǒng)的關(guān)鍵技術(shù)之一。 在本文中,研究了前人所提出的各種功放線性化技術(shù),如功率回退法、正負(fù)反饋法、預(yù)失真和非線性器件法等等,針對(duì)功率放大器對(duì)信號(hào)的失真放大問題進(jìn)行研究,對(duì)比和研究了目前廣泛流行的自適應(yīng)數(shù)字預(yù)失真算法。在一般的自適應(yīng)數(shù)字預(yù)失真算法中,主要有兩類:無(wú)記憶非線性預(yù)失真和有記憶非線性預(yù)失真。無(wú)記憶非線性預(yù)失真主要是通過(guò)比較功率放大器的反饋信號(hào)和已知輸入信號(hào)的幅度和相位的誤差來(lái)估計(jì)預(yù)失真器的各種修正參數(shù)。而有記憶非線性預(yù)失真主要是綜合考慮功率放大器非線性和記憶性對(duì)信號(hào)的污染,需要同時(shí)分析信號(hào)的當(dāng)前狀態(tài)和歷史狀態(tài)。在對(duì)比完兩種數(shù)字預(yù)失真算法之后,文章著重分析了有記憶預(yù)失真算法,選擇了其中的多項(xiàng)式預(yù)失真算法進(jìn)行了具體分析推演,并通過(guò)軟件無(wú)線電的方法將數(shù)字信號(hào)處理與FPGA結(jié)合起來(lái),在內(nèi)嵌了System Generator軟件的Matlab/Simulink上對(duì)該算法進(jìn)行仿真分析,證明了這個(gè)算法的性能和有效性。 本文另外一個(gè)最重要的創(chuàng)新點(diǎn)在于,在FPGA設(shè)計(jì)上,使用了系統(tǒng)級(jí)設(shè)計(jì)的思路,與Xilinx公司提供的軟件能夠很好的配合,在完成仿真后能夠直接將代碼轉(zhuǎn)換成FPGA的網(wǎng)表文件或者硬件描述語(yǔ)言,大大簡(jiǎn)化了開發(fā)過(guò)程,縮短了系統(tǒng)的開發(fā)周期。

    標(biāo)簽: wcDMa FPGA 數(shù)字

    上傳時(shí)間: 2013-06-20

    上傳用戶:handless

  • 基于FPGA和PCI總線的wcDMa信號(hào)采集卡的研制

      本論文利用FPGA可編程邏輯器件和硬件描述語(yǔ)言Verilog,采用自頂向下的設(shè)計(jì)方法,開發(fā)了一款基于PCI總線的高速數(shù)據(jù)采集卡。本數(shù)據(jù)采集系統(tǒng)中,采用PLX公司生產(chǎn)的PLX9080作為PCI總線接口芯片。用4片每片容量為8MB的SDRAM作為數(shù)據(jù)采集的前端和PCI總線的數(shù)據(jù)緩沖。用ALTERA公司生產(chǎn)的Cyclone系列FPGA實(shí)現(xiàn)PCI接口芯片PLX9080的時(shí)序邏輯、對(duì)數(shù)據(jù)采集通道的前端控制以及對(duì)SDRAM的讀寫控制。  在本論文將重點(diǎn)放在了用硬件描述語(yǔ)言Verilog進(jìn)行FPGA硬件邏輯編程上。本論文按照自頂向下的設(shè)計(jì)方法,詳細(xì)論述了PCI接口轉(zhuǎn)化電路模塊、SDRAM存儲(chǔ)片子讀寫控制電路模塊、FPGA內(nèi)部寄存器讀寫控制電路模塊以及用于RF端的自動(dòng)增益控制電路AGC模塊的設(shè)計(jì)。  

    標(biāo)簽: wcDMa FPGA PCI 總線

    上傳時(shí)間: 2013-04-24

    上傳用戶:yhm_all

  • 卷積碼在CDMA2000中的應(yīng)用及其譯碼器FPGA實(shí)現(xiàn)

    數(shù)字信息在有噪聲的信道中傳輸時(shí),受到噪聲的影響,誤碼總是不可避免的。根據(jù)香農(nóng)信息理論,只要使Es/N0足夠大,就可以達(dá)到任意小的誤碼率。采用差錯(cuò)控制編碼,即信道編碼技術(shù),可以在一定的Es/N0條件下有效地降低誤碼率。按照對(duì)信息元處理方式不同,信道編碼分為分組碼與卷積碼兩類。卷積碼的k0和n0較小,實(shí)現(xiàn)最佳譯碼與準(zhǔn)最佳譯碼更加容易。卷積碼運(yùn)用廣泛,被ITU選入第三代移動(dòng)通信系統(tǒng),作為包括wcDMa,CDMA2000和TD-SCDMA在內(nèi)的信道編碼的標(biāo)準(zhǔn)方案。 本文研究了CDMA2000業(yè)務(wù)通道中的幀結(jié)構(gòu),對(duì)CDMA2000系統(tǒng)中的卷積碼特性及維特比譯碼的性能限進(jìn)行了分析,并基于MATLAB平臺(tái)做了相應(yīng)的譯碼性能仿真。我們?cè)O(shè)計(jì)了一種可用于CDMA2000通信系統(tǒng)的通用、高速維特比譯碼器。該譯碼器在設(shè)計(jì)上具有以下創(chuàng)新之處:(1)采用通用碼表結(jié)構(gòu),支持可變碼率;幀控制模塊和頻率控制器模塊的設(shè)計(jì)中采用計(jì)數(shù)器、定時(shí)器等器件實(shí)現(xiàn)了可變幀長(zhǎng)、可變數(shù)據(jù)速率的數(shù)據(jù)幀處理方式。(2)結(jié)合流水線結(jié)構(gòu)思想,利用四個(gè)ACS模塊并行運(yùn)行,加快數(shù)據(jù)處理速度;在ACS模塊中,將路徑度量值存貯器的存儲(chǔ)結(jié)構(gòu)進(jìn)行優(yōu)化,防止數(shù)據(jù)讀寫的阻塞,縮短存儲(chǔ)器讀寫時(shí)間,使譯碼器的處理速度更快。(3)為了防止路徑度量值和幸存路徑長(zhǎng)度的溢出,提出了保護(hù)處理策略。我們還將設(shè)計(jì)結(jié)果在APEXEP20K30E芯片上進(jìn)行了硬件實(shí)現(xiàn)。該譯碼器芯片具有可變的碼率和幀長(zhǎng)處理能力,可以運(yùn)行于40MHZ系統(tǒng)時(shí)鐘下,內(nèi)部最高譯碼速度可達(dá)625kbps。本文所提出的維特比譯碼器硬件結(jié)構(gòu)具有很強(qiáng)的通用性和高速性,可以方便地應(yīng)用于CDMA2000移動(dòng)通信系統(tǒng)。

    標(biāo)簽: CDMA 2000 FPGA 卷積碼

    上傳時(shí)間: 2013-06-24

    上傳用戶:lingduhanya

  • 基于FPGA的數(shù)字收發(fā)機(jī)信號(hào)處理

    在3G移動(dòng)通信網(wǎng)絡(luò)建設(shè)中,如何實(shí)現(xiàn)密集城區(qū)的無(wú)線網(wǎng)絡(luò)覆蓋是目前基站的發(fā)展方向。目前網(wǎng)絡(luò)覆蓋理念的核心思想就把傳統(tǒng)宏基站的基帶處理和射頻部分分離,分成基帶處理單元和射頻拉遠(yuǎn)單元兩個(gè)設(shè)備,這樣既節(jié)省空間、降低設(shè)置成本,又提高了組網(wǎng)效率。本文研究的數(shù)字收發(fā)機(jī)用于wcDMa基站系統(tǒng)的射頻拉遠(yuǎn)單元中,實(shí)現(xiàn)移動(dòng)通信網(wǎng)中射頻信號(hào)的傳輸工作。 數(shù)字收發(fā)機(jī)主要由射頻處理部分、模數(shù)/數(shù)模轉(zhuǎn)換部分、數(shù)字上下變頻處理部分、接口轉(zhuǎn)換以及數(shù)字光模塊組成。本文研究的重點(diǎn)是數(shù)字上下變頻處理部分。設(shè)計(jì)采用軟件無(wú)線電的架構(gòu)和FPGA技術(shù),所設(shè)計(jì)的數(shù)字上下變頻部分可以在不修改硬件電路的基礎(chǔ)上只需修改軟件部分的參數(shù)則可實(shí)現(xiàn)多種頻率的變頻處理,極大地降低了開發(fā)成本,且縮短了開發(fā)周期。 根據(jù)系統(tǒng)設(shè)計(jì)的設(shè)計(jì)要求,以及現(xiàn)有芯片使用情況比較,本文選用Altera公司的:FPGA芯片,應(yīng)用公司提供的Dspbuilder作為系統(tǒng)級(jí)的開發(fā)工具,應(yīng)用Quartus Ⅱ作為綜合、布局布線工具實(shí)現(xiàn)數(shù)字上下變頻處理部分設(shè)計(jì)。 本文的主要研究工作包括以下幾個(gè)部分: (1)對(duì)數(shù)字收發(fā)機(jī)的整體結(jié)構(gòu)進(jìn)行分析研究,確定數(shù)字收發(fā)機(jī)的實(shí)現(xiàn)結(jié)構(gòu)和各個(gè)部分的功能; (2)通過(guò)對(duì)數(shù)字上下變頻的相關(guān)理論的研究,分析出數(shù)字上下變頻的結(jié)構(gòu)、實(shí)現(xiàn)方法及性能; (3)通過(guò)對(duì)數(shù)控振蕩器、CIC濾波器、FIR濾波器進(jìn)行理論研究、內(nèi)部實(shí)現(xiàn)結(jié)構(gòu)以及性能分析,得出具體的參數(shù)和仿真實(shí)現(xiàn)結(jié)構(gòu); (4)使用FPGA中的IP核技術(shù)來(lái)實(shí)現(xiàn)數(shù)字上下變頻,利用Matlab中Dspbuilder提供的IP核分別進(jìn)行NCO、CIC、FIR的仿真工作;并得出數(shù)字上下變頻的總體仿真實(shí)現(xiàn)結(jié)果; (5)對(duì)高速收發(fā)通道進(jìn)行了研究和設(shè)計(jì),根據(jù)系統(tǒng)的要求給出了數(shù)據(jù)幀結(jié)構(gòu),并采用Altera的第三代FPGA產(chǎn)品Stratix Ⅱ GX系列芯片實(shí)現(xiàn)了數(shù)字收發(fā)機(jī)的信號(hào)的串并/并串的接口轉(zhuǎn)換。為后續(xù)繼續(xù)研究工作奠定基礎(chǔ)。

    標(biāo)簽: FPGA 數(shù)字 收發(fā)機(jī) 信號(hào)處理

    上傳時(shí)間: 2013-06-21

    上傳用戶:zhuo0008

  • 數(shù)字預(yù)失真系統(tǒng)反饋通道增益平坦度的補(bǔ)償

    針對(duì)數(shù)字預(yù)失真系統(tǒng)對(duì)反饋鏈路平坦度的要求,提出一種在不斷開模擬鏈路的前提下,采用單音測(cè)量wcDMa&LTE混模基站射頻拉遠(yuǎn)單元反饋鏈路的增益平坦度,并采用最小二乘法,分別擬合射頻、本振和中頻的增益的方法。采用MATLAB工具產(chǎn)生濾波器系數(shù),在基本不增加復(fù)雜度的基礎(chǔ)上,通過(guò)DPD軟件離線補(bǔ)償中頻的增益不平坦度。實(shí)際應(yīng)用取得良好的補(bǔ)償效果。

    標(biāo)簽: 數(shù)字預(yù)失真 反饋 增益

    上傳時(shí)間: 2013-10-18

    上傳用戶:haohaoxuexi

主站蜘蛛池模板: 城市| 嵊州市| 扎赉特旗| 呈贡县| 屏东县| 会昌县| 廉江市| 宜兰市| 龙岩市| 灵丘县| 铜梁县| 晋江市| 遵义市| 商洛市| 邵东县| 太谷县| 秦皇岛市| 巴林右旗| 太仆寺旗| 长泰县| 乌拉特前旗| 巴青县| 开鲁县| 拜城县| 阿鲁科尔沁旗| 友谊县| 桂林市| 白城市| 府谷县| 宾阳县| 乡城县| 兴城市| 滕州市| 淄博市| 嘉禾县| 抚宁县| 赞皇县| 益阳市| 汉阴县| 昌吉市| 昌宁县|