感謝您使用 Altera DE教學開發板。這塊板子的著眼于為在數字邏輯,計算機組織和FPGA方面的學習提供一個理想的工具。它在硬件和CAD工具上應用先進的技術為學生和專業人員展示了一個寬廣的主題。該板具有多種特點,非常適合各大學課程在實驗室環境下的一系列設計項目和非常復雜尖端的數字系統的開發和應用。Altera公司為DE2板提供了套支持文件,例如學習指導,現成的教學實驗練習和豐富的插圖說明DE2的特點DE2板是以 Cyclonell2C35FPGA為特點的672針引腳的包裝。板上所有重要的部件都與板上的芯片相連,使用戶能夠控制板上各種的操作DE2板包括了很多開關(兼有撥動開關和按鍵),發光二極管和七段數碼管。在更多進一步的實驗中還用到了SRAM,SDRAM Fash以及16×駙字符液晶。需要進行處理器和O接口試驗時,可以簡單的用 Altera Niosll處理器和象RS-232和PS/2標準接口。進行涉及音頻和視頻的實驗時,也有標準MC、line-in video-in(TV Decoder)和VGA(10-bit dac),這些特點都能夠被用來制作CD質量的音頻應用程序和專業的視頻圖象。為了能夠設計更強大的項目,DE2還提供了USB20接口(包括主、從USB),10/100M自適應以太網,紅外(lRDA)接口,以及SD卡接口。最后,可以通過兩排擴展O口與其它用戶自定義的板子相連。
標簽: altera
上傳時間: 2022-04-01
上傳用戶:bluedrops
Altera FPGA-CPLD設計(基礎篇) 設計書籍 332頁
上傳時間: 2022-05-01
上傳用戶:
【網盤】Altera FPGA 學習資料 視頻教程-15GB,由于文件較大,已上傳百度網盤,打開連接后保存到自己的百度網盤,然后在網盤客戶端下下載。
上傳時間: 2022-05-02
上傳用戶:
Altera(Intel)_MAX10_10M02SCU169開發板資料硬件參考設計+邏輯例程.QM_MAX10_10M02SCU169開發板主要特征參數如下所示:? 主控CPLD:10M02SCU169C8G;? 主控CPLD外部時鐘源頻率:50MHz;? 10M02SCU169C8G芯片內部自帶豐富的Block RAM資源;? 10M02SCU169C8G芯片邏輯單元數為2K LE;? QM_MAX10_10M02SCU169開發板板載Silicon Labs的CP2102芯片來實現USB轉串口功能;? QM_MAX10_10M02SCU169開發板板載MP2359高效率DC/DC提供CPLD芯片工作的3.3V電源;? QM_MAX10_10M02SCU169開發板引出了兩排50p、2.54mm間距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模塊、高速ADC采集模塊或者CMOS攝像頭模塊等;? QM_MAX10_10M02SCU169開發板引出了芯片的3路按鍵用于測試;? QM_MAX10_10M02SCU169開發板引出了芯片的3路LED用于測試;? QM_MAX10_10M02SCU169開發板引出了芯片的JTAG調試端口,采用雙排10p、2.54mm的排針;
上傳時間: 2022-05-11
上傳用戶:
Altera(Intel)_Cyclone10_10CL006開發板資料硬件參考設計+邏輯例程。QM_Cyclone10_10CL006開發板主要特征參數如下所示:? 主控FPGA:10CL006YU256C8G;? 主控FPGA外部時鐘源頻率:50MHz;? 10CL006YU256C8G芯片內部自帶豐富的Block RAM資源;? 10CL006YU256C8G芯片邏輯單元數為6K LE;? QM_Cyclone10_10CL006開發板板載MP2359高效率DC/DC提供FPGA芯片工作的3.3V電源;? QM_Cyclone10_10CL006開發板引出了兩排64p、2.54mm間距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模塊、高速ADC采集模塊或者CMOS攝像頭模塊等;? QM_Cyclone10_10CL006開發板引出了芯片的3路按鍵用于測試;? QM_Cyclone10_10CL006開發板引出了芯片的2路LED用于測試;? QM_Cyclone10_10CL006開發板引出了芯片的JTAG調試端口,采用雙排10p、2.54mm的排針;
上傳時間: 2022-05-11
上傳用戶:qingfengchizhu
Altera(Intel)_Cyclone_IV_EP4CE15_開發板資料硬件參考設計+邏輯例程Cyclone IV EP4CE15核心板主要特征參數如下所示:? 主控FPGA:EP4CE15F23C8N;? 主控FPGA外部時鐘源頻率:50MHz;? EP4CE15F23C8N芯片內部自帶豐富的Block RAM資源;? EP4CE15F23C8N芯片邏輯單元數為15K LE;? Cyclone IV EP4CE15板載W25Q064 SPI Flash芯片,8MB字節的存儲容量;? Cyclone IV EP4CE15板載Winbond 32MB的SDRAM,型號為W9825G6KH-6;? Cyclone IV EP4CE15核心板板載MP2315高效率DC/DC芯片提供FPGA芯片工作的3.3V電源;? Cyclone IV EP4CE15核心板引出了兩排64p、2.54mm間距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模塊、高速ADC采集模塊或者CMOS攝像頭模塊等;? Cyclone IV EP4CE15核心板引出了芯片的3路按鍵用于測試;? Cyclone IV EP4CE15核心板引出了芯片的2路LED用于測試;? Cyclone IV EP4CE15核心板引出了芯片的JTAG調試端口,采用雙排10p、2.54mm的排針;
上傳時間: 2022-05-11
上傳用戶:zhanglei193
USB in 模型,作為輸入,包括基于Altera的工程、源碼、固件,使用Verilog
標簽: usb
上傳時間: 2022-05-16
上傳用戶:20125101110
ALTERA關于CCD的一些verilog實驗程序,適合感興趣的學習者學習,可以提高自己的能力,大家可以多交流哈
上傳時間: 2022-05-17
上傳用戶:xsr1983
基于Altera的FPGA設計的硬件除法器,適合感興趣的學習者學習,可以提高自己的能力,大家可以多交流哈
上傳時間: 2022-05-20
上傳用戶:
《Altera FPGA/CPLD設計(高級篇)(第2版)》結合作者多年工作經驗,深入地討論了altera fpga/cpld的設計和優化技巧。在討論fpga/cpld設計指導原則的基礎上,介紹了altera器件的高級應用;引領讀者學習邏輯鎖定設計工具,詳細討論了時序約束與靜態時序分析方法;結合實例討論如何進行設計優化,介紹了altera的可編程器件的高級設計工具與系統級設計技巧。 本書附帶光盤中收錄了altera quartus ii web版軟件,讀者可以安裝使用,同時還收錄了本書所有實例的完整工程、源代碼和使用說明文件,便于讀者邊學邊練,提高實際應用能力。第1章 可編程邏輯設計指導原則 第2章 Altera器件高級特性與應用第3章 LogicLock設計方法.第4章 時序約束與時序分析 第5章 設計優化第6章 Altera其他高級工具 第7章 FPGA系統級設計技術
上傳時間: 2022-06-13
上傳用戶: