altera 中基于NIOS軟核系統(tǒng)的定時(shí)器應(yīng)用程序
標(biāo)簽: altera NIOS 軟核
上傳時(shí)間: 2016-12-03
上傳用戶:asddsd
altera 中基于NIOS軟核系統(tǒng)的16點(diǎn)陣漢字顯示程序
上傳時(shí)間: 2013-12-27
上傳用戶:www240697738
altera 中基于NIOS軟核系統(tǒng)的串口接收通信程序
上傳用戶:wpwpwlxwlx
altera 中基于NIOS軟核系統(tǒng)的串口發(fā)送通信程序
上傳用戶:dsgkjgkjg
下載線大全,Xilinx,Altera,ARM,AVR,S52,Lattice
標(biāo)簽: Lattice Xilinx Altera ARM
上傳時(shí)間: 2013-12-11
上傳用戶:15736969615
Altera FPGA APEX II,APEX 20K
標(biāo)簽: APEX Altera FPGA 20K
上傳時(shí)間: 2014-01-03
上傳用戶:遠(yuǎn)遠(yuǎn)ssad
5款A(yù)LTERA FPGA開(kāi)發(fā)板原理圖合集。包括EP1C6Q240C6開(kāi)發(fā)板原理圖、Cyclone II EP2C20 原理圖。希望對(duì)大家有用
標(biāo)簽: Cyclone ALTERA 240C FPGA
上傳時(shí)間: 2013-12-18
上傳用戶:qilin
此為使用DDS直接數(shù)字頻率合成器之設(shè)計(jì)報(bào)告,作者相當(dāng)?shù)脑敿?xì)介紹DDS之原理以及使用Altera之FPGA做設(shè)計(jì),供使用者參考.
標(biāo)簽: DDS Altera FPGA 數(shù)字頻率合成器
上傳時(shí)間: 2016-12-17
上傳用戶:源碼3
ALtera網(wǎng)絡(luò)Blaster的映射文件
標(biāo)簽: Blaster ALtera 網(wǎng)絡(luò) 映射
上傳時(shí)間: 2016-12-20
上傳用戶:talenthn
Altera cyclone ep1c6對(duì)sram idt71系列的讀寫時(shí)序控制
標(biāo)簽: cyclone Altera ep1c6 sram
上傳時(shí)間: 2013-12-26
上傳用戶:love_stanford
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1