亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

usb2

  • 基于TMS320C6713和usb2.0的多路實時信號采集系統(tǒng)的研究.rar

    隨著現(xiàn)代科學技術(shù)的迅速發(fā)展和人們對數(shù)據(jù)采集技術(shù)要求的日益提 高,近年來數(shù)據(jù)采集技術(shù)得到了長足的發(fā)展,主要表現(xiàn)為精度越來越高, 傳輸?shù)乃俣仍絹碓娇?。但是各種基于ISA、PCI 等總線的數(shù)據(jù)采集系統(tǒng)存 在著安裝麻煩、受計算機插槽數(shù)量、地址、中斷資源的限制、可擴展性 差等缺陷,嚴重的制約了它們的應(yīng)用范圍。USB 總線的出現(xiàn)很好的解決了 上述問題,它是1995 年INTEL、NEC、MICROSOFT、IBM 等公司為解決傳 統(tǒng)總線的不足而推出的一種新型串行通信標準。為了適應(yīng)高速傳輸?shù)男?要,2004 年4月,這些公司在原來1.1 協(xié)議的基礎(chǔ)上制定了usb2.0 傳輸 協(xié)議,使傳輸速度達到了480Mb/s。該總線具有安裝方便、高帶寬、易擴 展等優(yōu)點,已經(jīng)逐漸成為現(xiàn)代數(shù)據(jù)采集傳輸?shù)陌l(fā)展趨勢。 以高速數(shù)字信號處理器(DSPs)為基礎(chǔ)的實時數(shù)字信號處理技術(shù)近 年來發(fā)展迅速,并獲得了廣泛的應(yīng)用。TMS320C6713 是德州儀器公司 ( Texas Instrument ) 推出的浮點DSPs , 其峰值處理能力達到了 1350MFLOPS,是目前國際上性能最高的DSPs 之一。同時該DSPs 接口豐 富,擴展能力強,非常適合于做主控芯片。 基于TMS320C6713 和usb2.0,本文設(shè)計了一套多路實時信號采集系 統(tǒng)。該設(shè)計充分利用了高速數(shù)字信號處理器TMS320C6713 和USB 芯片 CY7C68001 的各種優(yōu)點,實現(xiàn)了傳輸速度快,采樣精度高,易于擴展,接口簡單的特點。在本文中詳細討論了各種協(xié)議和功能模塊的設(shè)計。本文 的設(shè)計主要分為硬件部分和軟件部分,其中硬件部分包括模擬信號輸入 模塊,AD 數(shù)據(jù)采集模塊,USB 模塊,所有的硬件模塊都在TMS320C6713 的協(xié)調(diào)控制下工作,軟件部分包括DSP 程序和PC 端程序設(shè)計??偟脑O(shè)計 思想是以TMS320C6713為核心,通過AD 轉(zhuǎn)換,將采集的數(shù)據(jù)傳送給 TMS320C6713 進行數(shù)據(jù)處理,并將處理后的數(shù)據(jù)經(jīng)過USB 接口傳送到上位 機。

    標簽: C6713 320C 6713 TMS

    上傳時間: 2013-04-24

    上傳用戶:fudong911

  • 開發(fā)板的原理圖usb2.0FPGADSP.rar

    usb2.0 + fpga + dsp 開發(fā)板的原理圖,希望對大家有用

    標簽: FPGADSP USB 2.0

    上傳時間: 2013-06-29

    上傳用戶:唐僧他不信佛

  • usb2.0硬件設(shè)計.rar

    usb2.0硬件設(shè)計.pdf,8.06M,342頁

    標簽: USB 2.0 硬件設(shè)計

    上傳時間: 2013-05-20

    上傳用戶:大融融rr

  • usb2.0原理與工程開發(fā)(上).rar

    usb2.0原理與工程開發(fā)(上).pdf,9.91M,220頁.

    標簽: USB 2.0 工程

    上傳時間: 2013-07-07

    上傳用戶:jeffery

  • usb2.0原理與工程開發(fā)(下).rar

    usb2.0原理與工程開發(fā)(下).pdf,8.06M,255頁.

    標簽: USB 2.0 工程

    上傳時間: 2013-04-24

    上傳用戶:lanjisu111

  • 基于usb2.0FPGA的高速數(shù)據(jù)采集系統(tǒng)的研究與設(shè)計.rar

    隨著科學技術(shù)的快速發(fā)展和數(shù)據(jù)采集系統(tǒng)的廣泛應(yīng)用,人們對數(shù)據(jù)采集系統(tǒng)的速度、精度、易操作性以及實時性的要求也在不斷地提高。通用串行總線USB作為一種新型的微機總線接口規(guī)范,以其使用方便、易于擴展、速度快等優(yōu)點而被廣泛地應(yīng)用于數(shù)據(jù)采集系統(tǒng)中?,F(xiàn)場可編程門陣列最大的特點是結(jié)構(gòu)靈活,開發(fā)周期較短,適合于實時信號處理,已被廣泛應(yīng)用于通信、數(shù)據(jù)采集、圖像處理等諸多領(lǐng)域。 @@ 本文充分利用USB和FPGA的上述優(yōu)點,設(shè)計了一種基于usb2.0技術(shù)和FPGA技術(shù)相結(jié)合的高速數(shù)據(jù)采集系統(tǒng)。 @@ 首先,對數(shù)據(jù)采集基本理論及系統(tǒng)相關(guān)技術(shù)進行了簡單地介紹。 @@ 其次,對以ADC轉(zhuǎn)換器(TLC5510)、FPGA芯片(EP1C6Q240C8)為控制器和USB接口芯片(CY7C68013A-56,簡稱FX2)為主的數(shù)據(jù)采集系統(tǒng)進行了硬件設(shè)計和分析,并在此設(shè)計的基礎(chǔ)上給出相應(yīng)的原理圖、PCB。硬件設(shè)計主要包括FPGA與ADC和FX2之間的接口電路設(shè)計以及硬件邏輯設(shè)計。 @@ 再次,根據(jù)系統(tǒng)需求,對系統(tǒng)軟件部分進行了設(shè)計,分三部分:一是為滿足FX2在USB上的最大傳輸速率而編寫的固件程序;二是在PC機中的WindowsXP系統(tǒng)下利用GPD編寫USB設(shè)備驅(qū)動程序;三是充分了解FX2的主要功能特點,并編寫出應(yīng)用程序。 @@ 最后,對系統(tǒng)的軟硬件進行了調(diào)試,給出了調(diào)試結(jié)果和分析,對出現(xiàn)的問題給出了解決方案。結(jié)果表明,系統(tǒng)符合設(shè)計要求。 @@關(guān)鍵詞:usb2.0;FPGA;SOPC;數(shù)據(jù)采集;固件;

    標簽: FPGA USB 2.0

    上傳時間: 2013-06-21

    上傳用戶:cath

  • 基于usb2.0的FPGA配置接口及實驗開發(fā)評估板設(shè)計與實現(xiàn).rar

    信號與信息處理是信息科學中近幾年來發(fā)展最為迅速的學科之一,隨著片上系統(tǒng)(SOC,System On Chip)時代的到來,FPGA正處于革命性數(shù)字信號處理的前沿?;贔PGA的設(shè)計可以在系統(tǒng)可再編程及在系統(tǒng)調(diào)試,具有吞吐量高,能夠更好地防止授權(quán)復(fù)制、元器件和開發(fā)成本進一步降低、開發(fā)時間也大大縮短等優(yōu)點。然而,FPGA器件是基于SRAM結(jié)構(gòu)的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數(shù)據(jù)都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統(tǒng)設(shè)計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發(fā)設(shè)備提出了更高的要求。 本論文基于IEEE1149.1標準和usb2.0技術(shù),完成了FPGA配置接口電路及實驗開發(fā)板的設(shè)計與實現(xiàn)。作者在充分理解IEEE1149.1標準和USB技術(shù)原理的基礎(chǔ)上,針對Altcra公司專用的USB數(shù)據(jù)配置電纜USB-Blaster,對其內(nèi)部工作原理及工作時序進行測試與詳細分析,完成了基于USB配置接口的FPGA芯片開發(fā)實驗電路的完整軟硬件設(shè)計及功能時序仿真。作者最后進行了軟硬件調(diào)試,完成測試與驗證,實現(xiàn)了對Altera系列PLD的配置功能及實驗開發(fā)板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發(fā)環(huán)境下直接使用,無須在主機端另行設(shè)計通信軟件,其兼容性較現(xiàn)有設(shè)計有所提高。由于PLD(Programmable Logic Device)廠商對其知識產(chǎn)權(quán)嚴格保密,使得基于USB接口的配置電路應(yīng)用受到很大限制,同時也加大了自行對其進行開發(fā)設(shè)計的難度。 與傳統(tǒng)的基于PC并口的下載接口電路相比,本設(shè)計的基于USB下載接口電路及FPGA實驗開發(fā)板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調(diào)試NiosII嵌入式軟核處理器等明顯優(yōu)勢。從成本來看,本設(shè)計的USB配置接口電路及FPGA實驗開發(fā)板與其同類產(chǎn)品相比有較強的競爭力。

    標簽: FPGA USB 2.0

    上傳時間: 2013-04-24

    上傳用戶:lingduhanya

  • 基于ARM和usb2.0的瞬變電磁數(shù)據(jù)采集系統(tǒng)的研究與設(shè)計

    瞬變電磁法作為一種重要的地球物理探測方法,由于它在時間和空間上的可分性,使得這種方法簡單易行,信息豐富,精度較高,低成本,見效快,從而在礦藏勘探、鉆井和海洋勘探等領(lǐng)域得到了廣泛的應(yīng)用。隨著接收儀器的數(shù)字化和智能化,發(fā)射功率的增大,數(shù)字模型計算正反演的應(yīng)用,解釋水平的提高,瞬變電磁法可解決的地質(zhì)問題不斷擴大,幾乎涉及了物探工作的各個領(lǐng)域:礦產(chǎn)勘探,構(gòu)造探測,水文與工程、地質(zhì)調(diào)查,環(huán)境調(diào)查與監(jiān)測以及考古等。近年來,在找水、市政工程、土壤鹽堿化和污染調(diào)查、淺層石油構(gòu)造填圖,以及礦井突水預(yù)測等領(lǐng)域都取得了良好效果。 瞬變電磁法探測系統(tǒng)包括發(fā)射機和接收機兩部分。接收機用作在噪聲中提取由發(fā)射機發(fā)射的一次場信號在地下導(dǎo)體中感應(yīng)出的二次場信息,其信息反映了地下導(dǎo)體的電阻率差異,通過對該信息數(shù)據(jù)的處理了解探測目標的特性從而達到探測的目的。 瞬變電磁信號具有早期信號幅度大、衰減快,而中晚期信號幅度小、衰減慢的大動態(tài)范圍的特點。因此,必須設(shè)計出能適應(yīng)這種瞬時變化快、動態(tài)范圍大數(shù)據(jù)信號要求的高性能數(shù)據(jù)采集系統(tǒng)。同時,瞬變電磁探測系統(tǒng)的工作環(huán)境大都是在野外,因此,為適應(yīng)野外工作的需要,數(shù)據(jù)采集卡尤其要有較低的功耗。 本論文在總結(jié)其他數(shù)據(jù)采集系統(tǒng)設(shè)計的基礎(chǔ)上,提高采樣速率和采樣精度、采用分段放大技術(shù)避免放大飽和和實現(xiàn)對小信號的有效識別、改用ARM作為核心處理器實現(xiàn)對接收機的有效控制、改進usb2.0的實際傳輸速度、改用自適應(yīng)濾波法等噪聲抑制方法組合實現(xiàn)抗干擾和噪聲濾除設(shè)計,成功設(shè)計和實現(xiàn)了一套基于ARM和usb2.0的瞬變電磁數(shù)據(jù)采集系統(tǒng),該系統(tǒng)具有高性能,低功耗,抗干擾能力強,低成本的特點,已成功應(yīng)用于瞬變電磁探測實踐,并取得良好效果,極大的滿足了瞬變電磁探測系統(tǒng)的需要。同時,該系統(tǒng)對于其他數(shù)據(jù)采集系統(tǒng)的設(shè)計具有一定的借鑒意義。

    標簽: ARM 2.0 USB 瞬變電磁

    上傳時間: 2013-06-21

    上傳用戶:txfyddz

  • 基于FPGA與usb2.0的數(shù)據(jù)采集系統(tǒng)設(shè)計

    本文從總體方案、硬件電路、軟件程序、性能測試等幾個方面詳細地闡述了基于FPGA與usb2.0的數(shù)據(jù)采集系統(tǒng)。采集系統(tǒng)選用高采樣率低噪聲的12位AD轉(zhuǎn)換芯片進行AD轉(zhuǎn)換電路設(shè)計;借助頻率高、內(nèi)部時延小的FPGA芯片實現(xiàn)USB固件并以此控制USB接口芯片,通過乒乓的方式對采樣數(shù)據(jù)進行緩存,提高了系統(tǒng)數(shù)據(jù)吞吐能力;運用usb2.0標準的接口芯片為整個采集系統(tǒng)提供USB的通信能力。采用集成度較高的FPGA芯片作為系統(tǒng)控制核心,降低了設(shè)計難度,提高了系統(tǒng)穩(wěn)定性,同時還減小了設(shè)備體積。

    標簽: FPGA 2.0 USB 數(shù)據(jù)采集

    上傳時間: 2013-04-24

    上傳用戶:xuanjie

  • 基于ARM核的usb2.0AHB接口IP主機端驅(qū)動程序的設(shè)計與實現(xiàn)

    本論文以開發(fā)基于ARM核的usb2.0-AHB接口IP此項目為依托,致力于在Windows XP操作系統(tǒng)上使用DDK(Driver Development Kit)設(shè)計和開發(fā)一個基于WDM的主機端驅(qū)動程序。開發(fā)該驅(qū)動程序的目的是為了對該IP進行FPGA測試以及配合設(shè)備端驅(qū)動程序的開發(fā),該驅(qū)動程序能夠完成即插即用功能,塊傳輸,同步傳輸,控制傳輸以及對Flash的操作五項主要功能。 論文首先介紹了基于WDM的USB驅(qū)動程序設(shè)計原理,其中包括了從結(jié)構(gòu)到通信流對USB主機系統(tǒng)的介紹,編寫WDM驅(qū)動程序的基礎(chǔ)理論(主要介紹了數(shù)個相關(guān)的重要概念、驅(qū)動程序的基本組成),以及在開發(fā)對Flash操作的例程會使用到的Mass Storage類協(xié)議的簡要介紹。在介紹設(shè)計原理后,論文從總體的系統(tǒng)應(yīng)用環(huán)境和結(jié)構(gòu)薊數(shù)據(jù)傳輸、內(nèi)部模塊以及軟硬件體系結(jié)構(gòu)幾個方面簡要描述了該IP的系統(tǒng)設(shè)計。接著論文通過分析主機端驅(qū)動程序功能需求,提出了驅(qū)動程序的總體構(gòu)架以及分步式的設(shè)計流程,具體步驟是先實現(xiàn)驅(qū)動程序的正常加載以及基本PnP功能,然后實現(xiàn)塊傳輸、同步傳輸以及控制傳輸,最后完成對Flash操作例程的設(shè)計。隨后論文詳細闡述了對上述五項主要功能模塊的設(shè)計;其中對Flash操作例程的設(shè)計是難點,作者通過分析Bulk-Only協(xié)議和UFI命令規(guī)范,提出程序的詳細設(shè)計方案。論文最后簡要介紹了調(diào)試驅(qū)動程序的方法,以及驅(qū)動程序的測試內(nèi)容、部分測試結(jié)果以及測試結(jié)論。 本論文研究對象為基于ARM核的usb2.0-AHB接口IP主機端驅(qū)動程序,因為其研究主體是一個基于WDM的主機端驅(qū)動程序,因此有其普遍性;但是它以開發(fā)基于ARM核的usb2.0-AHB接口IP這個項目為依托,其目的是為項目服務(wù),因此它有其特殊性。它是一項既有普遍性又有特殊性的研究。

    標簽: ARM 2.0 AHB USB

    上傳時間: 2013-05-19

    上傳用戶:2007yqing

主站蜘蛛池模板: 河北区| 旅游| 垫江县| 游戏| 龙海市| 景谷| 东海县| 肇东市| 布拖县| 长丰县| 丰城市| 眉山市| 民县| 梅河口市| 涿鹿县| 佛山市| 洮南市| 沙坪坝区| 竹北市| 博客| 清水县| 建阳市| 报价| 朔州市| 湘乡市| 定陶县| 余干县| 隆安县| 百色市| 禄劝| 当涂县| 丽江市| 乌鲁木齐市| 湘潭市| 汕尾市| 成都市| 庄河市| 油尖旺区| 望江县| 静宁县| 阜南县|