一本講解UCOS的書,很好的,大家可以看看, 很有用的-a book on the UCOS
標(biāo)簽: ucos-ii
上傳時(shí)間: 2013-07-11
上傳用戶:tmin392599868
可以用H.264編碼解碼器源碼(c語言)
上傳時(shí)間: 2013-07-08
上傳用戶:wmwai1314
講解ucos的使用,非常好的學(xué)習(xí)嵌入式系統(tǒng)的書籍,可惜只有6-11章節(jié)
標(biāo)簽: ucos
上傳時(shí)間: 2013-05-18
上傳用戶:gdgzhym
X射線衍射儀目前被廣泛應(yīng)用于冶金、石油、化工、科研、航空航天、教學(xué)、材料生產(chǎn)等諸多領(lǐng)域。而X射線管是X衍射儀的關(guān)鍵部件之一,X射線被激發(fā)時(shí)會(huì)產(chǎn)生兩種譜線:特征譜線和連續(xù)譜線。X射線管的工作狀態(tài)決定能否產(chǎn)生符合實(shí)驗(yàn)要求的X射線特征譜線和連續(xù)譜線,這就要求我們對X射線管的工作狀態(tài)進(jìn)行精確控制。 本文根據(jù)X射線管工作狀態(tài)和衍射儀相關(guān)功能的要求,提出了基于ARM和uCOS-Ⅱ的衍射儀高壓控制系統(tǒng)的設(shè)計(jì)方案,并在分析和研究的基礎(chǔ)上,實(shí)現(xiàn)并驗(yàn)證了該方案。該系統(tǒng)以ARM為主控制芯片,結(jié)合CPLD芯片,完成對X射線管工作狀態(tài)的控制和其它相關(guān)功能的控制。由于多任務(wù)的需要,在ARM的基礎(chǔ)上引入了嵌入式操作系統(tǒng)uCOS-Ⅱ。具體的,本文完成了相應(yīng)原理圖和印刷電路板的設(shè)計(jì)。在ARM7芯片LPC2378上,完成了嵌入式操作系統(tǒng)uCOS-II的移植;在uCOS-II操作系統(tǒng)上,通過對ARM芯片編程,實(shí)現(xiàn)了對X射線管的工作狀態(tài)進(jìn)行精確控制,以及光閘、水循環(huán)等相關(guān)功能的控制。 上述系統(tǒng)已通過實(shí)際的安裝調(diào)試。測試結(jié)果表明,該系統(tǒng)能夠滿足設(shè)計(jì)要求,實(shí)現(xiàn)全部的預(yù)期功能,可完成對X射線管的工作狀態(tài)的精確控制,和衍射儀相關(guān)功能的控制。
上傳時(shí)間: 2013-04-24
上傳用戶:BK094
隨著現(xiàn)代計(jì)算機(jī)技術(shù)和互聯(lián)網(wǎng)技術(shù)的飛速發(fā)展,嵌入式系統(tǒng)成為了當(dāng)前信息行業(yè)最熱門的焦點(diǎn)之一。ARM以其高性能低功耗的特點(diǎn)成為目前主流的32位嵌入式處理器而在數(shù)碼產(chǎn)品中廣泛使用,隨著數(shù)碼相機(jī)的普及,數(shù)碼相框產(chǎn)品得到推廣,數(shù)碼相框通過一個(gè)液晶的屏幕顯示數(shù)碼照片而非紙質(zhì)照片,數(shù)碼相框比普通相框更靈活多變,也給現(xiàn)在日益使用的數(shù)碼相片一個(gè)新的展示空間。在嵌入式操作系統(tǒng)方面,uC/OS—Ⅱ憑借其小內(nèi)核、多任務(wù)、豐富的系統(tǒng)服務(wù)、容易使用以及源碼公開等特點(diǎn)被嵌入式系統(tǒng)開發(fā)者廣泛用在各種嵌入式設(shè)備開發(fā)中。uC/FS嵌入式文件系統(tǒng)由于穩(wěn)定性,可移植性以及與uC/OS—Ⅱ內(nèi)核的相兼容被廣泛用在基于uC/OS—Ⅱ的嵌入式系統(tǒng)開發(fā)中。NAND Flash存儲(chǔ)器由于其大容量數(shù)據(jù)存儲(chǔ)、高速存取速度、易于擦除和重寫、功耗小等特點(diǎn)被廣泛應(yīng)用于便攜式電子設(shè)備的數(shù)據(jù)存儲(chǔ)、嵌入式系統(tǒng)的程序存儲(chǔ)載體中。 本論文的硬件工作平臺是艾科公司研發(fā)的數(shù)碼相框芯片方案ARK1600,該平臺集成了嵌入式系統(tǒng)設(shè)計(jì)所需的相關(guān)硬件模塊。本論文的主要設(shè)計(jì)目標(biāo)是在該平臺上實(shí)現(xiàn)NAND Flash存儲(chǔ)設(shè)備驅(qū)動(dòng)的系統(tǒng)級方案,即在ARK1600平臺上通過構(gòu)建uC/OS—Ⅱ操作系統(tǒng)以及uC/FS文件系統(tǒng)來實(shí)現(xiàn)NAND Flash設(shè)備驅(qū)動(dòng)掛接。本論文是在Windows環(huán)境下通過ARM ADS實(shí)現(xiàn)代碼的編譯,通過Multi—ICE進(jìn)行前期調(diào)試以及USB—Debug進(jìn)行后期的系統(tǒng)整合調(diào)試。 本論文的主要研究工作具體涉及以下三個(gè)的方面:首先研究了ARM相關(guān)構(gòu)架以及uC/OS—Ⅱ操作系統(tǒng)的特點(diǎn),并在此基礎(chǔ)上移植uC/OS—Ⅱ操作系統(tǒng)到ARK1600平臺,分析ARK1600硬件體系結(jié)構(gòu)的基礎(chǔ)上詳細(xì)分析了BootLoader的相關(guān)概念,并重點(diǎn)闡述了NAND BootLoader程序設(shè)計(jì)與實(shí)現(xiàn)過程;其次在文件系統(tǒng)方面,本論文成功移植uC/FS嵌入式文件系統(tǒng)到ARK1600平臺,在移植的過程中采用了動(dòng)態(tài)文件緩沖區(qū)算法提高了該文件系統(tǒng)的數(shù)據(jù)傳輸效率;最后重點(diǎn)討論了NAND Flash驅(qū)動(dòng)在ARK1600的實(shí)現(xiàn),主要分析了NAND Flash的數(shù)據(jù)存儲(chǔ)結(jié)構(gòu),并從物理層,邏輯層和文件系統(tǒng)接口層三個(gè)方面具體分析了NAND Flash驅(qū)動(dòng)程序的實(shí)現(xiàn),并在NAND Flash邏輯層驅(qū)動(dòng)實(shí)現(xiàn)時(shí)通過采用壞塊處理表算法實(shí)現(xiàn)了NAND的磨損均衡問題。
上傳時(shí)間: 2013-07-31
上傳用戶:xcy122677
uCOS-II在MSP430的移植功能詳細(xì)說明
上傳時(shí)間: 2013-06-21
上傳用戶:gaome
該論文的工作主要分為兩部分,第一部分是介紹與數(shù)字高清晰度電視(HDTV)碼流發(fā)生器配套的信源解碼板的設(shè)計(jì)與實(shí)現(xiàn).信源解碼板是整個(gè)碼流發(fā)生器的重要組成部分,該論文在介紹相關(guān)標(biāo)準(zhǔn)MPEG-2和AC-3以及整個(gè)碼流發(fā)生器功能的基礎(chǔ)上提出了用ST公司的芯片組實(shí)現(xiàn)HDTV信源解碼板的設(shè)計(jì)方案.論文詳細(xì)分析了各個(gè)功能模塊的具體設(shè)計(jì)方法以及實(shí)現(xiàn)時(shí)應(yīng)注意的問題.目前該課題已經(jīng)成功結(jié)題,各項(xiàng)技術(shù)指標(biāo)完全符合合作單位的要求.該論文的第二部分主要是進(jìn)行基于FPGA的顯示器測試信號發(fā)生器的研究與開發(fā).在對測試信號發(fā)生器所需產(chǎn)生的13種測試圖案和所要適應(yīng)的18種顯示格式的介紹之后,該論文提出了以FLEX10K50為核心控制芯片的顯示器測試信號發(fā)生器的設(shè)計(jì)方案.該論文詳細(xì)討論了FPGA設(shè)計(jì)中各個(gè)功能模塊的劃分和設(shè)計(jì)實(shí)現(xiàn)方法,并介紹了對FLEX10K50進(jìn)行配置的方法.
標(biāo)簽: HDTV FPGA 碼流 發(fā)生器
上傳時(shí)間: 2013-04-24
上傳用戶:yoleeson
qq源碼示例,有空自己看吧,包含一個(gè)服務(wù)器端和客戶端-qq source examples
標(biāo)簽: 源碼
上傳時(shí)間: 2013-04-24
上傳用戶:gtf1207
常用有源晶振封裝尺寸及實(shí)物圖.應(yīng)該能幫助一些人吧!!
上傳時(shí)間: 2013-06-11
上傳用戶:lanwei
直接數(shù)字合成(DDS)技術(shù)采用全數(shù)字的合成方法,所產(chǎn)生的信號具有頻率分辨率高、頻率切換速度快、頻率切換時(shí)相位連續(xù)、輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點(diǎn)。本文研究的是一種基于DDS/FPGA的多波形信號源系統(tǒng),其中,DDS技術(shù)是其核心技術(shù)。DDS可以精確地控制合成信號的三個(gè)參量:幅度、相位以及頻率,因此利用DDS技術(shù)可以合成任意波形。但因其數(shù)字化合成的固有特點(diǎn),使其輸出信號中存在大量雜散信號。雜散信號的主要來源是:相位截?cái)鄮淼碾s散信號;幅度量化帶來的雜散信號;DAC的非線性特性帶來的雜散信號。這些雜散信號嚴(yán)重影響了合成信號的頻譜純度。因此抑制這些雜散信號是提高合成信號譜質(zhì)的關(guān)鍵。 本文在研究各種抑制DDS雜散技術(shù)的基礎(chǔ)上,提出了中和加擾技術(shù),這可以在很大程度上減小雜散對DDS輸出信號譜質(zhì)的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強(qiáng)的數(shù)據(jù)處理能力十分適合應(yīng)用于DDS多波形信號源的開發(fā)。在QuartusⅡ平臺下運(yùn)用Verilog HDL語言和原理圖設(shè)計(jì)可以很方便地應(yīng)用各種抑制雜散信號的方法來提高輸出信號的譜質(zhì)。 結(jié)合高速DDS技術(shù)和FPGA兩者的優(yōu)點(diǎn),本文設(shè)計(jì)了一種基于DDS/FPGA的多波形信號源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號。使得所設(shè)計(jì)的信號源可以適應(yīng)多種不同的工作環(huán)境,給工作帶了方便。
上傳時(shí)間: 2013-07-27
上傳用戶:sc965382896
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1