隨著技術(shù)的飛速發(fā)展,電力電子裝置如變頻設(shè)備、變流設(shè)備等容量日益擴(kuò)大,數(shù)量日益增多,使得電網(wǎng)中的諧波污染日益嚴(yán)重,給電力系統(tǒng)和各類用電設(shè)備帶來(lái)危害,輕則增加能耗,縮短設(shè)備使用壽命,重則造成用電事故,影響安全生產(chǎn).電力系統(tǒng)中的諧波問(wèn)題早在20世紀(jì)20年代就引起了人們的注意.近年來(lái),產(chǎn)生諧波的設(shè)備類型及數(shù)量均已劇增,并將繼續(xù)增長(zhǎng),諧波造成的危害也日趨嚴(yán)重.該論文分析比較了傳統(tǒng)測(cè)量諧波裝置和基于FPGA的新型諧波測(cè)量?jī)x器的特性.分析了基于FFT的諧波測(cè)量方法,綜述了可編程元器件的發(fā)展過(guò)程、主要工藝發(fā)展及目前的應(yīng)用情況,并介紹了一種主流硬件描述語(yǔ)言Verilog HDL的語(yǔ)法及其具體應(yīng)用.分析了高速數(shù)字信號(hào)系統(tǒng)的信號(hào)完整性問(wèn)題,提出了使用FPGA實(shí)現(xiàn)的整合處理器解決高速數(shù)字系統(tǒng)信號(hào)完整性問(wèn)題的方法,并比較分析了各種主流的整合處理器解決方案的優(yōu)缺點(diǎn).分析了使用實(shí)時(shí)操作系統(tǒng)進(jìn)行復(fù)雜嵌入式系統(tǒng)軟件開(kāi)發(fā)的優(yōu)缺點(diǎn),并在該系統(tǒng)軟件開(kāi)發(fā)中成功移植應(yīng)用了實(shí)時(shí)操作系統(tǒng)UCOSII,改造了該操作系統(tǒng)中內(nèi)存管理方式.研究了使用FPGA實(shí)現(xiàn)FFT算法的優(yōu)缺點(diǎn),對(duì)比分析了主要硬件實(shí)現(xiàn)架構(gòu)的性能和優(yōu)缺點(diǎn),提出了一種基于浮點(diǎn)數(shù)的FFT算法FPGA實(shí)現(xiàn)架構(gòu),詳細(xì)設(shè)計(jì)了基于浮點(diǎn)數(shù)的硬件乘法器和加法器.該設(shè)計(jì)架構(gòu)運(yùn)行穩(wěn)定,計(jì)算速度快捷.并通過(guò)實(shí)際仿真驗(yàn)證了該設(shè)計(jì)的正確性和優(yōu)越性.最終通過(guò)以上工作設(shè)計(jì)實(shí)現(xiàn)了一種新型的基于FPGA的諧波測(cè)量?jī)x,該儀器的變送單元和采樣單元通過(guò)實(shí)際型式試驗(yàn)檢驗(yàn),符合設(shè)計(jì)要求.該儀器的FPGA單元通過(guò)系統(tǒng)仿真,符合設(shè)計(jì)要求.
上傳時(shí)間: 2013-04-24
上傳用戶:diertiantang
功UCOSII培訓(xùn)教程------周立功μCOS-II培訓(xùn)教程之工程模板
標(biāo)簽: COS-II 培訓(xùn)教程 工程模板
上傳時(shí)間: 2013-06-07
上傳用戶:ccclll
隨著信息產(chǎn)業(yè)的不斷發(fā)展,人們對(duì)數(shù)據(jù)傳輸速率要求越來(lái)越高,從而對(duì)數(shù)據(jù)發(fā)送端和接收端的性能都提出了更高的要求。接收機(jī)的一個(gè)重要任務(wù)就是在于克服各種非理想因素的干擾下,從接收到的被噪聲污染的數(shù)據(jù)信號(hào)中提取同步信息,并進(jìn)而將數(shù)據(jù)正確的恢復(fù)出來(lái)。而數(shù)據(jù)恢復(fù)電路是光纖通信和其他許多類似數(shù)字通信領(lǐng)域中不可或缺的關(guān)鍵電路,其性能決定了接收端的總體性能。 目前,數(shù)據(jù)恢復(fù)電路的結(jié)構(gòu)主要有“時(shí)鐘提取”和“過(guò)采樣”兩種結(jié)構(gòu)。基于“過(guò)采樣”的數(shù)據(jù)恢復(fù)方法的關(guān)鍵是過(guò)采樣,即通過(guò)引入?yún)⒖紩r(shí)鐘,并增加時(shí)鐘源個(gè)數(shù)的方式來(lái)代替第一種方法中的“時(shí)鐘提取”。與“時(shí)鐘提取”的數(shù)據(jù)恢復(fù)方法相比,基于“過(guò)采樣”的數(shù)據(jù)恢復(fù)方法在性能上還有較大的差距,但是后者擁有高帶寬、立即鎖存能力、較低的等待時(shí)間和更高的抖動(dòng)容限,更易于通過(guò)數(shù)字的方法實(shí)現(xiàn),實(shí)現(xiàn)更簡(jiǎn)單,成本更低,并且這是一種數(shù)字化的模擬技術(shù)。如果能通過(guò)“過(guò)采樣”方法在普通的邏輯電路上實(shí)現(xiàn)622.08Mb/s甚至更高速率的數(shù)據(jù)恢復(fù),并將它作為一個(gè)IP模塊來(lái)代替專用的時(shí)鐘恢復(fù)芯片,這無(wú)疑將是性能和成本的較好結(jié)合。 本文主要研究“過(guò)采樣”數(shù)據(jù)恢復(fù)電路的基本原理,通過(guò)全數(shù)字的設(shè)計(jì)方法,給出了在低成本可編程器件FPGA上實(shí)現(xiàn)數(shù)據(jù)恢復(fù)電路兩種不同的過(guò)采樣的實(shí)現(xiàn)方案,即基于時(shí)鐘延遲的過(guò)采樣和基于數(shù)據(jù)延遲的過(guò)采樣。基于時(shí)鐘延遲的過(guò)采樣數(shù)據(jù)恢復(fù)電路方案,通過(guò)測(cè)試驗(yàn)證,其最高恢復(fù)的數(shù)據(jù)傳輸率可達(dá)到640Mb/s。測(cè)試結(jié)果表明,采用該方案實(shí)現(xiàn)的時(shí)鐘恢復(fù)電路可工作在光纖通信系統(tǒng)STM-4速率級(jí),即622.08MHz頻率上,各方面指標(biāo)基本符合要求。
標(biāo)簽: FPGA 光接收機(jī) 數(shù)據(jù)恢復(fù) 電路
上傳時(shí)間: 2013-04-24
上傳用戶:axxsa
《usosii在嵌入式平臺(tái)進(jìn)行移植的一般方法及技巧》
上傳時(shí)間: 2013-06-29
上傳用戶:我好難過(guò)
C語(yǔ)言源代碼,電路原理圖,PCB,GPS/GPRS車載終端,LPC2387、UCOSII,天澤物流協(xié)議
上傳時(shí)間: 2013-06-26
上傳用戶:rhl123
2011年全國(guó)高校嵌入式系統(tǒng)師資培訓(xùn)。1.掌握嵌入式系統(tǒng)開(kāi)發(fā)流程及課程體系設(shè)計(jì)思路 2.掌握ARM處理器開(kāi)發(fā)方法 3.了解cortex-m3+ucosII開(kāi)發(fā)方法 4.掌握Linux系統(tǒng)移植、設(shè)備驅(qū)動(dòng)程序開(kāi)發(fā)方法 5.掌握Android系統(tǒng)移植、應(yīng)用開(kāi)發(fā)方法 6.掌握“3G智能機(jī)器人”實(shí)訓(xùn)項(xiàng)目的教學(xué)實(shí)施方法
標(biāo)簽: 嵌入式系統(tǒng)
上傳時(shí)間: 2013-05-31
上傳用戶:dongqiangqiang
STM32中文參考手冊(cè),很詳細(xì)的介紹的STM的內(nèi)部寄存器功能。
上傳時(shí)間: 2013-06-28
上傳用戶:yqq309
ST DFU 上位機(jī)的源代碼,請(qǐng)將rar改為7z
上傳時(shí)間: 2013-05-28
上傳用戶:417313137
說(shuō)明:基于STM32f10x的步進(jìn)電機(jī)程序。
標(biāo)簽: STM 步進(jìn)電機(jī) 程序
上傳時(shí)間: 2013-06-09
上傳用戶:我好難過(guò)
uCOSII 英文版 uCOSII 英文版 305PAGE
上傳時(shí)間: 2013-07-19
上傳用戶:1134473521
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1