亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

tft屏幕轉接板

  • Protel四層板與內層分割教程

    Protel四層板與內層分割教程,上手者實用教程。

    標簽: Protel 四層板 分割 教程

    上傳時間: 2013-06-19

    上傳用戶:neibuzhuzu

  • 板級測試指南

    中英文對照,描述板級測試的各個方面,并提出板極測試可能出現的問題

    標簽: 板級測試

    上傳時間: 2013-08-03

    上傳用戶:xzt

  • FL2440開發板底板原理圖

    FL2440開發板底板原理圖,支持WINCE6.0,LINUX2.60,安卓系統

    標簽: 2440 FL 開發板 底板原理圖

    上傳時間: 2013-04-24

    上傳用戶:拔絲土豆

  • 高速并行信號處理板數據接口與控制的FPGA設計

    隨著信息社會的發展,人們要處理的各種信息總量變得越來越大,尤其在處理大數據量與實時處理數據方面,對處理設備的要求是非常高的。為滿足這些要求,實時快速的各種CPU、處理板應運而生。這類CPU與板卡處理數據速度快,效率高,并且不斷的完善與發展。此類板卡要求與外部設備通訊,同時也要進行內部的數據交換,于是板卡的接口設備調試與內部數據交換也成為必須要完成的工作。本文所作的工作正是基于一種高速通用信號處理板的外部接口和內部數據通道的設計。 本文首先介紹了通用信號處理板的應用開發背景,包括此類板卡使用的處理芯片、板上設備、發展概況以及和外部相連的各種總線概況,同時說明了本人所作的主要工作。 其次,介紹了PCI接口的有關規范,給出了通用信號處理板與CPCI的J1口的設計時序;介紹了DDR存儲器的概況、電平標準以及功能寄存器,并給出了與DDR.存儲器接口的設計時序;介紹了片上主要數據處理器件TS-202的有關概況,設計了板卡與DSP的接口時序。 再次,介紹了Altera公司FPGA的程序設計流程,并使用VHDL語言編程完成各個模塊之間的數據傳遞,并重點介紹了DDR控制核的編寫。 再次,介紹了WDM驅動程序的結構,程序設計方法等。 最后,通過從工控機向通用信號處理板寫連續遞增的數據驗證了整個系統已經正常工作。實現了信號處理板內部數據通道設計以及與外部接口的通訊;并且還提到了對此設計以后地完善與發展。 本文所作的工作如下: 1、設計完成了處理板各接口時序,使處理板可以從接口接受/發送數據。 2、完成了FPGA內部的數據通道的設計,使數據可以從CPCI準確的傳送到DSP進行處理,并編寫了DSP的測試程序。 3、完成了DDR SDRAM控制核的VHDL程序編寫。 4、完成了PCI驅動程序的編寫。

    標簽: FPGA 高速并行 信號處理板 數據接口

    上傳時間: 2013-06-30

    上傳用戶:唐僧他不信佛

  • SYSTEM-6410實用型核心板.pdf

    三星官方6410核心板原理圖,經典,與大家分享

    標簽: SYSTEM 6410 核心板

    上傳時間: 2013-04-24

    上傳用戶:tiantian

  • 基于FPGA技術的星載高速復接器設計

    隨著空間科學任務的增加,需要處理的空間科學數據量激增,要求建立一個高速的空間數據連接網絡.高速復接器作為空間飛行器星上網絡的關鍵設備,其性能對整個空間數據網絡的性能起著重要影響.該文闡述了利用先入先出存儲器FIFO進行異步速率調整,應用VHDL語言和可編程門陣列FPGA技術,對多個信號源數據進行數據打包、信道選通調度和多路復接的方法.設計中,用VHDL語言對高速復接器進行行為級建模,為了驗證這個模型,首先使用軟件進行仿真,通過編寫testbench程序模擬FIFO的動作特點,對程序輸入信號進行仿真,在軟件邏輯仿真取得預期結果后,繼續設計硬件電路,設計出的實際電路實現了將來自兩個不同速率的信源數據(1394總線數據和1553B總線數據)復接成一路符合CCSDS協議的位流業務數據.在實驗調試中對FPGA的輸出數據進行檢驗,同時對設計方法進行驗證.驗證結果完全符合設計目標.應用硬件可編程邏輯芯片FPGA設計高速復接器,大幅度提高了數據的復接速率,可應用于未來的星載高速數據系統中,能夠完成在軌系統的數據復接任務.

    標簽: FPGA 星載 復接器

    上傳時間: 2013-07-17

    上傳用戶:wfl_yy

  • 數字復接器的FPGA設計與實現

    該文首先分析了線路碼的一般問題;其次分析了正碼速調整的基本原理及所涉及的一般問題,并說明了用FPGA進行電路設計的一般方法;最后分析了該系統所產生的抖動,如抖動的產生,分類以及如何減小抖動等,并對該課題所產生的兩類抖動即正碼速調整引入的侯時抖動和平滑鎖相環引入的抖動進行了分析,并用Matlab仿真工具對鎖相環的抖動與其環路帶寬之間的關系進行了仿真與計算. 作者的工作主要包括: 1.利用FPGA完成了復接、分接系統的設計和調試.2.利用FPGA完成了HDB3線路碼的設計與調試.3.利用鎖相環完成了碼速恢復.4,對該復接分接系統所產生的抖動進行了理論分析和仿真.5.對FPGA進行了誤碼率測試,誤碼性能優于10

    標簽: FPGA 數字復接器

    上傳時間: 2013-04-24

    上傳用戶:songnanhua

  • 星載SAR高速FPGA預處理板的研制

    合成孔徑雷達的實時信號處理系統,可以分成相對獨立的幾個階段,即A/D變換和緩存、距離向預處理器、方位向預處理器、距離向壓縮處理、轉置存儲器、方位向壓縮處理、逆轉置存儲器.合成孔徑雷達預處理的目的,就是緩解高處理數據率和低傳輸數據率的矛盾,使得在不太影響成像質量的前提下,盡量減少傳輸的數據率,有利于后續處理的硬件實現,做到實時處理.論文結合電子所合成孔徑雷達實時成像處理系統,設計開發了基于Xilinx Virtex-E FPGA的星載SAR高速預處理板,該信號處理板處理能力強,結構緊湊,運行效率高;其硬件電路的設計思路和結構形式有很強的通用性和使用價值.論文重點研究了預處理的核心部分—固定系數FIR濾波器的設計問題.而固定系數FIR濾波器的實現問題的重點又是FPGA內部的固定系數FIP濾波器實現問題,針對FPGA內部的查找表資源,我們選擇目前流行的分布式算法來實現FIR濾波器的設計.對比于預處理器中其他濾波器設計方案,基于FPGA分布式算法的FIR濾波器的設計,避免了乘累加運算,提高了系統運行的速度并且節省了大量的FPGA資源.并且由于FPGA可編程的特性,所以可以靈活的改變濾波器的系數和階數.所設計的電路簡單高速,工作正常、可靠,完全滿足了預處理器設計的技術要求.隨著超大規模集成電路技術,高密度存儲器技術,計算機技術的發展,一個全數字化的機載實時成像處理系統的研制,已經不是非常困難的事情了.而在現有條件下,全數字化的高分辨率星載實時成像處理系統的研制,將是一個非常具有挑戰意義的課題,論文以星載SAR的預處理器設計為例,拋磚引玉,希望對未來全數字化星載實時成像處理系統的研制起到一定參考價值.

    標簽: FPGA SAR 星載 預處理

    上傳時間: 2013-07-03

    上傳用戶:lanhuaying

  • 基于vc6.0串口通信動態鏈接庫(DLL)的設計與應用

    在比較常用串口通信實現形式的利弊基礎上,針對某廠輪胎里程試驗機監控系統的特點,設計并實現了串口通信動態鏈接庫(DLL),詳細介紹了多線程理論、重疊I/O方式,給出了程序流程圖,對一些關鍵代碼進行了說明

    標簽: 6.0 DLL vc 串口通信

    上傳時間: 2013-07-19

    上傳用戶:songnanhua

  • ARM開發板原理圖

    ARM開發板原理圖,有了這個圖,可以自己做一個簡易的圖,從而加深自己知識的理解。

    標簽: ARM 開發板原理圖

    上傳時間: 2013-07-17

    上傳用戶:zhangyigenius

主站蜘蛛池模板: 新郑市| 禄丰县| 华坪县| 石阡县| 迭部县| 石阡县| 望城县| 延长县| 故城县| 资源县| 盐亭县| 绥江县| 普兰县| 兴安县| 固镇县| 石家庄市| 谢通门县| 清水县| 济宁市| 东宁县| 丹巴县| 含山县| 奈曼旗| 合阳县| 垣曲县| 云林县| 枞阳县| 海城市| 太仆寺旗| 华阴市| 拜城县| 嵊泗县| 云阳县| 广西| 招远市| 滦南县| 浦城县| 扶余县| 萝北县| 鹿泉市| 大丰市|