mm to mil tool,mm to mil tool_mm轉(zhuǎn)mil轉(zhuǎn)換工具
上傳時(shí)間: 2013-11-14
上傳用戶:crazyer
用EDA軟件實(shí)現(xiàn)電子電路的設(shè)計(jì)與仿真,極大地提高了電子電路設(shè)計(jì)的效率和效益,已成為電路設(shè)計(jì)的重要手段。學(xué)習(xí)和掌握這一技術(shù)十分重要。在各種仿真軟件中,Protel 99 SE獨(dú)領(lǐng)風(fēng)騷,它豐富的仿真器件庫和齊全的仿真功能,使它能勝任大多數(shù)電路的仿真工作,再加上前端的原理圖輸人和后端的仿真結(jié)果輸出都具有易學(xué)易用的風(fēng)格,從而倍受廣大電路設(shè)計(jì)人員的青睞。使用Protel 99 SE進(jìn)行電路仿真時(shí),不需要編寫網(wǎng)表文件(盡管它使用與PSPICE相同的仿真內(nèi)核),系統(tǒng)將根據(jù)所畫電路圖自動(dòng)生成網(wǎng)表文件并進(jìn)行仿真,仿真類型的選擇通過對(duì)話框完成,十分方便。然而,仿真時(shí)有關(guān)參數(shù)的設(shè)置仍然具有較高的技術(shù)含量,它既需要對(duì)電路原理的深刻把握,又需要注意軟件的特點(diǎn)。能否正確設(shè)置好仿真參數(shù),是仿真能否順利進(jìn)行的關(guān)鍵。本文將通過幾個(gè)實(shí)例討論這一問題
上傳時(shí)間: 2013-10-21
上傳用戶:gaojiao1999
PowerPCB 為用戶提供了一套快捷命令。快捷命令主要用于那些在設(shè)計(jì)過程需頻繁更改設(shè)定的操作,如改變線寬、布線層、改變?cè)O(shè)計(jì)Grid 等都可以通過快捷命令來實(shí)現(xiàn)。快捷命令命令的操作方法如下:從鍵盤上輸入命令字符串,按照格式輸入數(shù)值,然后再輸入回車鍵即可。
上傳時(shí)間: 2013-11-18
上傳用戶:sunjet
PADS-PowerLogic and PowerPcb實(shí)用教程
標(biāo)簽: PADS-PowerLogic PowerPcb and 實(shí)用教程
上傳時(shí)間: 2014-01-24
上傳用戶:qiaoyue
PowerPCB快捷命令
上傳時(shí)間: 2013-11-20
上傳用戶:xywhw1
包括了PROTEL 99 SE 軟件使用教案
上傳時(shí)間: 2013-11-02
上傳用戶:caoyuanyuan1818
歡迎使用 PowerPCB 教程。本教程描述了 PADS-PowerPCB 的絕大部分功能和特點(diǎn),以及使用的各個(gè)過程,這些功能包括: · 基本操作 · 建立元件(Component) · 建立板子邊框線(Board outline) · 輸入網(wǎng)表(Netlist) · 設(shè)置設(shè)計(jì)規(guī)則(Design Rule) · 元件(Part)的布局(Placement) · 手工和交互的布線 · SPECCTRA全自動(dòng)布線器(Route Engine) · 覆銅(Copper Pour) · 建立分隔/混合平面層(Split/mixed Plane) · Microsoft的目標(biāo)連接與嵌入(OLE)(Object Linking Embedding) · 可選擇的裝配選件(Assembly options) · 設(shè)計(jì)規(guī)則檢查(Design Rule Check) · 反向標(biāo)注(Back Annotation) · 繪圖輸出(Plot Output) 使用本教程后,你可以學(xué)到印制電路板設(shè)計(jì)和制造的許多基本知識(shí)。
上傳時(shí)間: 2013-10-08
上傳用戶:x18010875091
本文利用Verilog HDL 語言自頂向下的設(shè)計(jì)方法設(shè)計(jì)多功能數(shù)字鐘,突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優(yōu)點(diǎn),并通過Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成綜合、仿真。此程序通過下載到FPGA 芯片后,可應(yīng)用于實(shí)際的數(shù)字鐘顯示中。 關(guān)鍵詞:Verilog HDL;硬件描述語言;FPGA Abstract: In this paper, the process of designing multifunctional digital clock by the Verilog HDL top-down design method is presented, which has shown the readability, portability and easily understanding of Verilog HDL as a hard description language. Circuit synthesis and simulation are performed by Altera QuartusⅡ 4.1 and ModelSim SE 6.0. The program can be used in the truly digital clock display by downloading to the FPGA chip. Keywords: Verilog HDL;hardware description language;FPGA
標(biāo)簽: Verilog HDL 多功能 數(shù)字
上傳時(shí)間: 2013-11-10
上傳用戶:hz07104032
由于Powerpcb(pads)本身布不了蛇形線,要用pads帶的Blazeroutel來布.Blazeroute是PADS專用的布線工具.用Blazeroute打開pcb,如圖
上傳時(shí)間: 2013-12-23
上傳用戶:yuanyuan123
PCB設(shè)計(jì)問題集錦 問:PCB圖中各種字符往往容易疊加在一起,或者相距很近,當(dāng)板子布得很密時(shí),情況更加嚴(yán)重。當(dāng)我用Verify Design進(jìn)行檢查時(shí),會(huì)產(chǎn)生錯(cuò)誤,但這種錯(cuò)誤可以忽略。往往這種錯(cuò)誤很多,有幾百個(gè),將其他更重要的錯(cuò)誤淹沒了,如何使Verify Design會(huì)略掉這種錯(cuò)誤,或者在眾多的錯(cuò)誤中快速找到重要的錯(cuò)誤。 答:可以在顏色顯示中將文字去掉,不顯示后再檢查;并記錄錯(cuò)誤數(shù)目。但一定要檢查是否真正屬于不需要的文字。 問: What’s mean of below warning:(6230,8330 L1) Latium Rule not checked: COMPONENT U26 component rule.答:這是有關(guān)制造方面的一個(gè)檢查,您沒有相關(guān)設(shè)定,所以可以不檢查。 問: 怎樣導(dǎo)出jop文件?答:應(yīng)該是JOB文件吧?低版本的powerPCB與PADS使用JOB文件。現(xiàn)在只能輸出ASC文件,方法如下STEP:FILE/EXPORT/選擇一個(gè)asc名稱/選擇Select ALL/在Format下選擇合適的版本/在Unit下選Current比較好/點(diǎn)擊OK/完成然后在低版本的powerPCB與PADS產(chǎn)品中Import保存的ASC文件,再保存為JOB文件。 問: 怎樣導(dǎo)入reu文件?答:在ECO與Design 工具盒中都可以進(jìn)行,分別打開ECO與Design 工具盒,點(diǎn)擊右邊第2個(gè)圖標(biāo)就可以。 問: 為什么我在pad stacks中再設(shè)一個(gè)via:1(如附件)和默認(rèn)的standardvi(如附件)在布線時(shí)V選擇1,怎么布線時(shí)按add via不能添加進(jìn)去這是怎么回事,因?yàn)橛袝r(shí)要使用兩種不同的過孔。答:PowerPCB中有多個(gè)VIA時(shí)需要在Design Rule下根據(jù)信號(hào)分別設(shè)置VIA的使用條件,如電源類只能用Standard VIA等等,這樣操作時(shí)就比較方便。詳細(xì)設(shè)置方法在PowerPCB軟件通中有介紹。 問:為什么我把On-line DRC設(shè)置為prevent..移動(dòng)元時(shí)就會(huì)彈出(圖2),而你們教程中也是這樣設(shè)置怎么不會(huì)呢?答:首先這不是錯(cuò)誤,出現(xiàn)的原因是在數(shù)據(jù)中沒有BOARD OUTLINE.您可以設(shè)置一個(gè),但是不使用它作為CAM輸出數(shù)據(jù). 問:我用ctrl+c復(fù)制線時(shí)怎設(shè)置原點(diǎn)進(jìn)行復(fù)制,ctrl+v粘帖時(shí)總是以最下面一點(diǎn)和最左邊那一點(diǎn)為原點(diǎn) 答: 復(fù)制布線時(shí)與上面的MOVE MODE設(shè)置沒有任何關(guān)系,需要在右鍵菜單中選擇,這在PowerPCB軟件通教程中有專門介紹. 問:用(圖4)進(jìn)行修改線時(shí)拉起時(shí)怎總是往左邊拉起(圖5),不知有什么辦法可以輕易想拉起左就左,右就右。答: 具體條件不明,請(qǐng)檢查一下您的DESIGN GRID,是否太大了. 問: 好不容易拉起右邊但是用(圖6)修改線怎么改怎么下面都會(huì)有一條不能和在一起,而你教程里都會(huì)好好的(圖8)答:這可能還是與您的GRID 設(shè)置有關(guān),不過沒有問題,您可以將不需要的那段線刪除.最重要的是需要找到布線的感覺,每個(gè)軟件都不相同,所以需要多練習(xí)。 問: 尊敬的老師:您好!這個(gè)圖已經(jīng)畫好了,但我只對(duì)(如圖1)一種的完全間距進(jìn)行檢查,怎么錯(cuò)誤就那么多,不知怎么改進(jìn)。請(qǐng)老師指點(diǎn)。這個(gè)圖在附件中請(qǐng)老師幫看一下,如果還有什么問題請(qǐng)指出來,本人在改進(jìn)。謝!!!!!答:請(qǐng)注意您的DRC SETUP窗口下的設(shè)置是錯(cuò)誤的,現(xiàn)在選中的SAME NET是對(duì)相同NET進(jìn)行檢查,應(yīng)該選擇NET TO ALL.而不是SAME NET有關(guān)各項(xiàng)參數(shù)的含義請(qǐng)仔細(xì)閱讀第5部教程. 問: U101元件已建好,但元件框的拐角處不知是否正確,請(qǐng)幫忙CHECK 答:元件框等可以通過修改編輯來完成。問: U102和U103元件沒建完全,在自動(dòng)建元件參數(shù)中有幾個(gè)不明白:如:SOIC--》silk screen欄下spacing from pin與outdent from first pin對(duì)應(yīng)U102和U103元件應(yīng)寫什么數(shù)值,還有這兩個(gè)元件SILK怎么自動(dòng)設(shè)置,以及SILK內(nèi)有個(gè)圓圈怎么才能畫得與該元件參數(shù)一致。 答:Spacing from pin指從PIN到SILK的Y方向的距離,outdent from first pin是第一PIN與SILK端點(diǎn)間的距離.請(qǐng)根據(jù)元件資料自己計(jì)算。
標(biāo)簽: PCB 設(shè)計(jì)問題 集錦
上傳時(shí)間: 2014-01-03
上傳用戶:Divine
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1