mips基準(zhǔn)指令集手冊(cè),分享給各位有需要的朋友
上傳時(shí)間: 2022-01-30
上傳用戶:
詳細(xì)介紹了wd公司開源的risc-v core swe eh1,以及對(duì)risc-v做的貢獻(xiàn)
標(biāo)簽: risc-v
上傳時(shí)間: 2022-02-04
上傳用戶:
單片機(jī)-匯編指令集、這是一份非常不錯(cuò)的資料,歡迎下載,希望對(duì)您有幫助!
上傳時(shí)間: 2022-02-05
上傳用戶:
51單片機(jī)匯編指令集(附記憶方法)這是一份非常不錯(cuò)的資料,歡迎下載,希望對(duì)您有幫助!
上傳時(shí)間: 2022-03-01
上傳用戶:
risc-v官方spec,v2.2版本?。?!
標(biāo)簽: risc-v
上傳時(shí)間: 2022-06-10
上傳用戶:aben
【資源描述】:RISC-V開源源碼
標(biāo)簽: RISC-V
上傳時(shí)間: 2022-06-16
上傳用戶:qdxqdxqdxqdx
5.0藍(lán)牙模塊SKB501主從模式AT指令集應(yīng)用手冊(cè)
標(biāo)簽: 藍(lán)牙 模塊 skb501 at指令
上傳時(shí)間: 2022-07-28
上傳用戶:qdxqdxqdxqdx
隨著社會(huì)經(jīng)濟(jì)和科學(xué)技術(shù)的發(fā)展,公路交通已經(jīng)成為了關(guān)系國民經(jīng)濟(jì)命脈和社會(huì)、經(jīng)濟(jì)發(fā)展的重大系統(tǒng)。汽車導(dǎo)航觀念也逐漸深入人心,成為公路交通中極其重要的一個(gè)環(huán)節(jié)。人們已經(jīng)不再滿足于用基于PC機(jī)的導(dǎo)航系統(tǒng),因?yàn)樗^于昂貴并且功耗高?,F(xiàn)在,基于嵌入式設(shè)備的導(dǎo)航系統(tǒng)在迅速發(fā)展,但目前流行的是基于WinCE操作系統(tǒng),它的成本比較高。 本文設(shè)計(jì)的導(dǎo)航系統(tǒng)采用基于ARM9結(jié)構(gòu)的低功耗、高性能嵌入式SOC芯片S3C2410作為主控制器,使用嵌入式linux作為系統(tǒng)的內(nèi)核。Linux是一個(gè)開放并且免費(fèi)使用的操作系統(tǒng),而CPU使用了32位RISC(精簡指令集)?;贏RM的嵌入式Llinux作為系統(tǒng)的內(nèi)核解決了成本高的問題。因?yàn)榍度胧讲僮飨到y(tǒng)是本課題設(shè)計(jì)系統(tǒng)過程中應(yīng)用的基礎(chǔ),所以本文會(huì)詳細(xì)介紹。 系統(tǒng)可以采集GPS信號(hào),支持RS-232接口,采用液晶顯示屏(LCD)的人機(jī)接口,為操作人員提供了良好的監(jiān)控界面。軟件系統(tǒng)在嵌入式Linux操作系統(tǒng)下開發(fā),實(shí)現(xiàn)了Linux操作系統(tǒng)和QT圖形系統(tǒng)的移植,設(shè)備驅(qū)動(dòng)程序、控制應(yīng)用程序、人機(jī)交互界面的設(shè)計(jì)。 本文從理論、硬件設(shè)計(jì)、軟件設(shè)計(jì)等方面介紹了基于ARM S3C2410多功能車載導(dǎo)航系統(tǒng)的設(shè)計(jì)與開發(fā)。
上傳時(shí)間: 2013-07-01
上傳用戶:dong
隨著SOC技術(shù)、IP技術(shù)以及集成電路技術(shù)的發(fā)展,RISC軟核處理器的研究與開發(fā)設(shè)計(jì)開始受到了人們的重視?;贔PGA的RISC軟核處理器在各個(gè)行業(yè)開始得到了廣泛的應(yīng)用,特別是在一些基于FPGA的嵌入式系統(tǒng)中有著越來越廣泛的應(yīng)用前景。 該論文在研究了大量國內(nèi)外技術(shù)文獻(xiàn)的基礎(chǔ)上,總結(jié)了RISC處理器發(fā)展的現(xiàn)狀與水平。認(rèn)真分析了RISC處理器的基本結(jié)構(gòu),包括總線結(jié)構(gòu),流水線處理的原理,以及流水線數(shù)據(jù)通路和流水線控制的原理;并詳細(xì)分析了該設(shè)計(jì)采用的指令集——MIPS指令集的內(nèi)在結(jié)構(gòu)。設(shè)計(jì)出了一個(gè)32位RISC軟核處理器,這個(gè)軟核處理器采用五級(jí)流水線結(jié)構(gòu),能完成加法、減法、邏輯與、邏輯或、左移右移等算術(shù)邏輯操作,以及它們的組合操作。通過軟件仿真和在Altera的FPGA開發(fā)板上進(jìn)行驗(yàn)證,證明了所設(shè)計(jì)的32位RISC處理器能準(zhǔn)確的執(zhí)行所選用的MIPS指令集,運(yùn)行速度能達(dá)到30MHz,功能良好。 通過對(duì)所設(shè)計(jì)對(duì)象特點(diǎn)及其可行性的研究,選用了Altera公司QuartusⅡ軟件作為設(shè)計(jì)與仿真驗(yàn)證的環(huán)境。在設(shè)計(jì)方法上,該課題采用了自頂向下的設(shè)計(jì)方法。在設(shè)計(jì)過程中采用了邊設(shè)計(jì)邊驗(yàn)證這種設(shè)計(jì)與驗(yàn)證相結(jié)合的設(shè)計(jì)流程,大大提高了設(shè)計(jì)的可靠性。該課題在設(shè)計(jì)過程中還提出了兩個(gè)有效的設(shè)計(jì)思路:第一是在32位寄存器的設(shè)計(jì)中利用FPGA的內(nèi)部RAM資源來設(shè)計(jì),減少了傳輸延時(shí),提高了運(yùn)行速度,并大大減少了對(duì)FPGA內(nèi)部資源的占用;第二是在系統(tǒng)架構(gòu)上采用了柔性化的設(shè)計(jì)方法,使得設(shè)計(jì)可以根據(jù)實(shí)際的需求適當(dāng)?shù)脑鰷p相應(yīng)的部件,以達(dá)到需求與性能的統(tǒng)一。這兩個(gè)方法都有效地解決了設(shè)計(jì)中出現(xiàn)的問題,提高了處理器的性能。
上傳時(shí)間: 2013-07-21
上傳用戶:caozhizhi
RISC(reduced instruction setcomputer,精簡指令集計(jì)算機(jī))是一種執(zhí)行較少類型計(jì)算機(jī)指令的微處理器。改源碼是vhdl語言,能在FPGA上跑。
標(biāo)簽: instruction setcomputer reduced RISC
上傳時(shí)間: 2013-12-24
上傳用戶:海陸空653
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1