亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

ofdm-<b>Dvb-T</b>

  • LG Digital Half-NIM tuner for COFDM (DVB-T) Specification

    LG Digital Half-NIM tuner for COFDM (DVB-T) Specification

    標簽: Specification Half-NIM Digital COFDM

    上傳時間: 2017-05-11

    上傳用戶:ardager

  • dvb-t調制板電路原理圖,ep2c70+ad9857

    dvb-t調制板電路原理圖,ep2c70+ad9857

    標簽: dvb-t 9857 70 ad

    上傳時間: 2013-12-23

    上傳用戶:壞壞的華仔

  • 歐幾里德算法:輾轉求余  原理: gcd(a,b)=gcd(b,a mod b)  當b為0時,兩數的最大公約數即為a  getchar()會接受前一個scanf的回車符

    歐幾里德算法:輾轉求余  原理: gcd(a,b)=gcd(b,a mod b)  當b為0時,兩數的最大公約數即為a  getchar()會接受前一個scanf的回車符

    標簽: gcd getchar scanf mod

    上傳時間: 2014-01-10

    上傳用戶:2467478207

  • //9488定時器B功能測試 9488定時器B功能測試B:DAMI調試通過: 9488 8位定時器B的使用 有關的I/O為三個:TBPWM(輸出)(P1.0) 模式有:間隔定時功能,

    //9488定時器B功能測試 9488定時器B功能測試B:DAMI調試通過: 9488 8位定時器B的使用 有關的I/O為三個:TBPWM(輸出)(P1.0) 模式有:間隔定時功能,PWM模式 有定時中斷:定時器B溢出中斷

    標簽: 9488 TBPWM DAMI 定時器

    上傳時間: 2017-06-01

    上傳用戶:ryb

  • Measurement guidelines for DVB-T system introduction,歐洲數字電視標準為DVB

    Measurement guidelines for DVB-T system introduction,歐洲數字電視標準為DVB,即Digital Video Broadcasting,數字視頻廣 播

    標簽: introduction Measurement guidelines system

    上傳時間: 2014-12-09

    上傳用戶:wangchong

  • Development of DVB-T RF Tuners (cn)

    Development of DVB-T RF Tuners (cn)

    標簽: Development Tuners DVB-T of

    上傳時間: 2013-12-18

    上傳用戶:alan-ee

  • DVB-T 標準及說明 116頁 3.8M pdf版.rar

    國標類相關專輯 313冊 701MDVB-T 標準及說明 116頁 3.8M pdf版.rar

    標簽:

    上傳時間: 2014-05-05

    上傳用戶:時代將軍

  • 可重構FPGA通訊糾錯進化電路及其實現

    ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.

    標簽: FPGA 可重構 通訊 糾錯

    上傳時間: 2013-07-01

    上傳用戶:myworkpost

  • 最近學習OFDM用到的程序

    最近學習OFDM用到的程序,仿真了DVB-T系統在2K模式下形成OFDM信號的過程

    標簽: OFDM 程序

    上傳時間: 2016-07-20

    上傳用戶:330402686

  • 1.有三根桿子A,B,C。A桿上有若干碟子 2.每次移動一塊碟子,小的只能疊在大的上面 3.把所有碟子從A桿全部移到C桿上 經過研究發現

    1.有三根桿子A,B,C。A桿上有若干碟子 2.每次移動一塊碟子,小的只能疊在大的上面 3.把所有碟子從A桿全部移到C桿上 經過研究發現,漢諾塔的破解很簡單,就是按照移動規則向一個方向移動金片: 如3階漢諾塔的移動:A→C,A→B,C→B,A→C,B→A,B→C,A→C 此外,漢諾塔問題也是程序設計中的經典遞歸問題

    標簽: 移動 發現

    上傳時間: 2016-07-25

    上傳用戶:gxrui1991

主站蜘蛛池模板: 溆浦县| 信宜市| 荣成市| 临西县| 邵东县| 色达县| 正宁县| 苗栗县| 泰顺县| 潼南县| 安泽县| 定陶县| 永新县| 西丰县| 永德县| 江西省| 天长市| 隆安县| 肥东县| 唐山市| 汶上县| 耿马| 云龙县| 桓仁| 仲巴县| 曲阳县| 丁青县| 外汇| 巴里| 五莲县| 介休市| 湘阴县| 民勤县| 龙井市| 张家川| 邹平县| 嵩明县| 钟祥市| 舒兰市| 五常市| 含山县|