ST188光耦隔離+LM339四路比較器電路 Altium設(shè)計(jì) 硬件原理圖+PCB文件
上傳時(shí)間: 2022-04-06
上傳用戶:
變電站是電力系統(tǒng)的一個(gè)重要環(huán)節(jié),它的運(yùn)行情況直接影響到電力系統(tǒng)的可靠、經(jīng)濟(jì)運(yùn)行。一個(gè)變電站運(yùn)行情況的優(yōu)劣,在很大程度上取決于其二次設(shè)備的工作性能。現(xiàn)在的變電站有三種運(yùn)行模式:一種是常規(guī)變電站,一種是部分實(shí)現(xiàn)微機(jī)管理、具有一定自動(dòng)化水平的變電站,再有一種是實(shí)現(xiàn)無(wú)人值班、全面微機(jī)化的綜合自動(dòng)化變電站。在常規(guī)變電站中,其繼電保護(hù)、中央信號(hào)系統(tǒng)、變送器、遠(yuǎn)動(dòng)及故障錄波裝置等所有二次設(shè)備都是采用傳統(tǒng)的分立式設(shè)備,而且站內(nèi)配備大量控制、保護(hù)、記錄用屏盤(pán)。使裝備設(shè)置復(fù)雜,占地面積大,日常維護(hù)管理工作繁重。這種常規(guī)變電站的一個(gè)致命弱點(diǎn)是不具備自診斷能力,對(duì)二次系統(tǒng)本身的故障無(wú)法監(jiān)測(cè)。因此,這種常規(guī)變電站已逐漸被淘汰。 要提高變電站運(yùn)行的可靠性及經(jīng)濟(jì)性,一個(gè)最有效的方法就是提高變電站運(yùn)行管理的自動(dòng)化水平,實(shí)現(xiàn)變電站的綜合自動(dòng)化,以微機(jī)化的新型二次設(shè)備取代傳統(tǒng)使用的分立式設(shè)備。開(kāi)發(fā)集保護(hù)、控制、監(jiān)測(cè)及遠(yuǎn)動(dòng)等功能為一體的新型設(shè)備,并實(shí)現(xiàn)設(shè)備共享、信息資源共享,使變電站設(shè)計(jì)簡(jiǎn)捷、布局緊湊,運(yùn)行更加可靠安全。 隨著微型計(jì)算機(jī)技術(shù)、集成電路技術(shù)的迅速發(fā)展,原來(lái)越多的新技術(shù)和新產(chǎn)品應(yīng)用到變電站的二次設(shè)備中去,使變電站的二次設(shè)備得到不斷的更新?lián)Q代。該項(xiàng)研究把一種新型的低壓電能量測(cè)量芯片與高性能的數(shù)字信號(hào)處理器(DSP)結(jié)合起來(lái),利用DSP體積小、功能強(qiáng)、功耗低、速度快、性價(jià)比高等優(yōu)點(diǎn),設(shè)計(jì)出新型的變電站線路測(cè)控單元,實(shí)現(xiàn)對(duì)高壓線路的測(cè)量、監(jiān)視和控制,這種新型的二次設(shè)備比傳統(tǒng)的二次設(shè)備具有更高的精度和更快的相應(yīng)速度。 與此同時(shí),網(wǎng)絡(luò)理論和技術(shù)的發(fā)展,也使變電站監(jiān)控系統(tǒng)的結(jié)構(gòu)發(fā)生了很大的變化,由原來(lái)的集中控制型逐步過(guò)渡到功能分散、模塊化的分散網(wǎng)絡(luò)型,通過(guò)現(xiàn)場(chǎng)總線,使主控室和現(xiàn)場(chǎng)之間的聯(lián)系變成了串行通信聯(lián)系,從而提高的系統(tǒng)的可靠性和可維護(hù)性。CAN總線應(yīng)用于變電站的監(jiān)控系統(tǒng)中,組成變電站的數(shù)據(jù)通信網(wǎng)絡(luò),可以提高系統(tǒng)的抗干擾能力和容錯(cuò)能力。 該文就以上的兩個(gè)方面進(jìn)行研究和設(shè)計(jì),主要內(nèi)容包括:一是在簡(jiǎn)單介紹新型電能測(cè)量芯片和DSP的基本知識(shí)的基礎(chǔ)上,提出了一個(gè)變電站測(cè)控單元的設(shè)計(jì)方案,并從從硬件和軟件兩個(gè)方面進(jìn)行了詳細(xì)的介紹,主要部分是對(duì)測(cè)量模塊的設(shè)計(jì);二是系統(tǒng)的通信接口模塊設(shè)計(jì),從硬件和軟件方面詳細(xì)的介紹了通信模塊的三種不同的通信接口的設(shè)計(jì),分別是RS-232串行通信、RS-485總線通信、CAN總線通信;三是在分析現(xiàn)代測(cè)控系統(tǒng)發(fā)展歷史,指出了現(xiàn)場(chǎng)總線測(cè)控系統(tǒng)的優(yōu)越性;四是設(shè)計(jì)出的測(cè)控系統(tǒng)單元的基礎(chǔ)上,利用CAN現(xiàn)場(chǎng)總線構(gòu)建變電站的綜合監(jiān)控系統(tǒng)。 該文提出的方案、技術(shù)以及結(jié)論對(duì)于變電站監(jiān)控系統(tǒng)和自綜合動(dòng)化系統(tǒng)的研究開(kāi)發(fā)、工程設(shè)計(jì)都具有實(shí)際的參考意義。
上傳時(shí)間: 2013-04-24
上傳用戶:fhzm5658
多電平逆變器中每個(gè)功率器件承受的電壓相對(duì)較低,因此可以用低耐壓功率器件實(shí)現(xiàn)高壓大容量逆變器,且采用多電平變換技術(shù)可以顯著提高逆變器輸出電壓的質(zhì)量指標(biāo)。因此,隨著功率器件的不斷發(fā)展,采用多電平變換技術(shù)將成為實(shí)現(xiàn)高壓大容量逆變器的重要途徑和方法。本文選取其中一種極具優(yōu)勢(shì)的多電平拓?fù)浣Y(jié)構(gòu)一級(jí)聯(lián)多電平變頻器作為研究對(duì)象,完成了其拓?fù)浣Y(jié)構(gòu)、控制策略及測(cè)控系統(tǒng)的設(shè)計(jì)。 @@ 首先,對(duì)多電平變頻器的研究意義,國(guó)內(nèi)外現(xiàn)狀進(jìn)行了分析,比較了三種成熟拓?fù)浣Y(jié)構(gòu)的特點(diǎn),得出了級(jí)聯(lián)型多電平變頻器的優(yōu)點(diǎn),從而將其作為研究對(duì)象。對(duì)比分析了四種調(diào)制策略,確定載波移相二重化的調(diào)制方法和恒壓頻比的控制策略,進(jìn)行數(shù)學(xué)分析和理論仿真,得出了選擇的正確性及可行性。并指出了級(jí)聯(lián)單元個(gè)數(shù)與載波移相角的關(guān)系和調(diào)制比對(duì)輸出電壓的影響;完成了級(jí)聯(lián)變頻器數(shù)學(xué)模型的建立和死區(qū)效應(yīng)的分析。 @@ 其次,完成了相關(guān)硬件的設(shè)計(jì),包括DSP、CPLD、IPM的選型,系統(tǒng)電源的設(shè)計(jì)、檢測(cè)(轉(zhuǎn)速、電流、電壓、故障)電路的設(shè)計(jì)、通信電路的設(shè)計(jì)等。用Labwindows/CVI實(shí)現(xiàn)了上位機(jī)界面的編寫(xiě),實(shí)現(xiàn)了開(kāi)關(guān)機(jī)、設(shè)定轉(zhuǎn)速、通信配置、電壓電流轉(zhuǎn)速檢測(cè)、電流軟件濾波、諧波分析。編寫(xiě)了下位機(jī)DSP的串口通信、AD轉(zhuǎn)換、轉(zhuǎn)速檢測(cè)(QEP)以及部分控制程序。 @@ 最后,在實(shí)驗(yàn)臺(tái)上完成硬件和軟件的調(diào)試,成功的實(shí)現(xiàn)了變頻器載波移相SPWM的多電平輸出,并驅(qū)動(dòng)異步電機(jī)進(jìn)行了空載變頻試驗(yàn),測(cè)控界面能準(zhǔn)確的與下位機(jī)進(jìn)行通信,快捷的給定各種控制命令,并能實(shí)時(shí)的顯示變頻器的輸出頻率、輸出電壓和輸出電流,為實(shí)驗(yàn)調(diào)試增加了方便性,提高了工作效率。 @@關(guān)鍵詞:級(jí)聯(lián)多電平逆變器;載波移相;IPM;DSP;Labwindows/CVI;測(cè)控界面
標(biāo)簽: 級(jí)聯(lián) 電平變頻器 測(cè)控系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:米卡
隨著“節(jié)能環(huán)保”概念的提出,以解決電力緊張,環(huán)境污染等問(wèn)題為目的的新能源利用方案得到迅速的推廣,使得分布式發(fā)電備受關(guān)注,即將成為世界各國(guó)重要的發(fā)電形式。帶有分布式電源的配電網(wǎng)及電力電子裝置的大量應(yīng)用致使電能質(zhì)量下降,如何將分布式發(fā)電系統(tǒng)的能量回饋至電網(wǎng)的同時(shí)有效改善電能質(zhì)量是一個(gè)重要的問(wèn)題,因此在分布式發(fā)電系統(tǒng)中起電能變換作用的逆變器成為研究的一個(gè)熱點(diǎn)。本篇主要以電壓型并網(wǎng)逆變器為研究對(duì)象,對(duì)并網(wǎng)逆變器的拓?fù)浣Y(jié)構(gòu)、控制策略、參數(shù)的選擇、并網(wǎng)實(shí)驗(yàn)等方面作出了詳細(xì)的分析和研究。 首先根據(jù)帶有分布式發(fā)電的配電網(wǎng)的特點(diǎn)提出一種新的諧波治理思路,即將改善電能質(zhì)量的有源濾波技術(shù)結(jié)合到分布式逆變電源中,設(shè)計(jì)一種新型的多功能并網(wǎng)逆變器。用開(kāi)關(guān)函數(shù)法建立了并網(wǎng)逆變器小信號(hào)數(shù)學(xué)模型,確定了以PI閉環(huán)調(diào)節(jié)為核心的復(fù)合控制策略,同時(shí)為了使輸出電流控制達(dá)到更好的效果,采用電網(wǎng)電壓前饋補(bǔ)償方法抵消電網(wǎng)電壓擾動(dòng)對(duì)并網(wǎng)電流的影響;基于瞬時(shí)無(wú)功功率的id-iq諧波電流檢測(cè)算法能精確檢測(cè)和分離所需要的有功和諧波分量;基于DSP的軟件鎖相控制算法能實(shí)現(xiàn)并網(wǎng)電流與電網(wǎng)電壓同頻同相。 其次對(duì)并網(wǎng)逆變器控制系統(tǒng)的軟硬件進(jìn)行了分塊設(shè)計(jì):對(duì)逆變系統(tǒng)的A/D轉(zhuǎn)換電路、逆變驅(qū)動(dòng)電路、PWM信號(hào)發(fā)生電路等電路進(jìn)行了詳細(xì)地分析和說(shuō)明。利用DSP主控芯片TMS320LF2407A內(nèi)部的SCI異步串行通信接口實(shí)現(xiàn)了逆變器的人機(jī)交互功能,利用其內(nèi)嵌的CAN控制模塊實(shí)現(xiàn)了逆變器的并機(jī)通信功能;同時(shí)在TI DSP2000的運(yùn)行環(huán)境下給出控制系統(tǒng)的主程序和周期中斷子程序流程。 最后開(kāi)發(fā)了以功率器件IPM構(gòu)成的三相PWM變流橋主電路的多功能逆變電源實(shí)驗(yàn)平臺(tái)和相關(guān)配套輔助電路,完成了逆變電源的輸出有功功率及消除諧波的實(shí)驗(yàn)并給出了裝置樣機(jī)的實(shí)物圖以及實(shí)驗(yàn)波形圖。驗(yàn)證了逆變器工作原理分析的正確性和系統(tǒng)設(shè)計(jì)思路的可行性。 本文所做工作拓寬了帶有分布式發(fā)電的配電網(wǎng)諧波治理的思路,對(duì)推動(dòng)我國(guó)節(jié)能供電、新能源的利用以及改善電網(wǎng)電能質(zhì)量等方面具有一定的理論意義和較強(qiáng)的實(shí)用價(jià)值。
標(biāo)簽: 諧波抑制 分布式發(fā)電 并網(wǎng)逆變器
上傳時(shí)間: 2013-06-06
上傳用戶:amandacool
通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時(shí)支持短距離和長(zhǎng)距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應(yīng)用于微機(jī)和外設(shè)之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專(zhuān)用的串行接口芯片的缺點(diǎn)是數(shù)據(jù)傳輸速率比較慢,難以滿足高速率數(shù)據(jù)傳輸?shù)膱?chǎng)合,而更重要的就是它們都具有不可移植性,因此要利用這些芯片來(lái)實(shí)現(xiàn)PC機(jī)和FPGA芯片之間的通信,勢(shì)必會(huì)增加接口連線的復(fù)雜程度以及降低整個(gè)系統(tǒng)的穩(wěn)定性和有效性。 本課題就是針對(duì)UART的特點(diǎn)以及FPGA設(shè)計(jì)具有可移植性的優(yōu)勢(shì),提出了一種基于FPGA芯片的嵌入式UART設(shè)計(jì)方法,其中主要包括狀態(tài)機(jī)的描述形式以及自頂向下的設(shè)計(jì)方法,利用硬件描述語(yǔ)言來(lái)編制UART的各個(gè)子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內(nèi)部,這樣不僅能解決傳統(tǒng)UART芯片的缺點(diǎn)而且同時(shí)也使整個(gè)系統(tǒng)變得更加具有緊湊性以及可靠性。 本課題所設(shè)計(jì)的LIART支持標(biāo)準(zhǔn)的RS-232C傳輸協(xié)議,主要設(shè)計(jì)有發(fā)送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個(gè)獨(dú)立的數(shù)據(jù)緩沖區(qū)FIFO模塊。該模塊具有可變的波特率、數(shù)據(jù)幀長(zhǎng)度以及奇偶校驗(yàn)方式,還有多種中斷源、中斷優(yōu)先級(jí)、較強(qiáng)的抗干擾數(shù)據(jù)接收能力以及芯片內(nèi)部自診斷的能力,模塊內(nèi)分開(kāi)的接收和發(fā)送數(shù)據(jù)緩沖寄存器能實(shí)現(xiàn)全雙工通信。除此之外最重要的是利用IP模塊復(fù)用技術(shù)設(shè)計(jì)數(shù)據(jù)緩沖區(qū)FIFO,采用兩種可選擇的數(shù)據(jù)緩沖模式。這樣既可以應(yīng)用于高速的數(shù)據(jù)傳輸環(huán)境,也能適合低速的數(shù)據(jù)傳輸場(chǎng)合,因此可以達(dá)到資源利用的最大化。 在具體的設(shè)計(jì)過(guò)程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開(kāi)發(fā)環(huán)境中對(duì)各個(gè)功能模塊進(jìn)行綜合優(yōu)化、仿真驗(yàn)證以及下載實(shí)現(xiàn)。各項(xiàng)數(shù)據(jù)結(jié)果表明,本課題中所設(shè)計(jì)的UART滿足預(yù)期設(shè)計(jì)目標(biāo)。
上傳時(shí)間: 2013-08-02
上傳用戶:rocketrevenge
現(xiàn)代的計(jì)算機(jī)追求的是更快的速度、更高的數(shù)據(jù)完整性和靈活性。無(wú)論從物理性能,還是從電氣性能來(lái)看,現(xiàn)今的并行總線都已出現(xiàn)了某些局限,無(wú)法提供更高的數(shù)據(jù)傳輸率。而SATA以其傳輸速率快、支持熱插拔、可靠的數(shù)據(jù)傳輸?shù)忍攸c(diǎn),得到各行業(yè)越來(lái)越多的支持。 目前市場(chǎng)上的SATA IP CORE都是面向IC設(shè)計(jì)的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上實(shí)現(xiàn)SATAⅡ協(xié)議,對(duì)SATA技術(shù)的推廣、國(guó)內(nèi)邏輯IP核的發(fā)展都有一定的意義。 本文將SATAⅡ協(xié)議的FPGA實(shí)現(xiàn)劃分成物理層、鏈路層、傳輸層和應(yīng)用層四個(gè)模塊。提出了物理層串行收/發(fā)器設(shè)計(jì)以及物理鏈路初始化方案。分析了鏈路層模塊結(jié)構(gòu),給出了作為SATAⅡ鏈路層核心的狀態(tài)機(jī)的設(shè)計(jì)。為滿足SATAⅡ協(xié)議3.0Gbps的速率,采用擴(kuò)大數(shù)據(jù)處理位寬的方法,設(shè)計(jì)完成了鏈路層的16b/20b編碼模塊,同時(shí)為提高數(shù)據(jù)傳輸可靠性和信號(hào)的穩(wěn)定性,分別實(shí)現(xiàn)了鏈路層CRC校驗(yàn)?zāi)K和并行擾碼模塊。在描述協(xié)議傳輸層的模塊結(jié)構(gòu)的基礎(chǔ)上,給出了作為傳輸層核心的狀態(tài)機(jī)的設(shè)計(jì),并以DMA DATA OUT命令的操作為例介紹了FIS在傳輸層中的處理過(guò)程。完成了命令層協(xié)議狀態(tài)機(jī)的設(shè)計(jì),并實(shí)現(xiàn)了SATAⅡ新增功能NCQ技術(shù),從而使得數(shù)據(jù)傳輸更加有效。最后為使本設(shè)計(jì)應(yīng)用更加廣泛,設(shè)計(jì)了基于AHB總線的用戶接口。 本設(shè)計(jì)采用Verilog HDL語(yǔ)言對(duì)需要實(shí)現(xiàn)的電路進(jìn)行描述,并使用Modelsim軟件仿真。仿真結(jié)果表明,本文設(shè)計(jì)的邏輯電路可靠穩(wěn)定,與SATAⅡ協(xié)議定義功能一致。
上傳時(shí)間: 2013-06-16
上傳用戶:cccole0605
卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無(wú)線通信等多種通信系統(tǒng)的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實(shí)現(xiàn)結(jié)構(gòu)比較簡(jiǎn)單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術(shù)的不斷發(fā)展,使用FPGA實(shí)現(xiàn)Viterbi譯碼器的設(shè)計(jì)方法逐漸成為主流。不同通信系統(tǒng)所選用的卷積碼不同,因此設(shè)計(jì)可重配置的Viterbi譯碼器,使其能夠滿足多種通信系統(tǒng)的應(yīng)用需求,具有很重要的現(xiàn)實(shí)意義。 本文設(shè)計(jì)了基于FPGA的高速Viterbi譯碼器。在對(duì)Viterbi譯碼算法深入研究的基礎(chǔ)上,重點(diǎn)研究了Viterbi譯碼器核心組成模塊的電路實(shí)現(xiàn)算法。本設(shè)計(jì)中分支度量計(jì)算模塊采用只計(jì)算可能的分支度量值的方法,節(jié)省了資源;加比選模塊使用全并行結(jié)構(gòu)保證處理速度;幸存路徑管理模塊使用3指針偶算法的流水線結(jié)構(gòu),大大提高了譯碼速度。在Xilinx ISE8.2i環(huán)境下,用VHDL硬件描述語(yǔ)言編寫(xiě)程序,實(shí)現(xiàn)(2,1,7)卷積碼的Viterbi譯碼器。在(2,1,7)卷積碼譯碼器基礎(chǔ)上,擴(kuò)展了Viterbi譯碼器的通用性,使其能夠?qū)Σ煌木矸e碼譯碼。譯碼器根據(jù)不同的工作模式,可以對(duì)(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四種廣泛運(yùn)用的卷積碼譯碼,并且可以修改譯碼深度等改變譯碼器性能的參數(shù)。 本文用Simulink搭建編譯碼系統(tǒng)的通信鏈路,生成測(cè)試Viterbi譯碼器所需的軟判決輸入。使用ModelSim SE6.0對(duì)各種模式的譯碼器進(jìn)行全面仿真驗(yàn)證,Xilinx ISE8.2i時(shí)序分析報(bào)告表明譯碼器布局布線后最高譯碼速度可達(dá)200MHz。在FPGA和DSP組成的硬件平臺(tái)上進(jìn)一步測(cè)試譯碼器,譯碼器運(yùn)行穩(wěn)定可靠。最后,使用Simulink產(chǎn)生的數(shù)據(jù)對(duì)本文設(shè)計(jì)的Viterbi譯碼器的譯碼性能進(jìn)行了分析,仿真結(jié)果表明,在同等條件下,本文設(shè)計(jì)的Viterbi譯碼器與Simulink中的Viterbi譯碼器模塊的譯碼性能相當(dāng)。
上傳時(shí)間: 2013-06-24
上傳用戶:myworkpost
MPEG-2是MPEG組織在1994年為了高級(jí)工業(yè)標(biāo)準(zhǔn)的圖象質(zhì)量以及更高的傳輸率所提出的視頻編碼標(biāo)準(zhǔn),其優(yōu)秀性使之成為過(guò)去十年應(yīng)用最為廣泛的標(biāo)準(zhǔn),也是未來(lái)十年影響力最為廣泛的標(biāo)準(zhǔn)之一。 本文以MPEG-2視頻標(biāo)準(zhǔn)為研究?jī)?nèi)容,建立系統(tǒng)級(jí)設(shè)計(jì)方案,設(shè)計(jì)FPGA原型芯片,并在FPGA系統(tǒng)中驗(yàn)證視頻解碼芯片的功能。最后在0.18微米工藝下實(shí)現(xiàn)ASIC的前端設(shè)計(jì)。完成的主要工作包括以下幾個(gè)方面: 1.完成解碼系統(tǒng)的體系結(jié)構(gòu)的設(shè)計(jì),采用了自頂而下的設(shè)計(jì)方法,實(shí)現(xiàn)系統(tǒng)的功能單元的劃分;根據(jù)其視頻解碼的特點(diǎn),確定解碼器的控制方式;把視頻數(shù)據(jù)分文幀內(nèi)數(shù)據(jù)和幀間數(shù)據(jù),實(shí)現(xiàn)兩種數(shù)據(jù)的并行解碼。 2.實(shí)現(xiàn)了具體模塊的設(shè)計(jì):根據(jù)本文研究的要求,在比特流格式器模塊設(shè)計(jì)中提出了特有的解碼方式;在可變長(zhǎng)模塊中的變長(zhǎng)數(shù)據(jù)解碼采用組合邏輯外加查找表的方式實(shí)現(xiàn),大大減少了變長(zhǎng)數(shù)據(jù)解碼的時(shí)間;IQ、IDCT模塊采用流水的設(shè)計(jì)方法,減少數(shù)據(jù)計(jì)算的時(shí)間:運(yùn)動(dòng)補(bǔ)償模塊,針對(duì)模塊數(shù)據(jù)運(yùn)算量大和訪問(wèn)幀存儲(chǔ)器頻繁的特點(diǎn),采用四個(gè)插值單元同時(shí)處理,增加像素緩沖器,充分利用并行性結(jié)構(gòu)等方法來(lái)加快運(yùn)動(dòng)補(bǔ)償速度。 3.根據(jù)視頻解碼的參考軟件,通過(guò)解碼系統(tǒng)的仿真結(jié)果和軟件結(jié)果的比較來(lái)驗(yàn)證模塊的功能正確性。最后用FPGA開(kāi)發(fā)板實(shí)現(xiàn)了解碼系統(tǒng)的原型芯片驗(yàn)證,取得了良好的解碼效果。 整個(gè)設(shè)計(jì)采用Verilog HDL語(yǔ)言描述,通過(guò)了現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的原型驗(yàn)證,并采用SIMC0.18μm工藝單元庫(kù)完成了該電路的邏輯綜合。經(jīng)過(guò)實(shí)際視頻碼流測(cè)試,本文設(shè)計(jì)可以達(dá)到MPEG-2視頻主類(lèi)主級(jí)的實(shí)時(shí)解碼的技術(shù)要求。
上傳時(shí)間: 2013-07-27
上傳用戶:ice_qi
現(xiàn)代社會(huì)信息量爆炸式增長(zhǎng),由于網(wǎng)絡(luò)、多媒體等新技術(shù)的發(fā)展,用戶對(duì)帶寬和速度的需求快速增加。并行傳輸技術(shù)由于時(shí)鐘抖動(dòng)和偏移,以及PCB布線的困難,使得傳輸速率的進(jìn)一步提升面臨設(shè)計(jì)的極限;而高速串行通信技術(shù)憑借其帶寬大、抗干擾性強(qiáng)和接口簡(jiǎn)單等優(yōu)勢(shì),正迅速取代傳統(tǒng)的并行技術(shù),成為業(yè)界的主流。 本論文針對(duì)目前比較流行并且有很大發(fā)展?jié)摿Φ膬煞N高速串行接口電路——高速鏈路口和Rocket I/O進(jìn)行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺(tái)進(jìn)行仿真設(shè)計(jì)。本論文的主要工作是以某低成本相控陣?yán)走_(dá)信號(hào)處理機(jī)為設(shè)計(jì)平臺(tái),在其中的一塊信號(hào)處理板上,進(jìn)行了基于LVDS(Low VoltageDifferential Signal)技術(shù)的高速LinkPort(鏈路口)設(shè)計(jì)和基于CML(Current ModeLogic)技術(shù)的Rocket I/O高速串行接口設(shè)計(jì)。首先在FPGA的軟件中進(jìn)行程序設(shè)計(jì)和功能、時(shí)序的仿真,當(dāng)仿真驗(yàn)證通過(guò)之后,重點(diǎn)是在硬件平臺(tái)上進(jìn)行調(diào)試。硬件調(diào)試驗(yàn)證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進(jìn)行數(shù)據(jù)的互相傳送,接收和發(fā)送的數(shù)據(jù)相同,證明了高速鏈路口設(shè)計(jì)的正確性。并且在硬件調(diào)試時(shí)對(duì)Rocket IO GTP收發(fā)器進(jìn)行回環(huán)設(shè)計(jì),經(jīng)過(guò)回環(huán)之后接收到的數(shù)據(jù)與發(fā)送的數(shù)據(jù)相同,證明了Rocket I/O高速串行接口設(shè)計(jì)的正確性。
上傳時(shí)間: 2013-04-24
上傳用戶:戀天使569
高速、高精度已經(jīng)成為伺服驅(qū)動(dòng)系統(tǒng)的發(fā)展趨勢(shì),而位置檢測(cè)環(huán)節(jié)是決定伺服系統(tǒng)高速、高精度性能的關(guān)鍵環(huán)節(jié)之一。光電編碼器作為伺服驅(qū)動(dòng)系統(tǒng)中常用的檢測(cè)裝置,根據(jù)結(jié)構(gòu)和原理的不同分為增量式和絕對(duì)式。本文從原理上對(duì)增量式光電編碼器和絕對(duì)式光電編碼器做了深入的分析,通過(guò)對(duì)比它們的特性,得出了絕對(duì)式光電編碼器更適合高速、高精度伺服驅(qū)動(dòng)系統(tǒng)的結(jié)論。 絕對(duì)式光電編碼器精度高、位數(shù)多的特點(diǎn)決定其通信方式只能采取串行傳輸方式,且由相應(yīng)的通信協(xié)議控制信息的傳輸。本文首先針對(duì)編碼器主要生產(chǎn)廠商日本多摩川公司的絕對(duì)式光電編碼器,深入研究了通信協(xié)議相關(guān)的硬件電路、數(shù)據(jù)幀格式、時(shí)序等。隨后介紹了新興的電子器件FPGA及其開(kāi)發(fā)語(yǔ)言硬件描述語(yǔ)言Verilog HDL,并對(duì)基于FPGA的絕對(duì)式編碼器通信接口電路做了可行性的分析。在此基礎(chǔ)上,采用自頂向下的設(shè)計(jì)方法,將整個(gè)接口電路劃分成發(fā)送模塊、接收模塊、序列控制模塊等多個(gè)模塊,各個(gè)模塊采用Verilog語(yǔ)言進(jìn)行描述設(shè)計(jì)編碼器接口電路。最終的設(shè)計(jì)在相關(guān)硬件電路上實(shí)現(xiàn)。最后,通過(guò)在TMS320F2812伺服控制平臺(tái)上編寫(xiě)的硬件驅(qū)動(dòng)程序驗(yàn)證了整個(gè)設(shè)計(jì)的各項(xiàng)功能,達(dá)到了設(shè)計(jì)的要求。
上傳時(shí)間: 2013-07-11
上傳用戶:snowkiss2014
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1