This application note describes a reference system which illustrates how to build an embeddedPowerPC® system using the Xilinx 1-Gigabit Ethernet Media Access Controller processor core.This system has the PLB_Gemac configured to use Scatter/Gather Direct Memory Access andthe Serializer/Deserializer (SerDes) interface. This application note describes how to set up thespecific clocking structure required for the SerDes interface and the constraints to be added tothe UCF file. This reference system is complete with a standalone software application to testsome of the main features of this core, including access to registers, DMA capabilities, transmitand receive in loopback mode. This reference system is targeted for the ML300 evaluationboard.
上傳時(shí)間: 2013-11-01
上傳用戶:truth12
介紹了一種10M/ 100M 以太網(wǎng)控制器的實(shí)現(xiàn)方法,該控制器以FIFO 作為幀緩存,通過程序設(shè)計(jì)實(shí)現(xiàn)10M/ 100M 自適應(yīng),設(shè)計(jì)中采用WS 接口,提高了設(shè)計(jì)的靈活行,可以實(shí)現(xiàn)與其他SOC 的互連[1 ] ,該設(shè)計(jì)采用VerilogHDL 硬件描述語言編程,基于ISE 開發(fā)環(huán)境,在Xilinx 公司的Spartan2 Ⅲ系列FPGA XC3S1000242FT256C 上實(shí)現(xiàn)。關(guān)鍵詞:以太網(wǎng)MAC;10M/ 100M; FPGA ;VerilogHDL
標(biāo)簽: FPGA 100 10 以太網(wǎng)控制器
上傳時(shí)間: 2013-10-18
上傳用戶:liglechongchong
W5100是WlZnet公司推出的一款TCP/IP硬件協(xié)議棧的升級(jí)產(chǎn)品,是一種多功能的單片網(wǎng)絡(luò)接口芯片.它除了集成TCP/IP協(xié)議棧外,還集成以太網(wǎng)MAC層和物理層.介紹了W5100芯片的性能特點(diǎn)和內(nèi)部結(jié)構(gòu),分析了其軟硬件應(yīng)用設(shè)計(jì)方法.
標(biāo)簽: W5100 網(wǎng)絡(luò)接口 芯片
上傳時(shí)間: 2013-11-21
上傳用戶:lhc9102
常用的嵌入式處理器有ARM、MIPS、PowerPC、X86、68K/Cold fire等,MIPS是Microprocessor without Inter-locked Pipeline Stages的縮寫,是由MIPS技術(shù)公司開發(fā)的一種處理器內(nèi)核標(biāo)準(zhǔn)。目前有32位和64位MIPS芯片。PowerPC是早期Motorola公司和IBM公司聯(lián)合為Apple公司的MAC機(jī)開發(fā)的CPU芯片,商標(biāo)權(quán)同時(shí)屬于IBM和Motorola兩家公司,并一度成為他們的主導(dǎo)產(chǎn)品。X86系列處理器起源于Intel架構(gòu)的8080,然后發(fā)展出286、386、486直到現(xiàn)在的奔騰處理器乃至雙核處理器等。從嵌入式市場(chǎng)來看,486DX也應(yīng)該是和ARM、68K、MIPS和SuperH齊名的5大嵌入式處理器之一。Motorola 68K是出現(xiàn)比較早的一款嵌入式處理器,采用的是CISC結(jié)構(gòu)。
標(biāo)簽: ARM 列處理器 指令系統(tǒng)
上傳時(shí)間: 2013-10-22
上傳用戶:dddddd55
The NCV7356 is a physical layer device for a single wire data linkcapable of operating with various Carrier Sense Multiple Accesswith Collision Resolution (CSMA/CR) protocols such as the BoschController Area Network (CAN) version 2.0. This serial data linknetwork is intended for use in applications where high data rate is notrequired and a lower data rate can achieve cost reductions in both thephysical media components and in the microprocessor and/ordedicated logic devices which use the network.The network shall be able to operate in either the normal data ratemode or a high-speed data download mode for assembly line andservice data transfer operations. The high-speed mode is onlyintended to be operational when the bus is attached to an off-boardservice node. This node shall provide temporary bus electrical loadswhich facilitate higher speed operation. Such temporary loads shouldbe removed when not performing download operations.The bit rate for normal communications is typically 33 kbit/s, forhigh-speed transmissions like described above a typical bit rate of83 kbit/s is recommended. The NCV7356 features undervoltagelockout, timeout for faulty blocked input signals, output blankingtime in case of bus ringing and a very low sleep mode current.
上傳時(shí)間: 2013-10-24
上傳用戶:s藍(lán)莓汁
LPC1700系列Cortex-M3微控制器用于處理要求高度集成和低功耗的嵌入式應(yīng)用。ARM Cortex-M3是下一代新生內(nèi)核,它可提供系統(tǒng)增強(qiáng)型特性,例如現(xiàn)代化調(diào)試特性和支持更高級(jí)別的塊集成。LPC1700系列Cortex-M3微控制器的操作頻率可達(dá)100MHz。ARM Cortex-M3 CPU具有3級(jí)流水線和哈佛結(jié)構(gòu),帶獨(dú)立的本地指令和數(shù)據(jù)總線以及用于外設(shè)的稍微低性能的第三條總線。ARM Cortex-M3 CPU還包含一個(gè)支持隨機(jī)跳轉(zhuǎn)的內(nèi)部預(yù)取指單元。LPC1700系列Cortex-M3微控制器的外設(shè)組件包含高達(dá)512KB的Flash存儲(chǔ)器、64KB的數(shù)據(jù)存儲(chǔ)器、以太網(wǎng)MAC、USB主機(jī)/從機(jī)/OTG接口、8通道的通用DMA控制器、4個(gè)UART、2條CAN通道、2個(gè)SSP控制器、SPI接口、3個(gè)I2C接口、2-輸入和2-輸出的I2S接口、8通道的12位ADC、10位DAC、電機(jī)控制PWM、正交編碼器接口、4個(gè)通用定時(shí)器、6-輸出的通用PWM、帶獨(dú)立電池供電的超低功耗RTC和多達(dá)70個(gè)的通用I/O管腳
上傳時(shí)間: 2013-10-16
上傳用戶:icarus
概要2 個(gè)對(duì)稱的600MHz 高性能Blackfin 內(nèi)核328K Bytes 片內(nèi)存儲(chǔ)器每個(gè) Blackfin 內(nèi)核包括:2 個(gè)16 位MAC,2 個(gè)40 位ALU,4 個(gè)8 位視頻ALU,以及1 個(gè)40 位移位器RISC 式寄存器和指令模型,編程簡(jiǎn)單,編譯環(huán)境友好先進(jìn)的調(diào)試、跟蹤和性能監(jiān)視內(nèi)核電壓 0.8V-1.2V,片內(nèi)調(diào)壓器可調(diào)兼容 3.3V 及2.5V I/O256 引腳Mini-BGA 和297 引腳PBGA 兩種封裝外設(shè)兩個(gè)并行輸入/輸出外圍接口單元,支持ITU-R 656 視頻數(shù)據(jù)格式,可與ADI 的模擬前端ADC 無縫連接2 個(gè)雙通道全雙工同步串行接口,支持8 個(gè)立體聲I2S 通道2 個(gè)16 通道DMA 控制器和1 個(gè)內(nèi)部存儲(chǔ)器DMA 控制器SPI 兼容端口12 個(gè)通用32-bit 定時(shí)/計(jì)數(shù)器,支持PWMSPI 兼容端口支持 IrDA 的UART2 個(gè)“看門狗”定時(shí)器48 個(gè)可編程標(biāo)志引腳1x-63x 倍頻的片內(nèi)PLL
標(biāo)簽: Blackfin 嵌入式 對(duì)稱性 多處理器
上傳時(shí)間: 2013-11-06
上傳用戶:YUANQINHUI
基于提高WLAN系統(tǒng)的容量和頻譜利用率的目的,在不改變現(xiàn)有WLAN協(xié)議的情況下,采用了IEEE802.11媒體接入控制(MAC)協(xié)議與MIMO系統(tǒng)相結(jié)合的方法。首先對(duì)空時(shí)編碼技術(shù)和智能天線技術(shù)兩種MIMO系統(tǒng)進(jìn)行可行性分析,確定采用空時(shí)編碼技術(shù)的MIMO系統(tǒng);再進(jìn)一步針對(duì)分層空時(shí)碼、網(wǎng)格空時(shí)碼和分組空時(shí)碼等幾種空時(shí)編碼的特性進(jìn)行比較,最終得到IEEE802.11a結(jié)合分組空時(shí)碼實(shí)現(xiàn)WLAN的MIMO系統(tǒng)的優(yōu)選方案。
上傳時(shí)間: 2013-10-15
上傳用戶:jisujeke
二層交換技術(shù)是發(fā)展比較成熟,二層交換機(jī)屬數(shù)據(jù)鏈路層設(shè)備,可以識(shí)別數(shù)據(jù)包中的MAC 地址信息,根據(jù)MAC 地址進(jìn)行轉(zhuǎn)發(fā),并將這些MAC 地址與對(duì)應(yīng)的端口記錄在自己內(nèi)部的一個(gè)地址表中。
標(biāo)簽: 四層交換
上傳時(shí)間: 2013-11-22
上傳用戶:來茴
第一章 引論 1.1 計(jì)算機(jī)網(wǎng)絡(luò)和協(xié)議 1.1.1 計(jì)算機(jī)網(wǎng)絡(luò) 1.1.2 協(xié) 議 1.1.3 計(jì)算機(jī)網(wǎng)絡(luò)體系結(jié)構(gòu) 1.2 局域網(wǎng) 1.2.1 概 述 1.2.2 局域網(wǎng)協(xié)議 1.3 現(xiàn)場(chǎng)總線 1.3.1 背景和發(fā)展 1.3.2 概念和主要特點(diǎn) 1.4 控制器局部網(wǎng)(CAN) 1.4.1 CAN的分層結(jié)構(gòu) 1.4.2 邏輯鏈路控制(LLC)子層 1.4.3 媒體訪問控制(MAC)子層 1.4.4 物理層 第二章 CAN控制器及有關(guān)器件
標(biāo)簽: CAN 總線原理 應(yīng)用系統(tǒng) 寬
上傳時(shí)間: 2013-10-12
上傳用戶:qwer0574
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1