自己用labWindows制作的工具欄程序
標簽: labWindows 程序
上傳時間: 2017-07-18
上傳用戶:ayfeixiao
虛擬儀器編程語言labWindows/CVI是NI公司開發(fā)的面向計算機測控領域的虛擬儀器軟件開發(fā)平臺,本書重點介紹了虛擬儀器編程語言的開發(fā)過程,可作為相關人員的學習指導書
標簽: labWindows CVI 虛擬儀器 編程語言
上傳時間: 2017-09-23
上傳用戶:helmos
labWindows/cvi與access的連接與數(shù)據(jù)共享運用
標簽: Microsoft-Access labWindows CVI 數(shù)據(jù)共享
上傳時間: 2020-03-26
上傳用戶:pansonly
虛擬儀器編程語言labWindows _CVI 教程這是一份非常不錯的資料,歡迎下載,希望對您有幫助!
標簽: 虛擬儀器 labWindows
上傳時間: 2021-10-18
上傳用戶:kent
labWindows-CVI中的多線程技術
標簽: labWindows cvi 多線程技術
上傳時間: 2022-07-11
上傳用戶:
利用labWindows-CVI多線程技術實現(xiàn)實時數(shù)據(jù)采集
上傳時間: 2022-07-17
上傳用戶:XuVshu
基于labWindows/CVI多線程技術數(shù)據(jù)采集系統(tǒng)的構(gòu)建
上傳時間: 2022-07-17
上傳用戶:
多電平逆變器中每個功率器件承受的電壓相對較低,因此可以用低耐壓功率器件實現(xiàn)高壓大容量逆變器,且采用多電平變換技術可以顯著提高逆變器輸出電壓的質(zhì)量指標。因此,隨著功率器件的不斷發(fā)展,采用多電平變換技術將成為實現(xiàn)高壓大容量逆變器的重要途徑和方法。本文選取其中一種極具優(yōu)勢的多電平拓撲結(jié)構(gòu)一級聯(lián)多電平變頻器作為研究對象,完成了其拓撲結(jié)構(gòu)、控制策略及測控系統(tǒng)的設計。 @@ 首先,對多電平變頻器的研究意義,國內(nèi)外現(xiàn)狀進行了分析,比較了三種成熟拓撲結(jié)構(gòu)的特點,得出了級聯(lián)型多電平變頻器的優(yōu)點,從而將其作為研究對象。對比分析了四種調(diào)制策略,確定載波移相二重化的調(diào)制方法和恒壓頻比的控制策略,進行數(shù)學分析和理論仿真,得出了選擇的正確性及可行性。并指出了級聯(lián)單元個數(shù)與載波移相角的關系和調(diào)制比對輸出電壓的影響;完成了級聯(lián)變頻器數(shù)學模型的建立和死區(qū)效應的分析。 @@ 其次,完成了相關硬件的設計,包括DSP、CPLD、IPM的選型,系統(tǒng)電源的設計、檢測(轉(zhuǎn)速、電流、電壓、故障)電路的設計、通信電路的設計等。用labWindows/CVI實現(xiàn)了上位機界面的編寫,實現(xiàn)了開關機、設定轉(zhuǎn)速、通信配置、電壓電流轉(zhuǎn)速檢測、電流軟件濾波、諧波分析。編寫了下位機DSP的串口通信、AD轉(zhuǎn)換、轉(zhuǎn)速檢測(QEP)以及部分控制程序。 @@ 最后,在實驗臺上完成硬件和軟件的調(diào)試,成功的實現(xiàn)了變頻器載波移相SPWM的多電平輸出,并驅(qū)動異步電機進行了空載變頻試驗,測控界面能準確的與下位機進行通信,快捷的給定各種控制命令,并能實時的顯示變頻器的輸出頻率、輸出電壓和輸出電流,為實驗調(diào)試增加了方便性,提高了工作效率。 @@關鍵詞:級聯(lián)多電平逆變器;載波移相;IPM;DSP;labWindows/CVI;測控界面
標簽: 級聯(lián) 電平變頻器 測控系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:米卡
作為電子類專業(yè)學生,實驗是提高學生對所學知識的印象以及發(fā)現(xiàn)問題和解決問題的能力,增加學生動手能力的必須環(huán)節(jié)。本設計的目的就是開發(fā)一套滿足學生實驗需求的信號源,基于此目的本信號源并不需要突出的性能,但經(jīng)濟上要求低成本,同時要求操作簡單,能夠輸出多種波形,并且利于學生在此平臺上認識信號源原理,同時方便在此平臺上進行拓展開發(fā)。 設計中運用虛擬儀器技術將計算機屏幕作為儀器面板,采用EPP接口,同時在FPGA上開發(fā)控制電路,為后續(xù)開發(fā)留下了空間,同時節(jié)省了成本。本設計采用地址線16位,數(shù)據(jù)線12位的靜態(tài)RAM作為信號源的波形存儲器,后端采用兩種濾波類型對需要濾波的信號進行濾波。啟動信號時軟件需要先將波形數(shù)據(jù)預存在存儲器中便于調(diào)用,最后得到的結(jié)果基本滿足教學實驗的需求。 本文結(jié)構(gòu)上首先介紹了直接采用DDS芯片制作信號源的利弊,及作者采用這種設計的初衷,然后介紹了信號源的整體結(jié)構(gòu),總體模塊。以下章節(jié)首先介紹FPGA內(nèi)部設計,包括總體結(jié)構(gòu)和幾大部分模塊,包括:時鐘產(chǎn)生電路,相位累加器,數(shù)據(jù)輸入控制電路,濾波器控制電路,信號源啟動控制電路。 然后介紹了其他模塊的設計,包括存儲器選擇,幅度控制電路的設計以及濾波器電路的設計,本設計的幅度控制采用兩級DA級聯(lián),以及后端電阻分壓網(wǎng)絡調(diào)節(jié)的方式進行設計,提高了幅度調(diào)節(jié)的范圍。對于濾波器的設計,依據(jù)不同的信號頻率,分成了4個部分,對于500K以下的信號采用的是二階巴特沃斯有源低通濾波,對于500K以上至5M以下信號采用的五階RC低通濾波器。 在軟件設計部分,分成兩個部分,對于底層驅(qū)動程序采用以labWindows/CVI為平臺進行開發(fā),利用其編譯和執(zhí)行速度快,并且和LabVIEW能夠很好連接的特性。對于上層控制軟件,采用以LabVIEW為平臺進行開發(fā),充分利用其圖化設計,易于擴展。 論文最后對所做工作進行了總結(jié),提出了進一步改進的方向。
上傳時間: 2013-04-24
上傳用戶:afeiafei309
針對現(xiàn)代中低壓電網(wǎng)電能質(zhì)量的監(jiān)測及諧波治理的需要,論文綜合運用嵌入式技術、現(xiàn)代信號處理技術、虛擬儀器技術設計了一種新型低功耗、集成化的電網(wǎng)參數(shù)監(jiān)測儀。此系統(tǒng)實現(xiàn)了對三相電網(wǎng)相/線電壓、電流、有功功率、無功功率、視在功率、電網(wǎng)頻率、功率因數(shù)以及三相電壓、電流的31次以內(nèi)諧波的實時監(jiān)測。 論文分析了基于微處理器的電力系統(tǒng)基本參數(shù)的測量原理;對被測信號的交流參量通過抽樣方法獲得,由多點的抽樣數(shù)據(jù)統(tǒng)計得到的結(jié)果可以減小隨機誤差的影響;基于DFT和FFT的諧波測量原理,將FFT應用于諧波分析獲得信號的頻域參數(shù);針對諧波測量中的混疊誤差設計了二階抗混疊濾波器;分析了非同步采樣和對非時限信號的截斷造成的頻譜泄露和柵欄效應及其對諧波測量精度的影響。討論了常用的幾種窗函數(shù)對頻譜泄漏的抑制作用,在此基礎上選擇加海明窗對采樣信號進行處理;針對DDS具有高精度頻率合成的特點,將其應用到電網(wǎng)信號的采樣上,提高了采樣的同步性,使得測量精度滿足了系統(tǒng)的要求。上述方法需要大量快速的迭代運算,系統(tǒng)微處理器選用了32位ARM芯片LPC2132,提高了系統(tǒng)的數(shù)據(jù)處理能力和實時性。系統(tǒng)供電電源采用了開關電源、減小了體積,提高了效率;完成了下位機數(shù)據(jù)采集部分、二階抗混疊濾波器、測頻電路及通信模塊電路的設計;最后介紹了軟件設計部分,主要包含了數(shù)據(jù)采集的實現(xiàn)過程,F(xiàn)FT程序的設計,給出了各部分程序的流程圖;系統(tǒng)上位機軟件設計了電網(wǎng)數(shù)據(jù)處理程序,該軟件以labWindows/CVI6.0為開發(fā)平臺,利用CVI豐富的庫函數(shù),完成對數(shù)據(jù)的處理、顯示和記錄等工作,并采用雙線程運行模式,在數(shù)據(jù)采集和處理的同時完成了顯示、命令的發(fā)送和運行曲線等功能。 按上述方案設計的樣機經(jīng)過三次電路制作與軟件調(diào)試,主要技術參數(shù)達到了設計要求,通過了實驗室測試,目前正在電力系統(tǒng)諧波治理系統(tǒng)中進行工業(yè)實驗。
標簽: ARM 電網(wǎng)參數(shù) 儀的研制 監(jiān)測
上傳時間: 2013-04-24
上傳用戶:我好難過